一個用于三角剖分的類.實用性非常好。對于需要從多邊形,點云數據需要剖分的有幫助
標簽: 分
上傳時間: 2013-12-20
上傳用戶:xlcky
一種低成本的差分GPS定位系統的設計與實驗,利用普通的GPS-OEM板建立差分GPS定位系統的設計方案。
標簽: GPS 差分 定位系統 實驗
上傳時間: 2013-12-23
上傳用戶:aa54
一個可以將進行中文分詞后的文檔與標準文檔進行比較的工具,可以測試分詞識別的準確率、召回率等
標簽: 文檔 分 標準 比較
上傳時間: 2015-11-17
上傳用戶:wanqunsheng
% 奇異值分解 (sigular value decomposition,SVD) 是另一種正交矩陣分解法;SVD是最可靠的分解法, % 但是它比QR 分解法要花上近十倍的計算時間。[U,S,V]=svd(A),其中U和V代表二個相互正交矩陣, % 而S代表一對角矩陣。 和QR分解法相同者, 原矩陣A不必為正方矩陣。 % 使用SVD分解法的用途是解最小平方誤差法和數據壓縮。用svd分解法解線性方程組,在Quke2中就用這個來計算圖形信息,性能相當的好。在計算線性方程組時,一些不能分解的矩陣或者嚴重病態矩陣的線性方程都能很好的得到解
標簽: decomposition SVD sigular value
上傳時間: 2013-12-14
上傳用戶:大融融rr
java 編寫的sqlserver快速分頁通用類,處理sqlserver的sql語句,從中間分開記錄集,分頁速度有了很大的提高。使用方法說明中有詳細描述
標簽: sqlserver java 編寫 分
上傳時間: 2013-12-17
上傳用戶:zycidjl
任意分頻的vhdl實現,若需要具體參數,只需改變程序中的分頻參數即可實現。
標簽: vhdl 分頻
上傳時間: 2016-05-14
上傳用戶:firstbyte
分頻器是FPGA設計中使用頻率非常高的基本單元之一。盡管目前在大部分設計中還廣泛使用集成鎖相環(如altera的PLL,Xilinx的DLL)來進行時鐘的分頻、倍頻以及相移設計,但是,對于時鐘要求不太嚴格的設計,通過自主設計進行時鐘分頻的實現方法仍然非常流行。首先這種方法可以節省鎖相環資源,再者,這種方式只消耗不多的邏輯單元就可以達到對時鐘操作的目的。 偶數倍分頻:偶數倍分頻應該是大家都比較熟悉的分頻,通過計數器計數是完全可以實現的。如進行N倍偶數分頻,那么可以通過由待分頻的時鐘觸發計數器計數,當計數器從0計數到N/2-1時,輸出時鐘進行翻轉,并給計數器一個復位信號,使得下一個時鐘從零開始計數。以此循環下去。這種方法可以實現任意的偶數分頻。
標簽: altera FPGA PLL 分頻器
上傳時間: 2016-06-14
上傳用戶:wpwpwlxwlx
本文使用實例描述了在 FPGA/CPLD 上使用 VHDL 進行分頻器設 計,包括偶數分頻、非 50%占空比和 50%占空比的奇數分頻、半整數 (N+0.5)分頻、小數分頻、分數分頻以及積分分頻。所有實現均可 通過 Synplify Pro 或 FPGA 生產廠商的綜合器進行綜合,形成可使 用的電路,并在 ModelSim 上進行驗證。
標簽: FPGA CPLD VHDL 分頻器
上傳時間: 2013-12-15
上傳用戶:從此走出陰霾
差分信號(Differential Signal)在高速電路設計中的應用越來越廣泛,差分線大多為電路中最關鍵的信號,差分線布線的好壞直接影響到PCB板子信號質量。
標簽: Differential Signal 差分信號 中的應用
上傳時間: 2014-01-25
上傳用戶:zhaoq123
一個計算分岔的軟件,采用弧長延拓算法,計算后可以畫出分岔圖形。安裝請看說明手冊,是解壓后doc目錄下的auto.pdf。也可以在windows下安裝,但需要仿unix環境,例如cygwin。
標簽: 計算 分 軟件
上傳時間: 2017-01-14
上傳用戶:懶龍1988
蟲蟲下載站版權所有 京ICP備2021023401號-1