專輯類-網(wǎng)絡(luò)及電腦相關(guān)專輯-114冊-4.31G OLE-2-對象鏈接與嵌入技術(shù)高級編程技術(shù)-833頁-36.6M.pdf
上傳時間: 2013-04-24
上傳用戶:ccsdebug
近年來,以電池作為電源的微電子產(chǎn)品得到廣泛使用,因而迫切要求采用低電源電壓的模擬電路來降低功耗。目前低電壓、低功耗的模擬電路設(shè)計技術(shù)正成為微電子行業(yè)研究的熱點之一。 在模擬集成電路中,運算放大器是最基本的電路,所以設(shè)計低電壓、低功耗的運算放大器非常必要。在實現(xiàn)低電壓、低功耗設(shè)計的過程中,必須考慮電路的主要性能指標(biāo)。由于電源電壓的降低會影響電路的性能,所以只實現(xiàn)低壓、低功耗的目標(biāo)而不實現(xiàn)優(yōu)良的性能(如高速)是不大妥當(dāng)?shù)摹?論文對國內(nèi)外的低電壓、低功耗模擬電路的設(shè)計方法做了廣泛的調(diào)查研究,分析了這些方法的工作原理和各自的優(yōu)缺點,在吸收這些成果的基礎(chǔ)上設(shè)計了一個3.3 V低功耗、高速、軌對軌的CMOS/BiCMOS運算放大器。在設(shè)計輸入級時,選擇了兩級直接共源一共柵輸入級結(jié)構(gòu);為穩(wěn)定運放輸出共模電壓,設(shè)計了共模負(fù)反饋電路,并進(jìn)行了共模回路補償;在偏置電路設(shè)計中,電流鏡負(fù)載并不采用傳統(tǒng)的標(biāo)準(zhǔn)共源-共柵結(jié)構(gòu),而是采用適合在低壓工況下的低壓、寬擺幅共源-共柵結(jié)構(gòu);為了提高效率,在設(shè)計時采用了推挽共源極放大器作為輸出級,輸出電壓擺幅基本上達(dá)到了軌對軌;并采用帶有調(diào)零電阻的密勒補償技術(shù)對運放進(jìn)行頻率補償。 采用標(biāo)準(zhǔn)的上華科技CSMC 0.6μpm CMOS工藝參數(shù),對整個運放電路進(jìn)行了設(shè)計,并通過了HSPICE軟件進(jìn)行了仿真。結(jié)果表明,當(dāng)接有5 pF負(fù)載電容和20 kΩ負(fù)載電阻時,所設(shè)計的CMOS運放的靜態(tài)功耗只有9.6 mW,時延為16.8ns,開環(huán)增益、單位增益帶寬和相位裕度分別達(dá)到82.78 dB,52.8 MHz和76°,而所設(shè)計的BiCMOS運放的靜態(tài)功耗達(dá)到10.2 mW,時延為12.7 ns,開環(huán)增益、單位增益帶寬和相位裕度分別為83.3 dB、75 MHz以及63°,各項技術(shù)指標(biāo)都達(dá)到了設(shè)計要求。
標(biāo)簽: CMOSBiCMOS 低壓 低功耗
上傳時間: 2013-06-29
上傳用戶:saharawalker
TI公司全系列sch元件庫(包括5402)
上傳時間: 2013-07-04
上傳用戶:jingfeng0192
隨著信息技術(shù)的發(fā)展,數(shù)字信號的采集與處理在科學(xué)研究、工業(yè)生產(chǎn)、航空航天、醫(yī)療衛(wèi)生等部門得到越來越廣泛的應(yīng)用,這些應(yīng)用中對數(shù)字信號的傳輸速度提出了比較高的要求。傳統(tǒng)的基于ISA總線的信號傳輸效率低,嚴(yán)重制約著系統(tǒng)性能的提高。 PCI總線以其高性能、低成本、開放性、軟件兼容性等眾多優(yōu)點成為當(dāng)今最流行的計算機局部總線。但是,由于PCI總線硬件接口復(fù)雜、不易于接入、協(xié)議規(guī)范比較繁瑣等缺點,常常需要專用的接口芯片作為橋接,為了解決這一系列問題,本文提出了一種基于FPGA的PCI總線接口橋接邏輯的實現(xiàn)方案,支持PCI突發(fā)訪問方式,突發(fā)長度為8至128個雙字長度,核心FPGA芯片采用ALTERA公司的CYCLONE FPGA系列的EP1C6Q240C8,容量為6000個邏輯宏單元,速度為-8,編譯后系統(tǒng)速度可以達(dá)到80MHz,取得了良好的效果。 基于FPGA的PCI總線接口橋接邏輯的核心是PCI接口模塊。在硬件方面,特別討論了PCI接口模塊、地址轉(zhuǎn)換模塊、數(shù)據(jù)緩沖模塊、外部接口模塊和SRAM DMA控制模塊等五個功能模塊的設(shè)計方案和硬件電路實現(xiàn)方法,著重分析了PCI接口模塊的數(shù)據(jù)傳輸方式,采用模塊化的方法設(shè)計了內(nèi)部控制邏輯,并進(jìn)行了相關(guān)的時序仿真和邏輯驗證,硬件需要軟件的配合才能實現(xiàn)其功能,因此設(shè)備驅(qū)動程序的設(shè)計是一個重要部分,論文研究了Windows XP體系結(jié)構(gòu)下的WDM驅(qū)動模式的組成、開發(fā)設(shè)備驅(qū)動程序的工具以及開發(fā)系統(tǒng)實際硬件的設(shè)備驅(qū)動程序時的一些關(guān)鍵技術(shù)。 本文最后利用基于FPGA的PCI總線接口橋接邏輯中的關(guān)鍵技術(shù),對PCI數(shù)據(jù)采集卡進(jìn)行了整體方案的設(shè)計。該系統(tǒng)采用Altera公司的cyclone Ⅱ系列FPGA實現(xiàn)。
上傳時間: 2013-07-24
上傳用戶:ca05991270
TI DSP的發(fā)展同集成電路的發(fā)展一樣,新的DSP都是3.3V的,但目前還有許多外圍電路是5V的,因此在DSP系統(tǒng)中,經(jīng)常有5V和3.3V的DSP混接問題。在這些系統(tǒng)中,應(yīng)注意: 1)DSP輸出給5V
上傳時間: 2013-07-19
上傳用戶:wkchong
●抗線路接反功能可在線路跨接出錯時為技術(shù)員節(jié)省查找故障所消耗的大量時間; ●采用與 RS-485 相同的外引腳,無需重新設(shè)計電路板; ●總線引腳能承受 –35V 至 +40V 之間的故障,可為典型 24 Vac HVAC 電源最大限度地降低直接短路所造成的損害; ●多達(dá) 32 個節(jié)點的高輸入阻抗可在統(tǒng)一網(wǎng)絡(luò)上支持多節(jié)點,無需中繼器,從而可降低系統(tǒng)成本
標(biāo)簽:
上傳時間: 2013-06-22
上傳用戶:624971116
2009年全國大學(xué)生電子設(shè)計競賽TI優(yōu)秀作品精選集
標(biāo)簽: 2009 大學(xué)生電子設(shè)計競賽
上傳時間: 2013-04-24
上傳用戶:yan2267246
TI公司的2812dsp所有程序,是學(xué)習(xí)2812必備資料,也是初學(xué)者的入門資料
上傳時間: 2013-06-14
上傳用戶:zzbin_2000
ti 公司的wifi模組在LINUX下的驅(qū)動
上傳時間: 2013-04-24
上傳用戶:lixinxiang
USB3.0–SATA橋接芯片MB86C30A的主要規(guī)范:*CBC (密碼段鏈接):一種適合加密模塊數(shù)據(jù)的AES 模式。*XTS (帶調(diào)整和密文竊取的XEX 加密模式):IEE
標(biāo)簽: datasheet SATA USB 3.0
上傳時間: 2013-06-10
上傳用戶:asdfasdfd
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1