亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

半導(dǎo)(dǎo)體管

  • fpga管腳電流電壓設(shè)置

    fpga管腳電流電壓設(shè)置

    標(biāo)簽: fpga 管腳 電流 電壓設(shè)置

    上傳時間: 2013-11-06

    上傳用戶:sammi

  • FPGA設(shè)計管腳分配注意點(diǎn)

    FPGA設(shè)計管腳分配注意點(diǎn)

    標(biāo)簽: FPGA 管腳分配

    上傳時間: 2013-11-18

    上傳用戶:pzw421125

  • Nexys3板卡培訓(xùn)資料

      本資料是關(guān)于Nexys3板卡的培訓(xùn)資料。Nexys 開發(fā)板是基于最新技術(shù)Spartan-6 FPGA的數(shù)字系統(tǒng)開發(fā)平臺。它擁有48M字節(jié)的外部存儲器(包括2個非易失性的相變存儲器),以及豐富的I/O器件和接口,可以適用于各式各樣的數(shù)字系統(tǒng)。 板上自帶AdeptTM高速USB2接口可以為開發(fā)板提供電源,也可以燒錄程序到FPGA,用戶數(shù)據(jù)的傳輸速率可以達(dá)到38M字節(jié)/秒。   Nexys3開發(fā)板可以通過添加一些低成本的外設(shè)Pmods (可以多達(dá)30幾個)和Vmods (最新型外設(shè))來實(shí)現(xiàn)額外的功能,例如A/D和D/A轉(zhuǎn)換器,線路板,電機(jī)驅(qū)動裝置,和實(shí)現(xiàn)裝置等等。另外,Nexys3完全兼容所有的賽靈思工具,包括免費(fèi)的WebPackTM,ChipscopeTM,EDKTM(嵌入式處理器設(shè)計套件),以及其他工具。 圖 Nexys3板卡介紹

    標(biāo)簽: Nexys3 板卡 培訓(xùn)資料

    上傳時間: 2013-10-24

    上傳用戶:caiqinlin

  • 單管放大_從原理圖到PCB

    運(yùn)用PROTEL DXP 2004設(shè)計的項目“單管放大”視頻教學(xué),完整展現(xiàn)了從原理圖到PCB的過程

    標(biāo)簽: PCB 單管放大 原理圖

    上傳時間: 2013-11-04

    上傳用戶:rologne

  • 創(chuàng)建PCB元件管腳封裝

    創(chuàng)建PCB元件管腳封裝

    標(biāo)簽: PCB 元件 管腳 封裝

    上傳時間: 2013-12-08

    上傳用戶:wyiman

  • XAPP520將符合2.5V和3.3V I/O標(biāo)準(zhǔn)的7系列FPGA高性能I/O Bank進(jìn)行連接

    XAPP520將符合2.5V和3.3V I/O標(biāo)準(zhǔn)的7系列FPGA高性能I/O Bank進(jìn)行連接  The I/Os in Xilinx® 7 series FPGAs are classified as either high range (HR) or high performance (HP) banks. HR I/O banks can be operated from 1.2V to 3.3V, whereas HP I/O banks are optimized for operation between 1.2V and 1.8V. In circumstances that require an HP 1.8V I/O bank to interface with 2.5V or 3.3V logic, a range of options can be deployed. This application note describes methodologies for interfacing 7 series HP I/O banks with 2.5V and 3.3V systems

    標(biāo)簽: XAPP FPGA Bank 520

    上傳時間: 2013-11-06

    上傳用戶:wentianyou

  • 采用高速串行收發(fā)器Rocket I/O實(shí)現(xiàn)數(shù)據(jù)率為2.5 G

    摘要: 串行傳輸技術(shù)具有更高的傳輸速率和更低的設(shè)計成本, 已成為業(yè)界首選, 被廣泛應(yīng)用于高速通信領(lǐng)域。提出了一種新的高速串行傳輸接口的設(shè)計方案, 改進(jìn)了Aurora 協(xié)議數(shù)據(jù)幀格式定義的弊端, 并采用高速串行收發(fā)器Rocket I/O, 實(shí)現(xiàn)數(shù)據(jù)率為2.5 Gbps的高速串行傳輸。關(guān)鍵詞: 高速串行傳輸; Rocket I/O; Aurora 協(xié)議 為促使FPGA 芯片與串行傳輸技術(shù)更好地結(jié)合以滿足市場需求, Xilinx 公司適時推出了內(nèi)嵌高速串行收發(fā)器RocketI/O 的Virtex II Pro 系列FPGA 和可升級的小型鏈路層協(xié)議———Aurora 協(xié)議。Rocket I/O支持從622 Mbps 至3.125 Gbps的全雙工傳輸速率, 還具有8 B/10 B 編解碼、時鐘生成及恢復(fù)等功能, 可以理想地適用于芯片之間或背板的高速串行數(shù)據(jù)傳輸。Aurora 協(xié)議是為專有上層協(xié)議或行業(yè)標(biāo)準(zhǔn)的上層協(xié)議提供透明接口的第一款串行互連協(xié)議, 可用于高速線性通路之間的點(diǎn)到點(diǎn)串行數(shù)據(jù)傳輸, 同時其可擴(kuò)展的帶寬, 為系統(tǒng)設(shè)計人員提供了所需要的靈活性[4]。但該協(xié)議幀格式的定義存在弊端,會導(dǎo)致系統(tǒng)資源的浪費(fèi)。本文提出的設(shè)計方案可以改進(jìn)Aurora 協(xié)議的固有缺陷,提高系統(tǒng)性能, 實(shí)現(xiàn)數(shù)據(jù)率為2.5 Gbps 的高速串行傳輸, 具有良好的可行性和廣闊的應(yīng)用前景。

    標(biāo)簽: Rocket 2.5 高速串行 收發(fā)器

    上傳時間: 2013-10-13

    上傳用戶:lml1234lml

  • pcb電磁兼容設(shè)計.pdf

    PCB布線對PCB的電磁兼容性影響很大,為了使PCB上的電路正常工作,應(yīng)根據(jù)本文所述的約束條件來優(yōu)化布線以及元器件/接頭和某些IC所用去耦電路的布局PCB材料的選擇通過合理選擇PCB的材料和印刷線路的布線路徑,可以做出對其它線路耦合低的傳輸線。當(dāng)傳輸線導(dǎo)體間的距離d小于同其它相鄰導(dǎo)體間的距離時,就能做到更低的耦合,或者更小的串?dāng)_(見《電子工程專輯》2000 年第1 期"應(yīng)用指南")。設(shè)計之前,可根據(jù)下列條件選擇最經(jīng)濟(jì)的PCB形式:對EMC的要求·印制板的密集程度·組裝與生產(chǎn)的能力·CAD 系統(tǒng)能力·設(shè)計成本·PCB的數(shù)量·電磁屏蔽的成本當(dāng)采用非屏蔽外殼產(chǎn)品結(jié)構(gòu)時,尤其要注意產(chǎn)品的整體成本/元器件封裝/管腳樣式、PCB形式、電磁場屏蔽、構(gòu)造和組裝),在許多情況下,選好合適的PCB形式可以不必在塑膠外殼里加入金屬屏蔽盒。

    標(biāo)簽: pcb 電磁兼容設(shè)計

    上傳時間: 2015-01-02

    上傳用戶:zchpr@163.com

  • PCB LAYOUT初學(xué)者必看!

    PCB LAYOUT技術(shù)大全---初學(xué)者必看!  PROTEL相關(guān)疑問 1.原理圖常見錯誤: (1)ERC報告管腳沒有接入信號: a. 創(chuàng)建封裝時給管腳定義了I/O屬性; b.創(chuàng)建元件或放置元件時修改了不一致的grid屬性,管腳與線沒有連上; c. 創(chuàng)建元件時pin方向反向,必須非pin name端連線。 (2)元件跑到圖紙界外:沒有在元件庫圖表紙中心創(chuàng)建元件。 (3)創(chuàng)建的工程文件網(wǎng)絡(luò)表只能部分調(diào)入pcb:生成netlist時沒有選擇為global。 (4)當(dāng)使用自己創(chuàng)建的多部分組成的元件時,千萬不要使用annotate. 2.PCB中常見錯誤: (1)網(wǎng)絡(luò)載入時報告NODE沒有找到: a. 原理圖中的元件使用了pcb庫中沒有的封裝;  b. 原理圖中的元件使用了pcb庫中名稱不一致的封裝; c. 原理圖中的元件使用了pcb庫中pin number不一致的封裝。如三極管:sch中pin number 為e,b,c, 而pcb中為1,2,3。

    標(biāo)簽: LAYOUT PCB 初學(xué)者

    上傳時間: 2013-10-20

    上傳用戶:kbnswdifs

  • 基于半實(shí)物仿真系統(tǒng)的多假目標(biāo)航跡欺騙研究

    根據(jù)半實(shí)物仿真的特點(diǎn)和優(yōu)點(diǎn),本文提出了基于半實(shí)物仿真系統(tǒng)的多假目標(biāo)航跡欺騙研究的優(yōu)勢和價值。然后從實(shí)現(xiàn)多假目標(biāo)航跡欺騙的必要條件、航跡欺騙產(chǎn)生的原理、多假目標(biāo)欺騙的參數(shù)匹配、多目標(biāo)欺騙航跡的數(shù)據(jù)預(yù)算4個方面詳細(xì)闡述了多假目標(biāo)航跡欺騙原理,以及對半實(shí)物仿真系統(tǒng)的組成、軟硬件設(shè)計特點(diǎn)進(jìn)行了介紹,最后通過半實(shí)物仿真系統(tǒng)驗證了兩批假目標(biāo)預(yù)定航跡的真實(shí)性和置信度,結(jié)果證明這種方式對研究多假目標(biāo)航跡欺騙技術(shù)和戰(zhàn)術(shù)應(yīng)用的可行性和有效性。

    標(biāo)簽: 半實(shí)物仿真

    上傳時間: 2013-11-11

    上傳用戶:攏共湖塘

主站蜘蛛池模板: 石屏县| 教育| 麟游县| 万年县| 慈利县| 庆云县| 视频| 连平县| 元谋县| 浦江县| 茌平县| 金塔县| 桐庐县| 榆树市| 泽州县| 蒲江县| 远安县| 泉州市| 宾川县| 彰化市| 东兴市| 马关县| 渝中区| 正宁县| 沙湾县| 灵川县| 新密市| 尼木县| 曲沃县| 贵港市| 曲阳县| 高阳县| 诸暨市| 临沂市| 舟山市| 灵台县| 仁布县| 鹿邑县| 阳西县| 武鸣县| 栾城县|