Xilinx UltraScale™ 架構(gòu)針對(duì)要求最嚴(yán)苛的應(yīng)用,提供了前所未有的ASIC級(jí)的系統(tǒng)級(jí)集成和容量。 UltraScale架構(gòu)是業(yè)界首次在All Programmable架構(gòu)中應(yīng)用最先進(jìn)的ASIC架構(gòu)優(yōu)化。該架構(gòu)能從20nm平面FET結(jié)構(gòu)擴(kuò)展至16nm鰭式FET晶體管技術(shù)甚至更高的技術(shù),同 時(shí)還能從單芯片擴(kuò)展到3D IC。借助Xilinx Vivado®設(shè)計(jì)套件的分析型協(xié)同優(yōu)化,UltraScale架構(gòu)可以提供海量數(shù)據(jù)的路由功能,同時(shí)還能智能地解決先進(jìn)工藝節(jié)點(diǎn)上的頭號(hào)系統(tǒng)性能瓶頸。 這種協(xié)同設(shè)計(jì)可以在不降低性能的前提下達(dá)到實(shí)現(xiàn)超過(guò)90%的利用率。 UltraScale架構(gòu)的突破包括: • 幾乎可以在晶片的任何位置戰(zhàn)略性地布置類(lèi)似于ASIC的系統(tǒng)時(shí)鐘,從而將時(shí)鐘歪斜降低達(dá)50% • 系統(tǒng)架構(gòu)中有大量并行總線,無(wú)需再使用會(huì)造成時(shí)延的流水線,從而可提高系統(tǒng)速度和容量 • 甚至在要求資源利用率達(dá)到90%及以上的系統(tǒng)中,也能消除潛在的時(shí)序收斂問(wèn)題和互連瓶頸 • 可憑借3D IC集成能力構(gòu)建更大型器件,并在工藝技術(shù)方面領(lǐng)先當(dāng)前行業(yè)標(biāo)準(zhǔn)整整一代 • 能在更低的系統(tǒng)功耗預(yù)算范圍內(nèi)顯著提高系統(tǒng)性能,包括多Gb串行收發(fā)器、I/O以及存儲(chǔ)器帶寬 • 顯著增強(qiáng)DSP與包處理性能 賽靈思UltraScale架構(gòu)為超大容量解決方案設(shè)計(jì)人員開(kāi)啟了一個(gè)全新的領(lǐng)域。
標(biāo)簽: UltraScale Xilinx 架構(gòu)
上傳時(shí)間: 2013-11-17
上傳用戶(hù):皇族傳媒
2008年,我參加了幾次可編程器件供應(yīng)商舉辦的技術(shù)研討會(huì),讓我留下深刻印象的是參加這些研討會(huì)的工程師人數(shù)之多,簡(jiǎn)直可以用爆滿(mǎn)來(lái)形容,很多工程師聚精會(huì)神地全天聽(tīng)講,很少出現(xiàn)吃完午飯就閃人的現(xiàn)象,而且工程師們對(duì)研討會(huì)上展出的基于可編程器件的通信、消費(fèi)電子、醫(yī)療電子、工業(yè)等解決方案也有濃厚的興趣,這和其他器件研討會(huì)形成了鮮明的對(duì)比。 Garnter和iSuppli公布的數(shù)據(jù)顯示:2008年,全球半導(dǎo)體整體銷(xiāo)售出現(xiàn)25年以來(lái)首次萎縮現(xiàn)象,但是,可編程器件卻還在保持了增長(zhǎng),預(yù)計(jì)2008年可編程邏輯器件(PLD)市場(chǎng)銷(xiāo)售額增長(zhǎng)7.6%,可編程器件的領(lǐng)頭羊美國(guó)供應(yīng)商賽靈思公司2008年?duì)I業(yè)收入預(yù)計(jì)升6.5%!在全球經(jīng)濟(jì)危機(jī)的背景下,這是非常驕人的業(yè)績(jī)!也足見(jiàn)可編程器件在應(yīng)用領(lǐng)域的熱度沒(méi)有受到經(jīng)濟(jì)危機(jī)的影響!這可能也解釋了為什么那么多工程師對(duì)可編程器件感興趣吧。 在與工程師的交流中,我發(fā)現(xiàn),很多工程師非常需要普及以FPGA為代表的可編程器件的應(yīng)用開(kāi)發(fā)知識(shí),也有很多工程師苦于進(jìn)階無(wú)門(mén),缺乏專(zhuān)業(yè)、權(quán)威性的指導(dǎo),在Google上搜索后,我發(fā)現(xiàn)很少有幫助工程師設(shè)計(jì)的FPGA電子書(shū),即使有也只是介紹一些概念性的基礎(chǔ)知識(shí),缺乏實(shí)用性和系統(tǒng)性,于是,我萌生了出版一本指導(dǎo)工程師FPGA應(yīng)用開(kāi)發(fā)電子書(shū)的想法,而且這個(gè)電子書(shū)要突出實(shí)用性,讓大家都可以免費(fèi)下載,并提供許多技巧和資源信息,很高興美國(guó)賽靈思公司對(duì)這個(gè)想法給予了大力支持,賽靈思公司亞太區(qū)市場(chǎng)經(jīng)理張俊偉小姐和高級(jí)產(chǎn)品經(jīng)理梁曉明先生對(duì)電子書(shū)提出了寶貴的意見(jiàn),并提供了大量FPGA設(shè)計(jì)資源,也介紹了一些FPGA設(shè)計(jì)高手參與了電子書(shū)的編撰,很短的時(shí)間內(nèi),一個(gè)電子書(shū)項(xiàng)目團(tuán)隊(duì)組建起來(lái),北京郵電大學(xué)的研究生田耘先生和賽靈思公司上海辦事處的蘇同麒先生等人都參與了電子書(shū)的編寫(xiě),他們是有豐富設(shè)計(jì)經(jīng)驗(yàn)的高手,在大家的共同努力下,這本凝結(jié)著智慧的FPGA電子書(shū)終于和大家見(jiàn)面了!我希望這本電子書(shū)可以成為對(duì)FPGA有興趣或正在使用FPGA進(jìn)行開(kāi)發(fā)的工程師的手頭設(shè)計(jì)寶典之一,也希望這個(gè)電子書(shū)可以對(duì)工程師們學(xué)習(xí)FPGA開(kāi)發(fā)和進(jìn)階有實(shí)用的幫助!如果可能,未來(lái)我們還將出版后續(xù)版本!
標(biāo)簽: FPGA 電子工程師 創(chuàng)新設(shè)計(jì) 寶典
上傳時(shí)間: 2013-10-21
上傳用戶(hù):copu
VGA 是視頻圖形陣列(Video Graphics Array)的簡(jiǎn)稱(chēng),是IBM 于1987 年提出的一個(gè)使用模擬信號(hào)的圖形顯示標(biāo)準(zhǔn)。最初的VGA 標(biāo)準(zhǔn)最大只能支持640*480 分辨率的顯示器,而為了適應(yīng)大屏幕的應(yīng)用,視頻電氣標(biāo)準(zhǔn)化組織VESA(Video Electronics StandardsAssociation 的簡(jiǎn)稱(chēng))將VGA 標(biāo)準(zhǔn)擴(kuò)展為SVGA 標(biāo)準(zhǔn),SVGA 標(biāo)準(zhǔn)能夠支持更大的分辨率。人們通常所說(shuō)的VGA 實(shí)際上指的就是VESA 制定的SVGA 標(biāo)準(zhǔn)。(1). VGA 接口VGA 采用15 針的接口,用于顯示的接口信號(hào)主要有5 個(gè):1 個(gè)行同步信號(hào)、1 個(gè)場(chǎng)同步信號(hào)以及3 個(gè)顏色信號(hào),接口還包含自測(cè)試以及地址碼信號(hào),一般由不同的制造商定義,主要用來(lái)進(jìn)行測(cè)試及支持其它功能。
上傳時(shí)間: 2013-10-27
上傳用戶(hù):541657925
目前通信領(lǐng)域正處于急速發(fā)展階段,由于新的需 求層出不窮,促使新的業(yè)務(wù)不斷產(chǎn)生,因而導(dǎo)致頻率資源越來(lái)越緊張。在有限的帶寬里要傳輸大量的多媒體數(shù)據(jù),提高頻譜利用率成為當(dāng)前至關(guān)重要的課題,否則將 很難容納如此眾多的業(yè)務(wù)。正交幅度調(diào)制(QAM)由于具有很高的頻譜利用率被DVB-C等標(biāo)準(zhǔn)選做主要的調(diào)制技術(shù)。與多進(jìn)制PSK(MPSK)調(diào)制不 同,OAM調(diào)制采取幅度與相位相結(jié)合的方式,因而可以更充分地利用信號(hào)平面,從而在具有高頻譜利用效率的同時(shí)可以獲得比MPSK更低的誤碼率。 但仔細(xì)分析可以發(fā)現(xiàn)QAM調(diào)制仍存在著頻繁的相位跳變,相位跳變會(huì)產(chǎn)生較大的諧波分量,因此如果能夠在保證QAM調(diào)制所需的相位區(qū)分度的前提下,盡量減少 或消除這種相位跳變,就可以大大抑制諧波分量,從而進(jìn)一步提高頻譜利用率,同時(shí)又不影響QAM的解調(diào)性能。文獻(xiàn)中提出了針對(duì)QPSK調(diào)制的相位連續(xù)化方 法,本文借鑒該方法,提出連續(xù)相位QAM調(diào)制技術(shù),并針對(duì)QAM調(diào)制的特點(diǎn)在電路設(shè)計(jì)時(shí)作了改進(jìn)。
標(biāo)簽: FPGA QAM 相位 調(diào)制技術(shù)
上傳時(shí)間: 2013-10-31
上傳用戶(hù):鳳臨西北
對(duì)于獨(dú)立同分布的瑞利衰落信道,Grassmann碼本可以取得良好的系統(tǒng)性能,但是當(dāng)MIMO信道存在空間相關(guān)性時(shí),該碼本不可避免的帶來(lái)性能損失,本文針對(duì)空間相關(guān)的MIMO信道,通過(guò)用發(fā)送相關(guān)矩陣的平方根對(duì)傳統(tǒng)Grassmann碼本進(jìn)行旋轉(zhuǎn),然后再量化,得到適用于空間相關(guān)信道下的新碼本,并通過(guò)實(shí)驗(yàn)仿真闡釋了新得到的碼本對(duì)于傳統(tǒng)碼本在誤碼率和信道容量方面等方面的性能優(yōu)勢(shì)。
上傳時(shí)間: 2013-10-28
上傳用戶(hù):com1com2
本文介紹了一種由低次級(jí)聯(lián)形式構(gòu)成的W波段寬帶六倍頻器。輸入信號(hào)先經(jīng)過(guò)MMIC得到二倍頻,再由反向并聯(lián)二極管對(duì)平衡結(jié)構(gòu)實(shí)現(xiàn)寬帶三倍頻,從而將Ku波段信號(hào)六倍頻到W波段。該倍頻器的輸入端口為玻璃絕緣子同軸轉(zhuǎn)換接頭,輸出為 WR-10 標(biāo)準(zhǔn)矩形波導(dǎo)結(jié)構(gòu)。仿真結(jié)果表明當(dāng)輸入信號(hào)功率為20dBm時(shí),三倍頻器在整個(gè)W波段的輸出三次諧波功率為4.5dBm左右,變頻損耗小于17dB。該設(shè)計(jì)可以降低毫米波設(shè)備的主振頻率,擴(kuò)展已有微波信號(hào)源的工作頻段。
上傳時(shí)間: 2013-11-16
上傳用戶(hù):qingzhuhu
二次諧波回旋管所需磁場(chǎng)僅為基模的一半,極大地降低了對(duì)工作磁場(chǎng)的要求?;诨匦芫€性和自洽非線性理論設(shè)計(jì)了一只0.5 THz回旋管,采用TE56模為工作模式,分析了多項(xiàng)關(guān)鍵參數(shù)對(duì)注波互作用效率的影響,當(dāng)其工作電壓為49 kV,工作電流為5 A,工作磁場(chǎng)為時(shí)9.94 T,效率為22.52%,輸出功率可達(dá)55 kW。
上傳時(shí)間: 2013-11-14
上傳用戶(hù):haiya2000
提出了基于網(wǎng)絡(luò)遠(yuǎn)程監(jiān)控系統(tǒng)設(shè)計(jì)中所涉及的關(guān)鍵技術(shù),采用了基于Internet遠(yuǎn)程監(jiān)控實(shí)驗(yàn)系統(tǒng),通過(guò)設(shè)計(jì),能夠接受來(lái)自網(wǎng)絡(luò)服務(wù)器驗(yàn)證的遠(yuǎn)方客戶(hù)端請(qǐng)求,并能執(zhí)行遠(yuǎn)方用戶(hù)的操作代理請(qǐng)求,允許遠(yuǎn)方用戶(hù)通過(guò)動(dòng)態(tài)網(wǎng)頁(yè)查詢(xún)歷史數(shù)據(jù)。通過(guò)遠(yuǎn)程用戶(hù)模塊采用ActiveX或Java Applet嵌入到網(wǎng)頁(yè)中的形式,實(shí)現(xiàn)遠(yuǎn)程用戶(hù)同本地實(shí)驗(yàn)臺(tái)信息的交互,通過(guò)與設(shè)備服務(wù)器的通信實(shí)現(xiàn)實(shí)驗(yàn)過(guò)程,實(shí)現(xiàn)網(wǎng)絡(luò)服務(wù)器與動(dòng)態(tài)網(wǎng)頁(yè)之間交互實(shí)現(xiàn)用戶(hù)的注冊(cè)與登錄。
標(biāo)簽: 網(wǎng)絡(luò)遠(yuǎn)程 實(shí)驗(yàn) 監(jiān)控系統(tǒng)
上傳時(shí)間: 2013-11-02
上傳用戶(hù):671145514
滾動(dòng)碼的原理如下: 編碼器檢測(cè)到按鍵輸入, 把系統(tǒng)從省電狀態(tài)中喚醒, 同步記數(shù)加1 , 與序列號(hào)一起經(jīng)密匙加密后形成密文數(shù)據(jù), 并同鍵值等數(shù)據(jù)發(fā)送出去。
標(biāo)簽: HCS 300 301 滾動(dòng)碼
上傳時(shí)間: 2013-11-14
上傳用戶(hù):hjshhyy
同方自主研發(fā)32位高速加密芯片
上傳時(shí)間: 2014-12-30
上傳用戶(hù):xinzhch
蟲(chóng)蟲(chóng)下載站版權(quán)所有 京ICP備2021023401號(hào)-1