亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁(yè)| 資源下載| 資源專輯| 精品軟件
登錄| 注冊(cè)

可測(cè)試性設(shè)(shè)計(jì)

  • FPGA測(cè)試方法研究

    FPGA(Field Programmable Gate Arrays)是目前廣泛使用的一種可編程器件,F(xiàn)PGA的出現(xiàn)使得ASIC(Application Specific Integrated Circuits)產(chǎn)品的上市周期大大縮短,并且節(jié)省了大量的開發(fā)成本。目前FPGA的功能越來越強(qiáng)大,滿足了目前集成電路發(fā)展的新需求,但是其結(jié)構(gòu)同益復(fù)雜,規(guī)模也越來越大,內(nèi)部資源的種類也R益豐富,但同時(shí)也給測(cè)試帶來了困難,F(xiàn)PGA的發(fā)展對(duì)測(cè)試的要求越來越高,對(duì)FPGA測(cè)試的研究也就顯得異常重要。 本文的主要工作是提出一種開關(guān)盒布線資源的可測(cè)性設(shè)計(jì),通過在FPGA內(nèi)部加入一條移位寄存器鏈對(duì)開關(guān)盒進(jìn)行配置編程,使得開關(guān)盒布線資源測(cè)試時(shí)間和測(cè)試成本減少了99%以上,而且所增加的芯片面積僅僅在5%左右,增加的邏輯資源對(duì)FPGA芯片的使用不會(huì)造成任何影響,這種方案采用了小規(guī)模電路進(jìn)行了驗(yàn)證,取得了很好的結(jié)果,是一種可行的測(cè)試方案。 本文的另一工作是采用一種FPGA邏輯資源的測(cè)試算法對(duì)自主研發(fā)的FPGA芯片F(xiàn)DP250K的邏輯資源進(jìn)行了嚴(yán)格、充分的測(cè)試,從FPGA最小的邏輯單元LC開始,首先得到一個(gè)LC的測(cè)試配置,再結(jié)合SLICE內(nèi)部?jī)蓚€(gè)LC的連接關(guān)系得到一個(gè)SLICE邏輯單元的4種測(cè)試配置,并且采用陣列化的測(cè)試方案,同時(shí)測(cè)試芯片內(nèi)部所有的邏輯單元,使得FPGA內(nèi)部的邏輯資源得完全充分的測(cè)試,測(cè)試的故障覆蓋率可達(dá)100%,測(cè)試配置由配套編程工具產(chǎn)生,測(cè)試取得了完滿的結(jié)果。

    標(biāo)簽: FPGA 測(cè)試 方法研究

    上傳時(shí)間: 2013-06-29

    上傳用戶:Thuan

  • FPGA可配置端口電路的設(shè)計(jì)

    可配置端口電路是FPGA芯片與外圍電路連接關(guān)鍵的樞紐,它有諸多功能:芯片與芯片在數(shù)據(jù)上的傳遞(包括對(duì)輸入信號(hào)的采集和輸出信號(hào)輸出),電壓之間的轉(zhuǎn)換,對(duì)外圍芯片的驅(qū)動(dòng),完成對(duì)芯片的測(cè)試功能以及對(duì)芯片電路保護(hù)等。 本文采用了自頂向下和自下向上的設(shè)計(jì)方法,依據(jù)可配置端口電路能實(shí)現(xiàn)的功能和工作原理,運(yùn)用Cadence的設(shè)計(jì)軟件,結(jié)合華潤(rùn)上華0.5μm的工藝庫(kù),設(shè)計(jì)了一款性能、時(shí)序、功耗在整體上不亞于xilinx4006e[8]的端口電路。主要研究以下幾個(gè)方面的內(nèi)容: 1.基于端口電路信號(hào)寄存器的采集和輸出方式,本論文設(shè)計(jì)的端口電路可以通過配置將它設(shè)置成單沿或者雙沿的觸發(fā)方式[7],并完成了Verilog XL和Hspiee的功能和時(shí)序仿真,且建立時(shí)間小于5ns和保持時(shí)間在0ns左右。和xilinx4006e[8]相比較滿足設(shè)計(jì)的要求。 2.基于TAP Controller的工作原理及它對(duì)16種狀態(tài)機(jī)轉(zhuǎn)換的控制,對(duì)16種狀態(tài)機(jī)的轉(zhuǎn)換完成了行為級(jí)描述和實(shí)現(xiàn)了捕獲、移位、輸出、更新等主要功能仿真。 3.基于邊界掃描電路是對(duì)觸發(fā)器級(jí)聯(lián)的構(gòu)架這一特點(diǎn),設(shè)計(jì)了一款邊界掃描電路,并運(yùn)用Verilog XL和Hspiee對(duì)它進(jìn)行了功能和時(shí)序的仿真。達(dá)到對(duì)芯片電路測(cè)試設(shè)計(jì)的要求。 4.對(duì)于端口電路來講,有時(shí)需要將從CLB中的輸出數(shù)據(jù)實(shí)現(xiàn)異或、同或、與以及或的功能,為此本文采用二次函數(shù)輸出的電路結(jié)構(gòu)來實(shí)現(xiàn)以上的功能,并運(yùn)用Verilog XL和Hspiee對(duì)它進(jìn)行了功能和時(shí)序的仿真。滿足設(shè)計(jì)要求。 5.對(duì)于0.5μm的工藝而言,輸入端口的電壓通常是3.3V和5V,為此根據(jù)設(shè)置不同的上、下MOS管尺寸來調(diào)整電路的中點(diǎn)電壓,將端口電路設(shè)計(jì)成3.3V和5V兼容的電路,通過仿真性能上已完全達(dá)到這一要求。此外,在輸入端口處加上擴(kuò)散電阻R和電容C組成噪聲濾波電路,這個(gè)電路能有效地抑制加到輸入端上的白噪聲型噪聲電壓[2]。 6.在噪聲和延時(shí)不影響電路正常工作的范圍內(nèi),具有三態(tài)控制和驅(qū)動(dòng)大負(fù)載的功能。通過對(duì)管子尺寸的大小設(shè)置和驅(qū)動(dòng)大小的仿真表明:在實(shí)現(xiàn)TTL高電平輸出時(shí),最大的驅(qū)動(dòng)電流達(dá)到170mA,而對(duì)應(yīng)的xilinx4006e的TTL高電平最大驅(qū)動(dòng)電流為140mA[8];同樣,在實(shí)現(xiàn)CMOS高電平最大驅(qū)動(dòng)電流達(dá)到200mA,而xilinx4006e的CMOS驅(qū)動(dòng)電流達(dá)到170[8]mA。 7.與xilinx4006e端口電路相比,在延時(shí)和面積以及功耗略大的情況下,本論文研究設(shè)計(jì)的端口電路增加了雙沿觸發(fā)、將輸出數(shù)據(jù)實(shí)現(xiàn)二次函數(shù)的輸出方式、通過添加譯碼器將配置端口的數(shù)目減少的新的功能,且驅(qū)動(dòng)能力更加強(qiáng)大。

    標(biāo)簽: FPGA 可配置 端口 電路

    上傳時(shí)間: 2013-06-03

    上傳用戶:aa54

  • 單片機(jī)控制直流電機(jī)

    目前見到的許多關(guān)于直流電機(jī)的測(cè)速與控制類文獻(xiàn)中,以研究無刷直流電機(jī)較多,采用PID算法,PWM調(diào)速的居多。這些文獻(xiàn)所采用的控制器一般都是Motorola公司的MC33035,MICROLlinear公司的ML4425/4428,諸如Infineon的嵌入式單片機(jī)C504或采用通用的PWM芯片如SG3524、TL494等。采用這些ASIC芯片,雖然能實(shí)現(xiàn)直流電機(jī)的無級(jí)調(diào)速,但還存在一些問題,如無法與計(jì)算機(jī)直接接口,許多較為復(fù)雜的控制算法無法在不增加硬件成本的情況下實(shí)現(xiàn),控制器的人機(jī)界面不理想。總的來講,控制器的智能化程度不高,可移植性差。雖然采用PWM芯片來實(shí)現(xiàn)電機(jī)無級(jí)調(diào)速的方案成本較低,但當(dāng)控制器針對(duì)不同的應(yīng)用場(chǎng)合增加多種附加功能時(shí),其靈活性不夠,而且反而增加硬件的成本。還有一些使用PLC控制器或高檔處理器芯片(如DSP器件)的文獻(xiàn),它們雖然具有較高的控制性能,但由于這些高檔處理器價(jià)格過高,需要更多的外圍器件,因此也不具備在通常情況下大規(guī)模使用的條件。 從發(fā)展趨勢(shì)上看,總體的研究方向是提出質(zhì)量更高的算法和調(diào)速方案,以及在考慮成本要求的前提下選擇適合這種算法的核心控制器。 在研究方法上,有的采用軟件仿真,從理論作深入的研究;有的通過實(shí)踐總結(jié)提出一些具有使用價(jià)值的實(shí)踐方法。其中常見的有PID算法,模糊PID算法,結(jié)合神經(jīng)算法的PID算法等;在調(diào)速方案上,有采用普通的PWM調(diào)速,也有特殊PWM(PWM-ON-PWM)調(diào)速以及其它調(diào)速方式。另外電機(jī)轉(zhuǎn)速測(cè)量方案通常有光電式和磁電式,也有用超聲波測(cè)量的方案。 直流電機(jī),尤其是永磁直流無刷直流電機(jī)(PM-BLDC),由于其固有的許多特點(diǎn),在加上我國(guó)的稀土資源豐富,被眾多電機(jī)專家認(rèn)為是21世紀(jì)的新型換代產(chǎn)品。隨著半導(dǎo)體集成電路,電力電子器件,控制原理和稀土材料工業(yè)的發(fā)展,可以預(yù)見這種產(chǎn)品必然會(huì)逐步取代傳統(tǒng)結(jié)構(gòu)的交流電動(dòng)機(jī)加變頻調(diào)速器的模式,近年來已廣泛應(yīng)用于家電、汽車、數(shù)控機(jī)床、機(jī)器人等更多的領(lǐng)域。

    標(biāo)簽: 單片機(jī)控制 直流電機(jī)

    上傳時(shí)間: 2013-06-25

    上傳用戶:壞天使kk

  • 30V_3A恒壓_恒流直流可調(diào)穩(wěn)壓電源

    可調(diào)恒壓恒流維修電源制作,適合一般初學(xué)者制作使用

    標(biāo)簽: 30 恒壓 可調(diào)穩(wěn)壓電源 恒流

    上傳時(shí)間: 2013-05-21

    上傳用戶:xhz1993

  • 基于FPGA的工頻干擾實(shí)時(shí)濾波技術(shù)

    生物醫(yī)學(xué)信號(hào)是源于一個(gè)生物系統(tǒng)的一類信號(hào),像心音、腦電、生物序列和基因以及神經(jīng)活動(dòng)等,這些信號(hào)通常含有與生物系統(tǒng)生理和結(jié)構(gòu)狀態(tài)相關(guān)的信息,它們對(duì)這些系統(tǒng)狀態(tài)的研究和診斷具有很大的價(jià)值。信號(hào)拾取、采集和處理的正確與否直接影響到生物醫(yī)學(xué)研究的準(zhǔn)確性,如何有效地從強(qiáng)噪聲背景中提取有用的生物醫(yī)學(xué)信號(hào)是信號(hào)處理技術(shù)的重要問題。    設(shè)計(jì)自適應(yīng)濾波器對(duì)帶有工頻干擾的生物醫(yī)學(xué)信號(hào)進(jìn)行濾波,從而消除工頻干擾,獲得最佳的濾波效果是本研究要解決的問題。生物醫(yī)學(xué)信號(hào)具有信號(hào)弱、噪聲強(qiáng)、頻率范圍較低、隨機(jī)性強(qiáng)等特點(diǎn)。由于心電(electrocardiogram,ECG)信號(hào)的確定性、穩(wěn)定性、規(guī)則性都比其他生物信號(hào)高,便于準(zhǔn)確評(píng)估和檢測(cè)濾波效果,本研究采用ECG信號(hào)作為原始的模板信號(hào)。    本研究將新的電子芯片技術(shù)與現(xiàn)代信號(hào)處理技術(shù)相結(jié)合,從過去單一的軟件算法研究,轉(zhuǎn)向軟件與硬件結(jié)合,從而提高自適應(yīng)速度和精度,而且可以使系統(tǒng)的開發(fā)周期縮短、成本降低、容易升級(jí)和變更。    采用現(xiàn)場(chǎng)可編程邏輯器件(Field Programmable Gate Array,F(xiàn)PGA)作為新的ECG快速提取算法的硬件載體,加快信號(hào)處理的速度。為了將ECG快速提取算法轉(zhuǎn)換為常用的適合于FPGA芯片的定點(diǎn)數(shù)算法,研究中詳細(xì)分析了定點(diǎn)數(shù)的量化效應(yīng)對(duì)自適應(yīng)噪聲消除器的影響,以及對(duì)浮點(diǎn)數(shù)算法和定點(diǎn)數(shù)算法的復(fù)合自適應(yīng)濾波器的各種參數(shù)的選擇,如步長(zhǎng)因子和字長(zhǎng)選擇。研究中以定點(diǎn)數(shù)算法中的步長(zhǎng)因子和字長(zhǎng)選擇,作為FPGA設(shè)計(jì)的基礎(chǔ),利用串并結(jié)合的硬件結(jié)構(gòu)實(shí)現(xiàn)自適應(yīng)濾波器,并得到了預(yù)期的效果,準(zhǔn)確提取改善后的ECG信號(hào)。    研究中,在MATLAB(Matrix Laboratry)軟件的環(huán)境下模擬,選取帶有50Hz工頻干擾的不同信噪比的ECG原始信號(hào),在浮點(diǎn)數(shù)情況下,原始信號(hào)通過采用最小均方LMS(LeastMean Squares)算法的浮點(diǎn)數(shù)自適應(yīng)濾波器后,根據(jù)信噪比的改善和收斂速度,確定不同的最佳μ值,并在定點(diǎn)數(shù)情況下,在最佳μ值的情況下,原始信號(hào)通過采用LMs算法的定點(diǎn)數(shù)自適應(yīng)濾波器后,根據(jù)信噪比的改善效果和采用硬件的經(jīng)濟(jì)性,確定最佳的定點(diǎn)數(shù)。并了解LMS算法中步長(zhǎng)因子、定點(diǎn)數(shù)字長(zhǎng)值對(duì)信號(hào)信噪比、收斂速度和硬件經(jīng)濟(jì)性的影響。從而得出針對(duì)含有工頻干擾的不同信噪比的原始ECG,應(yīng)該采用什么樣的μ值和什么樣的定點(diǎn)數(shù)才能對(duì)原始ECG的改善和以后的硬件實(shí)現(xiàn)取得最佳的效果,并根據(jù)所得到的數(shù)據(jù)和結(jié)果,在FPGA上實(shí)現(xiàn)自適應(yīng)濾波器,使自適應(yīng)濾波器能對(duì)帶有工頻干擾的ECG原始信號(hào)有最佳的濾波效果。

    標(biāo)簽: FPGA 工頻干擾 濾波技術(shù)

    上傳時(shí)間: 2013-04-24

    上傳用戶:gzming

  • 基于DSP的電動(dòng)機(jī)控制與檢測(cè)

    · 摘要:  目的:提出一種新的電動(dòng)機(jī)功率控制方法,實(shí)現(xiàn)對(duì)醫(yī)學(xué)設(shè)備的電動(dòng)機(jī)功率精準(zhǔn)控制.方法:通過對(duì)DSP微控制器TMS320LF240x的研究,提出了一種基于PWM調(diào)制電路的功率控制方法.結(jié)果:測(cè)試結(jié)果完全滿足系統(tǒng)的設(shè)計(jì)要求.結(jié)論:該系統(tǒng)結(jié)構(gòu)簡(jiǎn)單,可編程性好,可以在不同的應(yīng)用場(chǎng)合采用不同的控制算法,而不需要改變外圍的電路,易于升級(jí)及滿足一些特殊場(chǎng)合的要求.  

    標(biāo)簽: DSP 電動(dòng)機(jī) 控制 檢測(cè)

    上傳時(shí)間: 2013-06-28

    上傳用戶:yangzhiwei

  • 基于MATLAB的可視化凸輪曲線設(shè)計(jì)程序

    ·基于MATLAB的可視化凸輪曲線設(shè)計(jì)程序

    標(biāo)簽: MATLAB 可視化 凸輪 設(shè)計(jì)程序

    上傳時(shí)間: 2013-07-28

    上傳用戶:yerik

  • 《電磁干擾排查及故障解決的電磁兼容技術(shù)》[PDF]

    ·本書定量地闡述了電磁干擾(EMI)的診斷和故障解決的電磁兼容(EM)技術(shù),以及使用的儀器設(shè)備;定量地闡述了現(xiàn)場(chǎng)實(shí)際EMC測(cè)試中的電磁干擾問題、感性的串聯(lián)損耗電磁兼容解決方案、傳導(dǎo)型問題解決方案的工作模式、電磁兼容的容性解決方案;詳細(xì)地闡述了對(duì)每種EMI的抑制措施和EMI抑制元件的應(yīng)用條件;并給出了電磁干擾抑制措施的最佳方案選擇。書中配有大量的圖例、表格、計(jì)算公式。可參照的特性曲線、附錄等。 目錄譯

    標(biāo)簽: 電磁干擾 排查 電磁兼容技術(shù)

    上傳時(shí)間: 2013-04-24

    上傳用戶:jeffery

  • 神經(jīng)網(wǎng)絡(luò)PID飛行控制算法的FPGA實(shí)現(xiàn)

    神經(jīng)網(wǎng)絡(luò)控制算法作為一種比較成熟的智能控制算法,在空空導(dǎo)彈的理論研究中也得到了很多應(yīng)用,但它的實(shí)際應(yīng)用通常是通過軟件實(shí)現(xiàn)的,而軟件實(shí)現(xiàn)是串行執(zhí)行指令,運(yùn)行速度慢,可靠性低,很難滿足實(shí)際導(dǎo)彈制導(dǎo)系統(tǒng)實(shí)時(shí)性的要求。控制算法硬件實(shí)現(xiàn)的最大特點(diǎn)就是可提高控制算法的實(shí)時(shí)運(yùn)算速度和可靠性。本課題針對(duì)導(dǎo)彈制導(dǎo)系統(tǒng),以FPGA為硬件平臺(tái)研究神經(jīng)網(wǎng)絡(luò)控制算法的硬件實(shí)現(xiàn)。本文首先對(duì)BP神經(jīng)網(wǎng)絡(luò)算法思想進(jìn)行了深入分析,并對(duì)BP網(wǎng)絡(luò)的各個(gè)階段進(jìn)行了理論推導(dǎo),最后對(duì)BP神經(jīng)網(wǎng)絡(luò)PID飛行控制算法進(jìn)行了研究和總結(jié),為硬件實(shí)現(xiàn)提供了理論基礎(chǔ)。基于對(duì)上述理論的深入研究和分析,本文提出了一種適合FPGA實(shí)現(xiàn)該神經(jīng)網(wǎng)絡(luò)控制算法的硬件實(shí)現(xiàn)模型。在該模型中,神經(jīng)網(wǎng)絡(luò)各層之間采用串行執(zhí)行數(shù)據(jù)方式,層間則采用并行運(yùn)行方式,可有效提高系統(tǒng)的運(yùn)算速度。由于模塊化、層次化的自頂向下的模塊化設(shè)計(jì)方法可有效減少錯(cuò)誤的產(chǎn)生,是設(shè)計(jì)復(fù)雜大規(guī)模系統(tǒng)的理想設(shè)計(jì)方法。本文采用了此設(shè)計(jì)方法,通過把系統(tǒng)模塊化,對(duì)各個(gè)子模塊分別用VHDL硬件描述語(yǔ)言進(jìn)行描述,并基于QUARTUS II軟件開發(fā)平臺(tái)進(jìn)行綜合和仿真,直到達(dá)到研究設(shè)計(jì)要求。最后將仿真程序源代碼下載配置到具體的Cyclone II系列EP2C70 FPGA芯片中,應(yīng)用于某實(shí)際導(dǎo)彈控制系統(tǒng)的研究。理論分析和實(shí)驗(yàn)結(jié)果表明該神經(jīng)網(wǎng)絡(luò)飛行控制算法的FPGA硬件實(shí)現(xiàn)是有效可行的,可滿足系統(tǒng)實(shí)時(shí)性的要求,為制導(dǎo)系統(tǒng)的實(shí)際工程實(shí)現(xiàn)提供了基礎(chǔ)。

    標(biāo)簽: FPGA PID 神經(jīng)網(wǎng)絡(luò) 飛行控制

    上傳時(shí)間: 2013-04-24

    上傳用戶:冇尾飛鉈

  • 西門子S7-200可編程控制器系統(tǒng)手冊(cè)

    ·西門子S7-200可編程控制器系統(tǒng)手冊(cè)

    標(biāo)簽: 200 西門子 可編程控制器 系統(tǒng)手冊(cè)

    上傳時(shí)間: 2013-07-18

    上傳用戶:cmc_68289287

主站蜘蛛池模板: 屏东县| 南皮县| 巴彦淖尔市| 富源县| 保靖县| 牙克石市| 尤溪县| 盐亭县| 遂宁市| 巩义市| 山丹县| 汝州市| 盱眙县| 鹿泉市| 昭觉县| 鄂尔多斯市| 凯里市| 阆中市| 大石桥市| 林州市| 西华县| 衡山县| 安顺市| 固原市| 乡宁县| 江城| 阿拉善盟| 阿尔山市| 紫阳县| 左云县| 成安县| 富蕴县| 潼关县| 繁昌县| 中阳县| 南丹县| 历史| 广丰县| 呼图壁县| 哈尔滨市| 金沙县|