固件作為目標板啟動最核心程序,不僅僅需要引導操作系統,更重要的是需要實現所有硬件的初始化和自檢等,方便設備的維護和保養。U-Boot作為一款通用的開源固件程序,具有良好的可移植性和完整的功能。通過分析U-Boot的目錄結構和啟動流程以及目標板的設計需求,來實現完成基于MPC8548E目標板的具體修改和移植,并增加關鍵硬件的自檢功能,同時闡述通過設置環境變量來啟動操作系統內核。對于不同的CPU和開發板,本U-Boot的啟動原理分析和移植有一定的借鑒意義。
上傳時間: 2014-12-30
上傳用戶:lllliii
基于簡化Cortex-M核微控制器嵌入式軟件的開發步驟,增強軟件可移植性的目的,對微控制器軟件接口標準(CMSIS)、ST公司標準外設庫V3.5的文件結構、相互聯系、功能作用進行了簡要介紹,并以具有Cortex-M3內核的STM32F103VET6為例,給出了IAR FOR ARM6.30編程環境下的開發步驟。結合具體應用,本文對數據端口、中斷進行設置,縮短了開發時間,提高了代碼效率。
上傳時間: 2013-11-23
上傳用戶:LIKE
通過對LCD1602/LCD12864顯示模塊控制時序和指令集的對比分析,利用Verilog HDL描述語言完成了多功能LCD顯示控制模塊的IP核設計.所設計的LCD顯示控制器具有很好的可移植性,只需通過端口的使能參數配置便可以驅動LCD1602/LCD12864模塊實現字符或圖形的實時顯示,并且該多功能LCD控制器的可行性也在Cyclone II系列的EP2C5T144C8 FPGA芯片上得到了很好的驗證.
上傳時間: 2015-01-01
上傳用戶:wwwwwen5
本應用指南講述一種實用的 MicroBlaze™ 系統,用于在非易失性 Platform Flash PROM 中存儲軟件代碼、用戶數據和配置數據,以簡化系統設計和降低成本。另外,本應用指南還介紹一種可移植的硬件設計、一個軟件設計以及在實現流程中使用的其他腳本實用工具。 簡介許多 FPGA 設計都集成了使用 MicroBlaze 和 PowerPC™ 處理器的軟件嵌入式系統,這些設計同時使用外部易失性存儲器來執行軟件代碼。使用易失性存儲器的系統還必須包含一個非易失性器件,用來在斷電期間存儲軟件代碼。大多數 FPGA 系統都在電路板上使用 Platform FlashPROM (在本文中稱作 PROM),用于在上電時加載 FPGA 配置數據。另外,許多應用還可能使用其他非易失性器件(如 SPI Flash、Parallel Flash 或 PIC)來保存 MAC 地址等少量用戶數據,因此導致系統電路板上存在大量非易失性器件。
標簽: MicroBlaze Platform Flash XAPP
上傳時間: 2013-10-15
上傳用戶:rocwangdp
摘要: 串行傳輸技術具有更高的傳輸速率和更低的設計成本, 已成為業界首選, 被廣泛應用于高速通信領域。提出了一種新的高速串行傳輸接口的設計方案, 改進了Aurora 協議數據幀格式定義的弊端, 并采用高速串行收發器Rocket I/O, 實現數據率為2.5 Gbps的高速串行傳輸。關鍵詞: 高速串行傳輸; Rocket I/O; Aurora 協議 為促使FPGA 芯片與串行傳輸技術更好地結合以滿足市場需求, Xilinx 公司適時推出了內嵌高速串行收發器RocketI/O 的Virtex II Pro 系列FPGA 和可升級的小型鏈路層協議———Aurora 協議。Rocket I/O支持從622 Mbps 至3.125 Gbps的全雙工傳輸速率, 還具有8 B/10 B 編解碼、時鐘生成及恢復等功能, 可以理想地適用于芯片之間或背板的高速串行數據傳輸。Aurora 協議是為專有上層協議或行業標準的上層協議提供透明接口的第一款串行互連協議, 可用于高速線性通路之間的點到點串行數據傳輸, 同時其可擴展的帶寬, 為系統設計人員提供了所需要的靈活性[4]。但該協議幀格式的定義存在弊端,會導致系統資源的浪費。本文提出的設計方案可以改進Aurora 協議的固有缺陷,提高系統性能, 實現數據率為2.5 Gbps 的高速串行傳輸, 具有良好的可行性和廣闊的應用前景。
上傳時間: 2013-10-13
上傳用戶:lml1234lml
本文利用Verilog HDL 語言自頂向下的設計方法設計多功能數字鐘,突出了其作為硬件描述語言的良好的可讀性、可移植性和易理解等優點,并通過Altera QuartusⅡ 4.1 和ModelSim SE 6.0 完成綜合、仿真。此程序通過下載到FPGA 芯片后,可應用于實際的數字鐘顯示中。 關鍵詞:Verilog HDL;硬件描述語言;FPGA Abstract: In this paper, the process of designing multifunctional digital clock by the Verilog HDL top-down design method is presented, which has shown the readability, portability and easily understanding of Verilog HDL as a hard description language. Circuit synthesis and simulation are performed by Altera QuartusⅡ 4.1 and ModelSim SE 6.0. The program can be used in the truly digital clock display by downloading to the FPGA chip. Keywords: Verilog HDL;hardware description language;FPGA
上傳時間: 2013-11-10
上傳用戶:hz07104032
借助數碼相機攝像原理,融合高速單片機技術、FPGA技術、高速CMOS圖像傳感器技術、點陣圖形液晶技術和高速網絡傳輸技術等,研制了一種智能化、網絡化、小型化的圖像監測系統。實踐表明,這種系統可以縮短開發周期,靈活性好、柔性強;由于通過以太網控制器實現圖像的數據傳輸,使系統數據傳輸速度和穩定性大大提高;而軟件設計的模塊化結構又使系統的通用性和可移植性增強,有利于系統的功能擴展。
上傳時間: 2014-01-10
上傳用戶:ljt101007
基于arm7的linux的serial口的驅動程序,程序簡單,可移植性好。
上傳時間: 2014-01-10
上傳用戶:leehom61
簡介 當今嵌入式處理器的生產已遠遠超過了為桌面系統所設計的處理器。本書通過介紹8位微控制器(MCU)的開發原理和C語言的相關知識,向讀者展示了如何用C語言編寫8位嵌入式MCU程序,內容涉及數據類型和變量、函數庫、優化和測試嵌入式C語言程序等。利用貫穿全書的樣例工程,揭示了特定設備硬件開發的詳細細節,以及用C語言進行嵌入式程序設計所帶來的快速開發、增強的可移植性和再利用等優越性能。本書適合于從事嵌入式研究的相關技術人員使用
上傳時間: 2015-03-20
上傳用戶:bibirnovis
摘 要 雖然開放系統是一個流行的名詞, 但是對于一般用戶, 它卻是一個在實際工作中“無法操作”的事物。本文從計算機開放系統的基本特征出發, 通過邏輯推理, 導出描述開放系統的輪廓, 借助于后者使開放系統一詞的內涵得到了澄清, 并使它的實現變成了“可操作的”。文中還從IT 實際工作的方便出發, 提出了一個簡明的開放系統的工作定義。關鍵詞 開放系統, 輪廓, 可移植性, 可互操作性, 封閉系統, 開放式專有系統
上傳時間: 2014-01-18
上傳用戶:lps11188