同步技術是跳頻系統的核心。本文針對FPGA的跳頻系統,設計了一種基于獨立信道法,同步字頭法和精準時鐘相結合的快速同步方法,同時設計了基于雙圖案的改進型獨立信道法,同步算法協議,協議幀格式等。該設計使用VHDL硬件語言實現,采用Altera公司的EP3C16E144C8作為核心芯片,并在此硬件平臺上進行了功能驗證。實際測試表明,該快速同步算法建立時間短、同步穩定可靠。
標簽: FPGA 跳頻系統 同步算法
上傳時間: 2013-10-21
上傳用戶:JIMMYCB001
為實現設備中存在的低速數據光纖通信的同步復接/ 分接,提出一種基于FPGA 的幀同步頭信號提取檢測方案,其中幀頭由7 位巴克碼1110010 組成,在數據的接收端首先從復接數據中提取時鐘信號,進而檢測幀同步信號,為數字分接提供起始信號,以實現數據的同步分接。實驗表明,此方案成功地在光纖通信系統的接收端檢測到幀同步信號,從而實現了數據的正確分接。
標簽: FPGA 光纖通信系統 幀同步 檢測
上傳時間: 2013-10-17
上傳用戶:q123321
為了研制高性能的全數字永磁同步電機驅動系統,本文提出了一種基于FPGA的單芯片驅動控制方案。它采用硬件模塊化的現代EDA設計方法,使用VHDL硬件描述語言,實現了永磁同步電機矢量控制系統的設計。方案包括矢量變換、空間矢量脈寬調制(SVPWM)、電流環、速度環以及串行通訊等五部分。經過仿真和實驗表明,系統具有良好的穩定性和動態性能,調節轉速的范圍可以達到0.5r/min~4200r/min,對干擾誤差信號具有較強的容錯性,能夠滿足高性能的運動控制領域對永磁同步電機驅動系統的要求。
標簽: FPGA 性能 永磁同步 電機驅動
上傳時間: 2013-10-13
上傳用戶:fdmpy
大部分傳統的位同步器是針對固定位速率遙測系統來設計的,這不能滿足一些可變位速率遙測接收機的需求。因此,提出一種基于FPGA實現的位同步器的設計,它能適應不同位速率的遙測系統。同時,對這種位同步器的實現進行了仿真,驗證其正確性和可實現性。
標簽: 速率 位同步器 仿真
上傳時間: 2013-11-01
上傳用戶:qb1993225
在數字接收機中,為了在抽樣判決時刻準確判決發送過來的碼元,需要提供一個確定抽樣判決時刻的定時脈沖序列。這個定時脈沖序列的重復頻率必須與發送的數碼脈沖序列一致(即接收、發送雙方必須同步,具有相同的主頻率),同時在最佳判決時刻對接收碼元進行抽樣判決。這樣的定時脈沖序列稱為碼元同步。
標簽: ADS 接收機 碼元同步算法
上傳時間: 2013-10-16
上傳用戶:sy_jiadeyi
IEEEl588提出了一種包同步技術,即把與同步相關的時間信息封裝在數據報文中,仍然使用原來的以太網數據線傳送,無需額外的時鐘線,使組網連接簡化。只要按照這個規范去策劃和設計網絡系統,就可以在不增加網絡負荷和組網成本的情況下,實現整個系統的亞微妙級的時鐘同步,從而可以有效解決分布式系統的實時性問題。
標簽: IEEE 1588 同步技術
上傳時間: 2013-11-12
上傳用戶:anng
上傳時間: 2013-10-27
上傳用戶:RQB123
上傳時間: 2013-10-22
上傳用戶:rnsfing
上傳時間: 2015-01-02
上傳用戶:921005047
TMS320F28335的雙電動機同步控制平臺設計
標簽: F28335 28335 320F TMS
上傳用戶:xlcky
蟲蟲下載站版權所有 京ICP備2021023401號-1