擴(kuò)頻通信體制在現(xiàn)代通信中的應(yīng)用越來(lái)越廣泛。由于擴(kuò)頻碼的偽隨機(jī)性和優(yōu)良的相關(guān)特性,這種體制本身就具有一定的抗干擾性能。但擴(kuò)頻信號(hào)的帶寬寬,容易受到空間電磁信號(hào)和人為發(fā)射的惡意信號(hào)干擾,干擾信號(hào)較強(qiáng)時(shí),需要采取抗干擾措施。針對(duì)擴(kuò)頻通信中的窄帶干擾,提出了一種基于TMS320C6701的抗干擾自適應(yīng)濾波器的實(shí)現(xiàn)方案,并在其EVM板上進(jìn)行了實(shí)驗(yàn),取得了較好的抗干擾效果。
上傳時(shí)間: 2013-11-18
上傳用戶:zl5712176
DSP 在與多個(gè)外設(shè)進(jìn)行通信時(shí),通常需要對(duì)DSP 的串口進(jìn)行擴(kuò)展。本文詳細(xì)介紹了利用TL16C554 芯片對(duì)TMS320VC33 DSP 芯片進(jìn)行串口擴(kuò)展
上傳時(shí)間: 2013-10-29
上傳用戶:咔樂(lè)塢
FPGA與ARM EPI通信,控制16路步進(jìn)電機(jī)和12路DC馬達(dá) VHDL編寫(xiě)的,,,,,
上傳時(shí)間: 2013-10-21
上傳用戶:zhyfjj
同步技術(shù)是跳頻系統(tǒng)的核心。本文針對(duì)FPGA的跳頻系統(tǒng),設(shè)計(jì)了一種基于獨(dú)立信道法,同步字頭法和精準(zhǔn)時(shí)鐘相結(jié)合的快速同步方法,同時(shí)設(shè)計(jì)了基于雙圖案的改進(jìn)型獨(dú)立信道法,同步算法協(xié)議,協(xié)議幀格式等。該設(shè)計(jì)使用VHDL硬件語(yǔ)言實(shí)現(xiàn),采用Altera公司的EP3C16E144C8作為核心芯片,并在此硬件平臺(tái)上進(jìn)行了功能驗(yàn)證。實(shí)際測(cè)試表明,該快速同步算法建立時(shí)間短、同步穩(wěn)定可靠。
標(biāo)簽: FPGA 跳頻系統(tǒng) 同步算法
上傳時(shí)間: 2013-10-21
上傳用戶:JIMMYCB001
04_使用Timequest約束和分析源同步電路
上傳時(shí)間: 2013-10-30
上傳用戶:ZJX5201314
《基于Xilinx FPGA的OFDM通信系統(tǒng)基帶設(shè)計(jì)》附帶的代碼
標(biāo)簽: Xilinx FPGA OFDM 通信系統(tǒng)
上傳時(shí)間: 2014-01-10
上傳用戶:15501536189
針對(duì)傳統(tǒng)集成電路(ASIC)功能固定、升級(jí)困難等缺點(diǎn),利用FPGA實(shí)現(xiàn)了擴(kuò)頻通信芯片STEL-2000A的核心功能。使用ISE提供的DDS IP核實(shí)現(xiàn)NCO模塊,在下變頻模塊調(diào)用了硬核乘法器并引入CIC濾波器進(jìn)行低通濾波,給出了DQPSK解調(diào)的原理和實(shí)現(xiàn)方法,推導(dǎo)出一種簡(jiǎn)便的引入?仔/4固定相移的實(shí)現(xiàn)方法。采用模塊化的設(shè)計(jì)方法使用VHDL語(yǔ)言編寫(xiě)出源程序,在Virtex-II Pro 開(kāi)發(fā)板上成功實(shí)現(xiàn)了整個(gè)系統(tǒng)。測(cè)試結(jié)果表明該系統(tǒng)正確實(shí)現(xiàn)了STEL-2000A的核心功能。 Abstract: To overcome drawbacks of ASIC such as fixed functionality and upgrade difficulty, FPGA was used to realize the core functions of STEL-2000A. This paper used the DDS IP core provided by ISE to realize the NCO module, called hard core multiplier and implemented CIC filter in the down converter, described the principle and implementation detail of the demodulation of DQPSK, and derived a simple method to introduce a fixed phase shift of ?仔/4. The VHDL source code was designed by modularity method , and the complete system was successfully implemented on Virtex-II Pro development board. Test results indicate that this system successfully realize the core function of the STEL-2000A.
標(biāo)簽: STEL 2000 FPGA 擴(kuò)頻通信
上傳時(shí)間: 2013-11-06
上傳用戶:liu123
為實(shí)現(xiàn)設(shè)備中存在的低速數(shù)據(jù)光纖通信的同步復(fù)接/ 分接,提出一種基于FPGA 的幀同步頭信號(hào)提取檢測(cè)方案,其中幀頭由7 位巴克碼1110010 組成,在數(shù)據(jù)的接收端首先從復(fù)接數(shù)據(jù)中提取時(shí)鐘信號(hào),進(jìn)而檢測(cè)幀同步信號(hào),為數(shù)字分接提供起始信號(hào),以實(shí)現(xiàn)數(shù)據(jù)的同步分接。實(shí)驗(yàn)表明,此方案成功地在光纖通信系統(tǒng)的接收端檢測(cè)到幀同步信號(hào),從而實(shí)現(xiàn)了數(shù)據(jù)的正確分接。
標(biāo)簽: FPGA 光纖通信系統(tǒng) 幀同步 檢測(cè)
上傳時(shí)間: 2013-10-17
上傳用戶:q123321
為了滿足某測(cè)控平臺(tái)的設(shè)計(jì)要求,設(shè)計(jì)并實(shí)現(xiàn)了基于FPGA的六通道HDLC并行通信系統(tǒng)。該系統(tǒng)以FPGA為核心,包括FPGA、DSP、485轉(zhuǎn)換接口等部分。給出了系統(tǒng)的電路設(shè)計(jì)、關(guān)鍵模塊及軟件流程圖。測(cè)試結(jié)果表明,系統(tǒng)通訊速度為1 Mb/s,并且工作穩(wěn)定,目前該設(shè)計(jì)已經(jīng)成功應(yīng)用于某樣機(jī)中。
上傳時(shí)間: 2013-11-25
上傳用戶:王成林。
為了研制高性能的全數(shù)字永磁同步電機(jī)驅(qū)動(dòng)系統(tǒng),本文提出了一種基于FPGA的單芯片驅(qū)動(dòng)控制方案。它采用硬件模塊化的現(xiàn)代EDA設(shè)計(jì)方法,使用VHDL硬件描述語(yǔ)言,實(shí)現(xiàn)了永磁同步電機(jī)矢量控制系統(tǒng)的設(shè)計(jì)。方案包括矢量變換、空間矢量脈寬調(diào)制(SVPWM)、電流環(huán)、速度環(huán)以及串行通訊等五部分。經(jīng)過(guò)仿真和實(shí)驗(yàn)表明,系統(tǒng)具有良好的穩(wěn)定性和動(dòng)態(tài)性能,調(diào)節(jié)轉(zhuǎn)速的范圍可以達(dá)到0.5r/min~4200r/min,對(duì)干擾誤差信號(hào)具有較強(qiáng)的容錯(cuò)性,能夠滿足高性能的運(yùn)動(dòng)控制領(lǐng)域?qū)τ来磐诫姍C(jī)驅(qū)動(dòng)系統(tǒng)的要求。
標(biāo)簽: FPGA 性能 永磁同步 電機(jī)驅(qū)動(dòng)
上傳時(shí)間: 2013-10-13
上傳用戶:fdmpy
蟲(chóng)蟲(chóng)下載站版權(quán)所有 京ICP備2021023401號(hào)-1