The LTC®3610 is a high power monolithic synchronousstep-down DC/DC regulator that can deliver up to 12Aof continuous output current from a 4V to 24V (28Vmaximum) input supply. It is a member of a high currentmonolithic regulator family (see Table 1) that featuresintegrated low RDS(ON) N-channel top and bottomMOSFETs. This results in a high effi ciency and highpower density solution with few external components.This regulator family uses a constant on-time valleycurrent mode architecture that is capable of operatingat very low duty cycles at high frequency and with veryfast transient response. All are available in low profi le(0.9mm max) QFN packages.
上傳時(shí)間: 2013-11-07
上傳用戶:moerwang
目前的有源電力濾波器通常是采用基于瞬時(shí)無(wú)功功率理論的諧波電流檢測(cè)方法。其中的ip-iq算法需要用到與電網(wǎng)電壓同步的正余弦信號(hào),即與電網(wǎng)電壓同頻同相的標(biāo)準(zhǔn)正余弦信號(hào)。該信號(hào)的獲取可以采用鎖相環(huán)加正余弦函數(shù)發(fā)生器的方法,也可采用軟件查表的方法。本設(shè)計(jì)采用全硬件電路完成,即通過(guò)鎖相環(huán)加正弦函數(shù)發(fā)生器的方法,可自動(dòng)實(shí)時(shí)跟蹤電網(wǎng)電壓的頻率和相位,不占用微處理器的軟、硬件資源,大大降低了諧波檢測(cè)算法編程的復(fù)雜度。
標(biāo)簽: 電網(wǎng)電壓 同步的 正弦波發(fā)生 電路設(shè)計(jì)
上傳時(shí)間: 2013-10-22
上傳用戶:wxnumen
同步整流技術(shù)簡(jiǎn)單介紹大家都知道,對(duì)于開關(guān)電源,在次級(jí)必然要有一個(gè)整流輸出的過(guò)程。作為整流電路的主要元件,通常用的是整流二極管(利用它的單向?qū)щ娞匦裕?,它可以理解為一種被動(dòng)式器件:只要有足夠的正向電壓它就開通,而不需要另外的控制電路。但其導(dǎo)通壓降較高,快恢復(fù)二極管(FRD)或超快恢復(fù)二極管(SRD)可達(dá)1.0~1.2V,即使采用低壓降的肖特基二極管(SBD),也會(huì)產(chǎn)生大約0.6V的壓降。這個(gè)壓降完全是做的無(wú)用功,并且整流二極管是一種固定壓降的器件,舉個(gè)例子:如有一個(gè)管子壓降為0.7V,其整流為12V時(shí)它的前端要等效12.7V電壓,損耗占0.7/12.7≈5.5%.而當(dāng)其為3.3V整流時(shí),損耗為0.7/4(3.3+0.7)≈17.5%??梢姶祟惼骷诘蛪捍箅娏鞯墓ぷ鳝h(huán)境下其損耗是何等地驚人。這就導(dǎo)致電源效率降低,損耗產(chǎn)生的熱能導(dǎo)致整流管進(jìn)而開關(guān)電源的溫度上升、機(jī)箱溫度上升--------有時(shí)系統(tǒng)運(yùn)行不穩(wěn)定、電腦硬件使用壽命急劇縮短都是拜這個(gè)高溫所賜。隨著電腦硬件技術(shù)的飛速發(fā)展,如GeForce 8800GTX顯卡,其12V峰值電流為16.2A。所以必須制造能提供更大輸出電流(如多核F1,四路12V,每路16A;3.3V和5V輸出電流各高達(dá)24A)的電源轉(zhuǎn)換器。而當(dāng)前世界的能源緊張問(wèn)題的凸現(xiàn),為廣大用戶提供更高轉(zhuǎn)換效率(如多核R80,完全符合80PLUS標(biāo)準(zhǔn))的電源轉(zhuǎn)換器就是我們整個(gè)開關(guān)電源行業(yè)的不可回避的社會(huì)責(zé)任了。如何解決這些問(wèn)題?尋找更好的整流方式、整流器件。同步整流技術(shù)和通態(tài)電阻(幾毫歐到十幾毫歐)極低的專用功率MOSFET就是在這個(gè)時(shí)刻走上開關(guān)電源技術(shù)發(fā)展的歷史舞臺(tái)了!作為取代整流二極管以降低整流損耗的一種新器件,功率MOSFET屬于電壓控制型器件,它在導(dǎo)通時(shí)的伏安特性呈線性關(guān)系。因?yàn)橛霉β蔒OSFET做整流器時(shí),要求柵極電壓必須與被整流電壓的相位保持同步才能完成整流功能,故稱之為同步整流。它可以理解為一種主動(dòng)式器件,必須要在其控制極(柵極)有一定電壓才能允許電流通過(guò),這種復(fù)雜的控制要求得到的回報(bào)就是極小的電流損耗。在實(shí)際應(yīng)用中,一般在通過(guò)20-30A電流時(shí)才有0.2-0.3V的壓降損耗。因?yàn)槠鋲航档扔陔娏髋c通態(tài)電阻的乘積,故小電流時(shí),其壓降和恒定壓降的肖特基不同,電流越小壓降越低。這個(gè)特性對(duì)于改善輕載效率(20%)尤為有效。這在80PLUS產(chǎn)品上已成為一種基本的解決方案了。對(duì)于以上提到的兩種整流方案,我們可以通過(guò)灌溉農(nóng)田來(lái)理解:肖特基整流管可以看成一條建在泥土上沒(méi)有鋪水泥的灌溉用的水道,從源頭下來(lái)的水源在中途滲漏了很多,十方水可能只有七、八方到了農(nóng)田里面。而同步整流技術(shù)就如同一條鑲嵌了光滑瓷磚的引水通道,除了一點(diǎn)點(diǎn)被太陽(yáng)曬掉的損失外,十方水能有9.5方以上的水真正用于澆灌那些我們?nèi)杖召囈陨娴募Z食。我們的多核F1,多核R80,其3.3V整流電路采用了通態(tài)電阻僅為0.004歐的功率MOSFET,在通過(guò)24A峰值電流時(shí)壓降僅為20*0.004=0.08V。如一般PC正常工作時(shí)的3.3V電流為10A,則其壓降損耗僅為10*0.004=0.04V,損耗比例為0.04/4=1%,比之于傳統(tǒng)肖特基加磁放大整流技術(shù)17.5%的損耗,其技術(shù)的進(jìn)步已不僅僅是一個(gè)量的變化,而可以說(shuō)是有了一個(gè)質(zhì)的飛躍了。也可以說(shuō),我們?yōu)橛脩粜藿艘粭l嚴(yán)絲合縫的灌溉電腦配件的供電渠道。
標(biāo)簽: 同步整流
上傳時(shí)間: 2013-10-27
上傳用戶:杏簾在望
隨著我國(guó)通信、電力事業(yè)的發(fā)展,通信、電力網(wǎng)絡(luò)的規(guī)模越來(lái)越大,系統(tǒng)越來(lái)越復(fù)雜。與之相應(yīng)的對(duì)交流供電的可靠性、靈活性、智能化、免維護(hù)越來(lái)越重要。在中國(guó)通信、電力網(wǎng)絡(luò)中,傳統(tǒng)的交流供電方案是以UPS或單機(jī)式逆變器提供純凈不間斷的交流電源。由于控制技術(shù)的進(jìn)步、完善,(N+X)熱插拔模塊并聯(lián)逆變電源已經(jīng)非常成熟、可靠;在歐美的通信、電力發(fā)達(dá)的國(guó)家,各大通信運(yùn)營(yíng)商、電力供應(yīng)商、軍隊(duì)均大量應(yīng)用了這種更合理的供電方案。與其它方案相比較,(N+X)熱插拔模塊并聯(lián)逆變電源具有以下明顯的優(yōu)點(diǎn)。
標(biāo)簽: 熱插拔 模塊 并聯(lián) 應(yīng)用前景
上傳時(shí)間: 2014-03-24
上傳用戶:alan-ee
pic18fxx8單片機(jī)通用同步異步收發(fā)器的接口電路和c源代碼
上傳時(shí)間: 2013-11-06
上傳用戶:zhangzhenyu
《AVR單片機(jī)原理及應(yīng)用》詳細(xì)介紹了ATMEL公司開發(fā)的ATmega8系列高速嵌入式單片機(jī)的硬件結(jié)構(gòu)、工作原理、指令系統(tǒng)、接口電路、C編程實(shí)例,以及一些特殊功能的應(yīng)用和設(shè)計(jì),對(duì)讀者掌握和使用其他ATmega8系列的單片機(jī)具有極高的參考價(jià)值 AVR單片機(jī)原理及應(yīng)用》具有較強(qiáng)的系統(tǒng)性和實(shí)用性,可作為有關(guān)工程技術(shù)人員和硬件工程師的應(yīng)用手冊(cè),亦可作為高等院校自動(dòng)化、計(jì)算機(jī)、儀器儀表、電子等專業(yè)的教學(xué)參考書。 目錄 第1章 緒論 1.1 AVR單片機(jī)的主要特性 1.2 主流單片機(jī)系列產(chǎn)品比較 1.2.1 ATMEL公司的單片機(jī) 1.2.2 Mkcochip公司的單片機(jī) 1.2.3 Cygnal公司的單片機(jī) 第2章 AVR系統(tǒng)結(jié)構(gòu)概況 2.1 AVR單片機(jī)ATmega8的總體結(jié)構(gòu) 2.1.1 ATmega8特點(diǎn) 2.1.2 結(jié)構(gòu)框圖 2.1.3 ATmega8單片機(jī)封裝與引腳 2.2 中央處理器 2.2.1 算術(shù)邏輯單元 2.2.2 指令執(zhí)行時(shí)序 2.2.3 復(fù)位和中斷處理 2.3 ATmega8存儲(chǔ)器 2.3.1 Flash程序存儲(chǔ)器 2.3.2 SRAM 2.3.3 E2pROM 2.3.4 I/O寄存器 2.3.5 ATmega8的鎖定位、熔絲位、標(biāo)識(shí)位和校正位 2.4 系統(tǒng)時(shí)鐘及其分配 2.4.1 時(shí)鐘源 2.4.2 外部晶振 2.4.3 外部低頻石英晶振 2.4.4 外部:RC振蕩器 2.4.5 可校準(zhǔn)內(nèi)部.RC振蕩器 2.4.6 外部時(shí)鐘源 2.4.7 異步定時(shí)器/計(jì)數(shù)器振蕩器 2.5 系統(tǒng)電源管理和休眠模式 2.5.1 MCU控制寄存器 2.5.2 空閑模式 2.5.3 ADC降噪模式 2.5.4 掉電模式 2.5.5 省電模式 2.5.6 等待模式 2.5.7 最小功耗 2.6 系統(tǒng)復(fù)位 2.6.1 復(fù)位源 2.6.2 MCU控制狀態(tài)寄存器——MCUCSR 2.6.3 內(nèi)部參考電壓源 2.7 I/O端口 2.7.1 通用數(shù)字I/O端口 2.7.2 數(shù)字輸入使能和休眠模式 2.7.3 端口的第二功能 第3章 ATmega8指令系統(tǒng) 3.1 ATmega8匯編指令格式 3.1.1 匯編語(yǔ)言源文件 3.1.2 指令系統(tǒng)中使用的符號(hào) 3.1.3 ATmega8指令 3.1.4 匯編器偽指令 3.1.5 表達(dá)式 3.1.6 文件“M8def.inc” 3.2 尋址方式和尋址空間 3.3 算術(shù)和邏輯指令 3.3.1 加法指令 3.3.2 減法指令 3.3.3 取反碼指令 3.3.4 取補(bǔ)碼指令 3.3.5 比較指令 3.3.6 邏輯與指令 3.3.7 邏輯或指令 3.3.8 邏輯異或 3.3.9 乘法指令 3.4 轉(zhuǎn)移指令 3.4.1 無(wú)條件轉(zhuǎn)移指令 3.4.2 條件轉(zhuǎn)移指令 3.4.3 子程序調(diào)用和返回指令 3.5 數(shù)據(jù)傳送指令 3.5.1 直接尋址數(shù)據(jù)傳送指令 3.5.2 間接尋址數(shù)據(jù)傳送指令 3.5.3 從程序存儲(chǔ)器中取數(shù)裝入寄存器指令 3.5.4 寫程序存儲(chǔ)器指令 3.5.5 I/0端口數(shù)據(jù)傳送 3.5.6 堆棧操作指令 3.6 位操作和位測(cè)試指令 3.6.1 帶進(jìn)位邏輯操作指令 3.6.2 位變量傳送指令 3.6.3 位變量修改指令 3.7 MCU控制指令 3.8 指令的應(yīng)用 第4章 中斷系統(tǒng) 4.1 外部向量 4.2 外部中斷 4.3 中斷寄存器 第5章 自編程功能 5.1 引導(dǎo)加載技術(shù) 5.2 相關(guān)I/O寄存器 5.3 Flash程序存儲(chǔ)器的自編程 5.4 Flash自編程應(yīng)用 第6章 定時(shí)器/計(jì)數(shù)器 6.1 定時(shí)器/計(jì)數(shù)器預(yù)定比例分頻器 6.2 8位定時(shí)器/計(jì)數(shù)器O(T/CO) 6.3 16位定時(shí)器/計(jì)數(shù)器1(T/C1) 6.3.1 T/C1的結(jié)構(gòu) 6.3.2 T/C1的操作模式 6.3.3 T/121的計(jì)數(shù)時(shí)序 6.3.4 T/C1的寄存器 6.4 8位定時(shí)器/計(jì)數(shù)器2(T/C2) 6.4.1 T/C2的組成結(jié)構(gòu) 6.4.2 T/C2的操作模式 6.4.3 T/C2的計(jì)數(shù)時(shí)序 6.4.4 T/02的寄存器 6.4.5 T/C2的異步操作 6.5 看門狗定時(shí)器 第7章 AVR單片機(jī)通信接口 7.1 AVR單片機(jī)串行接口 7.1.1 同步串行接口 7.1.2 通用串行接口 7.2 兩線串行TWT總線接口 7.2.1 TWT模塊概述 7.2.2 TWT寄存器描述 7.2.3 TWT總線的使用 7.2.4 多主機(jī)系統(tǒng)和仲裁 第8章 AVR單片機(jī)A/D轉(zhuǎn)換及模擬比較器 8.1 A/D轉(zhuǎn)換 8.1.1 A/D轉(zhuǎn)換概述 8.1.2 ADC噪聲抑制器 8.1.3 ADC有關(guān)的寄存器 8.2 AvR單片機(jī)模擬比較器 第9章 系統(tǒng)擴(kuò)展技術(shù) 9.1 串行接口8位LED顯示驅(qū)動(dòng)器MAX7219 9.1.1 概述 9.1.2 引腳功能及內(nèi)部結(jié)構(gòu) 9.1.3 操作說(shuō)明 9.1.4 應(yīng)用 9.1.5 軟件設(shè)計(jì) 9.2 AT24C系列兩線串行總線E2PPOM 9.2.1 概述 9.2.2 引腳功能及內(nèi)部結(jié)構(gòu) 9.2.3 操作說(shuō)明 9.2.4 軟件設(shè)計(jì) 9.3 AT93C46——三線串行總線E2PPOM接口芯片 9.3.1 概述 9.3.2 內(nèi)部結(jié)構(gòu)及引腳功能 9.3.3 操作說(shuō)明 9.3.4 軟件設(shè)計(jì) 9.4 串行12位的ADCTL543 9.4.1 概述 9.4.2 內(nèi)部結(jié)構(gòu)及引腳功能 9.4.3 操作說(shuō)明 9.4.4 AD620放大器介紹 9.4.5 軟件設(shè)計(jì) 9.5 串行輸出16位ADCMAXl95 9.5.1 概述 9.5.2 引腳功能及內(nèi)部結(jié)構(gòu) 9.5.3 操作說(shuō)明 9.5.4 應(yīng)用 9.5.5 軟件設(shè)計(jì) 9.6 串行輸入DACTLC5615 9.6.1 概述 9.6.2 引腳功能及內(nèi)部結(jié)構(gòu) 9.6.3 操作說(shuō)明 9.6.4 軟件設(shè)計(jì) 9.7 串行12位的DACTLC5618 9.7.1 概述 9.7.2 內(nèi)部結(jié)構(gòu)及引腳功能 9.7.3 操作說(shuō)明 9.7.4 軟件設(shè)計(jì) 9.8 串行非易失性靜態(tài)RAMX24C44 9.8.1 概述 9.8.2 引腳功能及內(nèi)部結(jié)構(gòu) 9.8.3 操作說(shuō)明 9.8.4 軟件設(shè)計(jì) 9.9 數(shù)據(jù)閃速存儲(chǔ)器AT45DB041B 9.9.1 概述 9.9.2 引腳功能及內(nèi)部結(jié)構(gòu) 9.9.3 操作說(shuō)明 9.9.4 軟件設(shè)計(jì) 9.10 GM8164串行I/0擴(kuò)展芯片 9.10.1 概述 9.10.2 引腳功能說(shuō)明 9.10.3 操作說(shuō)明 9.10.4 軟件設(shè)計(jì) 9.11 接口綜合實(shí)例 附錄1 ICCACR簡(jiǎn)介 附錄2 ATmega8指令表 參考文獻(xiàn)
上傳時(shí)間: 2013-10-29
上傳用戶:lanwei
適用于51單片機(jī)的串口發(fā)n
標(biāo)簽: 51單片機(jī) 串口 字節(jié)
上傳時(shí)間: 2014-12-25
上傳用戶:qingzhuhu
89c51一種用N+1條線實(shí)現(xiàn)矩陣鍵盤
標(biāo)簽: 矩陣鍵盤
上傳時(shí)間: 2014-12-26
上傳用戶:lhw888
摘要:本文首先簡(jiǎn)要說(shuō)明了同步表在船舶電站中的用途,以及實(shí)船上同步表各個(gè)部分的功能和操作方法;文中介紹了在輪機(jī)模擬器上對(duì)于電站同步表的一種新的仿真模型以及該模擬器對(duì)同步表的要求,這一仿真模型和模擬器需求是文中介紹的基于單片機(jī)的同步表的基礎(chǔ);根據(jù)這一模型,詳細(xì)介紹了用通用單片機(jī)STC89C51實(shí)現(xiàn)輪機(jī)模擬器電站系統(tǒng)上的同步表的系統(tǒng)構(gòu)成,以及模擬實(shí)現(xiàn)同步表各項(xiàng)功能的的硬件和軟件方法,并在文中給出了詳細(xì)的軟件流程圖和部分硬件原理圖以及配套的軟件代碼;在文章最后,簡(jiǎn)要介紹了本文實(shí)現(xiàn)的基于單片機(jī)的同步表的特點(diǎn)以及其在輪機(jī)模擬器上實(shí)際應(yīng)用的表現(xiàn)。關(guān)鍵詞:船舶電站;同步表;單片機(jī);模擬
標(biāo)簽: 單片機(jī) 輪機(jī)模擬器 電站
上傳時(shí)間: 2013-11-23
上傳用戶:lili123
PIC 單片機(jī)的組成習(xí)題解答 解答部分1. PIC 單片機(jī)指令的執(zhí)行過(guò)程遵循著一種全新哈佛總線體系結(jié)構(gòu)的原則,充分利用了計(jì)算機(jī)系統(tǒng)在程序存儲(chǔ)器和數(shù)據(jù)存儲(chǔ)器之間地址空間的相互獨(dú)立性,取指過(guò)程和執(zhí)行指令過(guò)程可以流水線操作同時(shí)進(jìn)行。因此,當(dāng)PIC 時(shí)鐘頻率為4MHZ時(shí),執(zhí)行一條非轉(zhuǎn)移類指令需要4 個(gè)系統(tǒng)時(shí)鐘周期,即1us,但其指令執(zhí)行的真實(shí)時(shí)間應(yīng)為2us(在執(zhí)行n—1 條指令時(shí)取第n 條指令,然后執(zhí)行第n 條指令)。所以選項(xiàng)B 正確2. 端口RE 共有3 個(gè)引腳RE0~RE2,它們除了用做普通I/O 引腳和第5~7 路模擬信號(hào)輸入引腳外,還依次分別承擔(dān)并行口讀出/寫入/片選控制端引腳。A. 對(duì)。讀出/寫入(REO~RE1)。B.錯(cuò)。同步串行的相關(guān)引腳與端口C 有關(guān)。C.錯(cuò)。通用異步/同步串行的相關(guān)引腳與端口C有關(guān)。D. 錯(cuò)。CCP模塊的相關(guān)引腳也是與端口C有關(guān)。所以選項(xiàng)A正確。3. 上電延時(shí)電路能提供一個(gè)固定的72ms 上電延時(shí),從而使VDD有足夠的時(shí)間上繁榮昌盛到單片機(jī)合適的工作電壓。所以選項(xiàng)B 正確。
上傳時(shí)間: 2013-11-09
上傳用戶:glxcl
蟲蟲下載站版權(quán)所有 京ICP備2021023401號(hào)-1