隨著半導(dǎo)體技術(shù)與數(shù)字集成電路(微處理器、存貯器以及標(biāo)準(zhǔn)邏輯門(mén)電路等)技術(shù)的迅速發(fā)展,特別是隨著計(jì)算機(jī)技術(shù)的發(fā)展,在工業(yè)生產(chǎn)和科學(xué)技術(shù)研究的各行各業(yè)中,人們利用PC機(jī)的強(qiáng)大處理功能代替?zhèn)鹘y(tǒng)儀器的某些部件,開(kāi)發(fā)出各種測(cè)量?jī)x器(虛擬儀器),傳統(tǒng)儀器的數(shù)字邏輯部分多是采用分立集成電路(IC)組成,分立IC愈多,給系統(tǒng)的電路設(shè)計(jì)、調(diào)試及維護(hù)帶來(lái)諸多不便。而隨著EDA技術(shù)的飛速發(fā)展,大規(guī)模可編程邏輯芯片CPLD / FPGA應(yīng)運(yùn)而生。這類(lèi)芯片可以替代幾十甚至上百塊通用IC芯片,而且,因其可用硬件描述語(yǔ)言進(jìn)行芯片設(shè)計(jì)、支持在線編程和在系統(tǒng)編程等優(yōu)點(diǎn)而備受青睞。本課題主要是用FPGA實(shí)現(xiàn)一個(gè)驗(yàn)證平臺(tái)。用于SOC及IPCore的驗(yàn)證。用FPGA系統(tǒng)驗(yàn)證板實(shí)現(xiàn)在實(shí)際硬件環(huán)境中的驗(yàn)證可以彌補(bǔ)ASIC 設(shè)計(jì)流程中仿真的不足, 通過(guò)該驗(yàn)證也可以加快ASIC設(shè)計(jì)且降低由于邏輯問(wèn)題所造成ASIC 開(kāi)發(fā)中的成本損耗。本文首先介紹了EDA技術(shù)的發(fā)展,然后介紹了FPGA,SOC,和IPCore的一些基本概念,分析了FPGA在現(xiàn)代集成電路設(shè)計(jì)領(lǐng)域的一些應(yīng)用。最后,具體設(shè)計(jì)了一塊用設(shè)計(jì)驗(yàn)證的開(kāi)發(fā)板,并討論了其設(shè)計(jì)結(jié)構(gòu),流程及驗(yàn)證方法。
上傳時(shí)間: 2013-05-16
上傳用戶(hù):bakdesec
介紹了一種基于ARM9 和CPLD 架構(gòu)的嵌入式輸入輸出系統(tǒng)的軟硬件設(shè)計(jì)。系統(tǒng)以工業(yè)級(jí)EP9315 為核心,擴(kuò)展了LCD、觸摸屏、以太網(wǎng)、串口和USB 等控制接口;以MAX2_EPM240為核
標(biāo)簽: ARM9 CPLD 輸入輸出 系統(tǒng)設(shè)計(jì)
上傳時(shí)間: 2013-05-27
上傳用戶(hù):pwcsoft
射頻和無(wú)線技術(shù)入門(mén),絕對(duì)的從零開(kāi)始,Caribbean j. Weisman 著
標(biāo)簽: 射頻 無(wú)線技術(shù)
上傳時(shí)間: 2013-04-24
上傳用戶(hù):xiaowei314
目前大型風(fēng)電場(chǎng)遠(yuǎn)程監(jiān)控系統(tǒng)的研究和應(yīng)用,有實(shí)際意義
標(biāo)簽: 大型 風(fēng)電場(chǎng) 遠(yuǎn)程監(jiān)控系統(tǒng)
上傳時(shí)間: 2013-04-24
上傳用戶(hù):yjmyjm
隨著微電子技術(shù)的發(fā)展,可編程邏輯器件取得了迅速的發(fā)展,其功能日益強(qiáng)大,F(xiàn)PGA內(nèi)部可用邏輯資源飛速增長(zhǎng),近來(lái)推出的FPGA都針對(duì)數(shù)字信號(hào)處理的特點(diǎn)做了特定設(shè)計(jì),集成了存儲(chǔ)器、鎖相環(huán)(PLL)、硬件乘法器、DSP模塊等,通過(guò)使用各個(gè)公司提供的FPGA開(kāi)發(fā)軟件使用硬件描述語(yǔ)言,可以實(shí)現(xiàn)特定的信號(hào)處理算法,如FFT、FIR等算法,為電子設(shè)計(jì)工程師提供了新的選擇。實(shí)時(shí)圖像處理系統(tǒng)采用FPGA+DSP的結(jié)構(gòu)來(lái)完成整個(gè)復(fù)雜的圖像處理算法。將圖像處理算法進(jìn)行分類(lèi),F(xiàn)PGA和DSP份協(xié)作發(fā)揮各自的長(zhǎng)處,對(duì)于算法實(shí)現(xiàn)簡(jiǎn)單、運(yùn)算量大、實(shí)時(shí)性高的這類(lèi)處理過(guò)程由大容量高性能的FPGA實(shí)現(xiàn),DSP則用來(lái)處理經(jīng)過(guò)預(yù)處理后的圖像數(shù)據(jù),來(lái)運(yùn)行算法結(jié)構(gòu)復(fù)雜,乘加運(yùn)算多的算法。整個(gè)系統(tǒng)主要包括FPGA處理單元、DSP處理單元以及PCI接口通訊三個(gè)部分。主要取得的了以下的研究成果:(1)研究了FPGA的工作原理及應(yīng)用,完成了Stratix芯片的選型。設(shè)計(jì)了數(shù)字圖像處理板的電路原理圖和PCB設(shè)計(jì)圖。并對(duì)電路板進(jìn)行調(diào)試,工作正常。(2)完成了FPGA程序下載電纜的PCB電路設(shè)計(jì),并調(diào)試成功,應(yīng)用到FPGA的調(diào)試下載配置中,取得了良好的實(shí)驗(yàn)與經(jīng)濟(jì)效果。(3)充分利用FPGA的設(shè)計(jì)開(kāi)發(fā)軟件與工具,完成了中值濾波、形態(tài)學(xué)濾波和自適應(yīng)閾值的FPGA實(shí)現(xiàn),并給出了詳細(xì)的實(shí)現(xiàn)過(guò)程。將算法下載到FPGA芯片,經(jīng)過(guò)試驗(yàn)調(diào)試,達(dá)到要求。(4)研究了PCI接口通訊的實(shí)現(xiàn)方式,選用PCI9054芯片實(shí)現(xiàn)通訊,完成PCI接口電路設(shè)計(jì),經(jīng)過(guò)調(diào)試,實(shí)現(xiàn)了中斷、DMA等方式,滿(mǎn)足了數(shù)據(jù)傳輸?shù)囊?。?)學(xué)習(xí)了C6701DSP芯片的工作特性以及內(nèi)部功能結(jié)構(gòu),完成了DSP外圍存儲(chǔ)器的擴(kuò)展、時(shí)鐘信號(hào)發(fā)生以及電源模塊等外圍電路的設(shè)計(jì)。
標(biāo)簽: FPGA DSP 紅外 圖像預(yù)處理
上傳時(shí)間: 2013-07-22
上傳用戶(hù):Divine
該論文介紹二次雷達(dá)的基本概念、發(fā)展歷史、工作流程和運(yùn)作機(jī)理以及單脈沖二次雷達(dá)的系統(tǒng)原理,并且對(duì)傳統(tǒng)的單脈沖二次雷達(dá)應(yīng)答信號(hào)處理器的硬件結(jié)構(gòu)進(jìn)行改進(jìn),提出一種全新的應(yīng)答處理器硬件結(jié)構(gòu),即FPGA+DSP的混合結(jié)構(gòu).這種硬件結(jié)構(gòu)的特點(diǎn)是結(jié)構(gòu)靈活,有較強(qiáng)的通用性.該論文圍繞FPGA+DSP這種數(shù)字信號(hào)處理的硬件結(jié)構(gòu),闡述了它在單脈沖二次雷達(dá)應(yīng)答數(shù)字信號(hào)處理器中的應(yīng)用,使用VHDL語(yǔ)言設(shè)計(jì)FPGA程序,并且給出主要模塊的仿真結(jié)果.FPGA主要完成距離計(jì)數(shù)、方位計(jì)數(shù)、脈沖分解、產(chǎn)生應(yīng)答數(shù)據(jù)送給DSP、與PC104交換報(bào)表等功能.長(zhǎng)時(shí)間的成功試驗(yàn)表明,基于FPGA和DSP技術(shù)的二次雷達(dá)應(yīng)答信號(hào)處理器在3毫秒內(nèi)可以同時(shí)處理四個(gè)重疊應(yīng)答,計(jì)算所接收的每一個(gè)脈沖的到達(dá)方向,得到真實(shí)脈沖并且給出脈沖置信度.系統(tǒng)達(dá)到了預(yù)期的目的.該課題的另外一個(gè)重要意義是對(duì)傳統(tǒng)的二次監(jiān)視雷達(dá)應(yīng)答信號(hào)處理器進(jìn)行了改進(jìn),使單脈沖二次雷達(dá)系統(tǒng)的應(yīng)答處理能力在可靠性、穩(wěn)定性和系統(tǒng)精度三個(gè)方面有質(zhì)的飛躍.
標(biāo)簽: FPGA DSP 二次雷達(dá) 處理器
上傳時(shí)間: 2013-04-24
上傳用戶(hù):gokk
本論文利用FPGA可編程邏輯器件和硬件描述語(yǔ)言Verilog,采用自頂向下的設(shè)計(jì)方法,開(kāi)發(fā)了一款基于PCI總線的高速數(shù)據(jù)采集卡。本數(shù)據(jù)采集系統(tǒng)中,采用PLX公司生產(chǎn)的PLX9080作為PCI總線接口芯片。用4片每片容量為8MB的SDRAM作為數(shù)據(jù)采集的前端和PCI總線的數(shù)據(jù)緩沖。用ALTERA公司生產(chǎn)的Cyclone系列FPGA實(shí)現(xiàn)PCI接口芯片PLX9080的時(shí)序邏輯、對(duì)數(shù)據(jù)采集通道的前端控制以及對(duì)SDRAM的讀寫(xiě)控制。 在本論文將重點(diǎn)放在了用硬件描述語(yǔ)言Verilog進(jìn)行FPGA硬件邏輯編程上。本論文按照自頂向下的設(shè)計(jì)方法,詳細(xì)論述了PCI接口轉(zhuǎn)化電路模塊、SDRAM存儲(chǔ)片子讀寫(xiě)控制電路模塊、FPGA內(nèi)部寄存器讀寫(xiě)控制電路模塊以及用于RF端的自動(dòng)增益控制電路AGC模塊的設(shè)計(jì)。
上傳時(shí)間: 2013-04-24
上傳用戶(hù):yhm_all
讓你徹底明白0歐姆電阻和磁珠及電感的區(qū)別和應(yīng)用
上傳時(shí)間: 2013-04-24
上傳用戶(hù):04121298
近年來(lái)LED顯示技術(shù)發(fā)展迅速,LED全彩顯示屏得到了廣泛的應(yīng)用.LED顯示技術(shù)涵蓋了微機(jī)控制、視頻、光學(xué)、機(jī)械和數(shù)字圖像處理等多種技術(shù).針對(duì)現(xiàn)有LED顯示系統(tǒng)數(shù)據(jù)傳輸和顯示存在的缺陷和開(kāi)發(fā)難度,本文提出并實(shí)現(xiàn)了一種新型的LED顯示系統(tǒng)方案.該方案把ARM處理器應(yīng)用到LED顯示屏中,采用FPGA技術(shù)開(kāi)發(fā)了LED顯示屏系統(tǒng).本文主要討論了利用網(wǎng)絡(luò)傳輸LED顯示數(shù)據(jù)的實(shí)現(xiàn)方法,包括嵌入式系統(tǒng)的設(shè)計(jì)以及TCP/IP協(xié)議的實(shí)現(xiàn)等分析和設(shè)計(jì)工作.全文分為七章,首先提出現(xiàn)有LED顯示系統(tǒng)數(shù)據(jù)傳輸和顯示存在的缺陷和開(kāi)發(fā)難度,然后提出新的LED顯示系統(tǒng)方案,并論證該方案的可行性.接著闡述了作者采用的嵌入式系統(tǒng)的設(shè)計(jì)方法和過(guò)程.第三章和第四章是嵌入式系統(tǒng)的設(shè)計(jì)和TCP/IP協(xié)議的實(shí)現(xiàn),其中包括硬件和軟件的設(shè)計(jì)以及嵌入式操作系統(tǒng)μ C/OS-Ⅱ的移植.詳細(xì)地分析了基于LPC2214芯片的操作系統(tǒng)移植步驟和過(guò)程.本文使用的是1wIP網(wǎng)關(guān)協(xié)議,把其應(yīng)用于μ C/OS-Ⅱ,實(shí)現(xiàn)了LED顯示屏的網(wǎng)絡(luò)通信,還分析了RTL8019芯片的工作過(guò)程,編寫(xiě)了有關(guān)驅(qū)動(dòng)代碼.在第五章和第六章中闡述了LED顯示屏顯示原理和利用FPGA實(shí)現(xiàn)LED顯示的驅(qū)動(dòng)開(kāi)發(fā)過(guò)程,利用占空比法實(shí)現(xiàn)LED顯示屏的灰度顯示,使用VHDL語(yǔ)言描述LED顯示屏的灰度實(shí)現(xiàn)邏輯.最后根據(jù)本文的方案實(shí)現(xiàn)了LED顯示屏的彩色顯示,通過(guò)分析比較,該方案可行并且達(dá)到了預(yù)定的要求.
標(biāo)簽: FPGA LED 嵌入式系統(tǒng) 中的應(yīng)用
上傳時(shí)間: 2013-04-24
上傳用戶(hù):yoleeson
隨著現(xiàn)代控制理論在機(jī)電技術(shù)領(lǐng)域的不斷發(fā)展,多電動(dòng)機(jī)協(xié)調(diào)控制技術(shù)在機(jī)電控制系統(tǒng)中得到廣泛的應(yīng)用,給嵌入式系統(tǒng)的數(shù)控應(yīng)用提供了巨大機(jī)遇。傳統(tǒng)的伺服運(yùn)動(dòng)控制很難在處理大數(shù)據(jù)量、復(fù)雜算法時(shí)保證系統(tǒng)的靈活性和實(shí)時(shí)性。嵌入式系統(tǒng)是近年來(lái)發(fā)展起來(lái)的以應(yīng)用為中心并且軟硬件可裁剪的實(shí)時(shí)系統(tǒng),它的特點(diǎn)是高度自動(dòng)化,響應(yīng)速度快等,非常適合于要求實(shí)時(shí)的和多任務(wù)的場(chǎng)合。 本文以嵌入式數(shù)控系統(tǒng)為項(xiàng)目背景,研究設(shè)計(jì)了一種基于ARM和FPGA的嵌入式數(shù)控系統(tǒng)的方案。設(shè)計(jì)中,通過(guò)QuartusⅡ、ModelSim和Protel 99等電子設(shè)計(jì)自動(dòng)化開(kāi)發(fā)工具完成了一個(gè)高性能嵌入式軟硬件系統(tǒng)的設(shè)計(jì)及仿真驗(yàn)證;采用了實(shí)用小巧的嵌入式實(shí)時(shí)操作系統(tǒng)μC/OS-Ⅱ,為應(yīng)用系統(tǒng)的實(shí)時(shí)性提供了保證。該嵌入式數(shù)控系統(tǒng)滿(mǎn)足了用戶(hù)對(duì)應(yīng)用系統(tǒng)實(shí)時(shí)性和快速處理的要求,具有較廣泛的應(yīng)用前景。 通過(guò)本課題實(shí)踐表明,基于ARM和FPGA構(gòu)建嵌入式數(shù)控系統(tǒng)的應(yīng)用方案完全可行、合理,同傳統(tǒng)的人機(jī)交互系統(tǒng)設(shè)計(jì)相比,能大量地減輕研發(fā)任務(wù),提高研發(fā)速度,能夠在短時(shí)間內(nèi)得到控制性能優(yōu)秀的數(shù)控系統(tǒng)。而μC/OS-Ⅱ?qū)崟r(shí)操作系統(tǒng)的加入,使得系統(tǒng)很好地進(jìn)行多任務(wù)處理,并保證了系統(tǒng)的實(shí)時(shí)性。
標(biāo)簽: FPGA ARM 嵌入式 數(shù)控
上傳時(shí)間: 2013-07-22
上傳用戶(hù):huangzchytems
蟲(chóng)蟲(chóng)下載站版權(quán)所有 京ICP備2021023401號(hào)-1