隨著ASIC設(shè)計規(guī)模的增長,功能驗證已成為整個開發(fā)周期的瓶頸。傳統(tǒng)的基于軟件模擬和硬件仿真的邏輯驗證方法已難以滿足應(yīng)用的要求,基于FPGA組的原型驗證方法能有效縮短系統(tǒng)的開發(fā)周期,可提供更快更全面的驗證。由于FPGA芯片容量的增加跟不上ASIC設(shè)計規(guī)模的增長,單芯片已無法容納整個設(shè)計,所以常常需要對設(shè)計進(jìn)行邏輯分割,將子邏輯塊映射到FPGA陣列中。 本文對邏輯驗證系統(tǒng)的可配置互連結(jié)構(gòu)和ASIC邏輯分割算法進(jìn)行了深入的研究,提出了FPGA陣列的非對稱可配置互連結(jié)構(gòu)。與現(xiàn)有的對稱互連結(jié)構(gòu)相比,該結(jié)構(gòu)能提供更多的互連通道,可實現(xiàn)對I/O數(shù)量、電平類型和互連路徑的靈活配置。 本文對邏輯分割算法進(jìn)行了較深入的研究。針對現(xiàn)有的兩類分割算法存在的不足,提出并實現(xiàn)了基于設(shè)計模塊的邏輯分割算法,該算法有三個重要特征:1)基于設(shè)計代碼;2)以模塊作為邏輯分割的最小單位;3)使用模塊資源信息指導(dǎo)邏輯分割過程,避免了設(shè)計分割過程的盲目性,簡化了邏輯分割過程。 本文還對并行邏輯分割方法進(jìn)行了研究,提出了兩種基于不同任務(wù)分配策略的并行分割算法,并對其進(jìn)行了模擬和性能分析;驗證了采用并行方案對ASIC邏輯進(jìn)行分割和映射的可行性。 最后基于改進(jìn)的芯片互連結(jié)構(gòu),使用原型系統(tǒng)驗證方法對某一大規(guī)模ASIC設(shè)計進(jìn)行了邏輯分割和功能驗證。實驗結(jié)果表明,使用改進(jìn)后的FPGA陣列互連結(jié)構(gòu)可以更方便和快捷地實現(xiàn)ASIC設(shè)計的分割和驗證,不但能顯著提高芯片間互連路徑的利用率,而且能給邏輯分割乃至整個驗證過程提供更好的支持,滿足現(xiàn)在和將來大規(guī)模ASIC邏輯驗證的需求。
標(biāo)簽: FPGA ASIC 邏輯 驗證技術(shù)
上傳時間: 2013-06-12
上傳用戶:極客
本文研究了在復(fù)雜背景下紅外圖像的背景和噪聲抑制算法,并且完成了硬件實現(xiàn),主要包括以下內(nèi)容: 1.通過對實際紅外圖像的背景和噪聲特性的研究分析,設(shè)計改進(jìn)了一種基于加權(quán)廣義次序統(tǒng)計濾波器的背景抑制的算法。紅外圖像的噪聲通常為脈沖噪聲,具有高頻特性;而紅外圖像的背景變換比較緩慢,其頻譜成分多集中在低頻區(qū)域,所以本文在對圖像特性分析的基礎(chǔ)上,設(shè)計改進(jìn)了基于加權(quán)廣義次序統(tǒng)計濾波器的背景抑制的算法。在對采集的起伏背景紅外圖像進(jìn)行背景抑制后,用全局門限可以有效的分割出目標(biāo)信息,輸出包含目標(biāo)信息的二值化圖像,為后續(xù)處理提供數(shù)據(jù)。但是出于更復(fù)雜背景條件下算法有效性的目的,深入討論了局部自適應(yīng)門限分割算法的設(shè)計。 2.在實時信號處理系統(tǒng)中,底層的圖像預(yù)處理算法目前難以用軟件實現(xiàn);但是其運算結(jié)構(gòu)相對比較簡單,適于用FPGA進(jìn)行硬件實現(xiàn)。本文對算法的FPGA設(shè)計作了較為深入地研究,同時介紹了算法的VHDL實現(xiàn),利用模塊化的優(yōu)點對算法分模塊設(shè)計,對各個模塊的實現(xiàn)作了詳細(xì)介紹。 3.完成了紅外成像制導(dǎo)系統(tǒng)的預(yù)處理部分硬件電路設(shè)計,對FPGA中預(yù)處理算法的處理結(jié)果進(jìn)行了驗證。通過算法在硬件上的實現(xiàn),證明了算法的有效性。
標(biāo)簽: FPGA 紅外成像 制導(dǎo) 數(shù)據(jù)
上傳時間: 2013-07-02
上傳用戶:釣鰲牧馬
隨著國民經(jīng)濟(jì)的飛速發(fā)展,傳統(tǒng)的電機(jī)已無法滿足當(dāng)前工程的要求,其作用也由過去簡單的起??刂?、提供動力上升到要求對其速度、位置、轉(zhuǎn)矩等進(jìn)行精確的控制,并能實現(xiàn)快速加速、減速、反轉(zhuǎn)以及準(zhǔn)確停止等,使被驅(qū)動的機(jī)械運動符合于集的要求。在集成電路、現(xiàn)代電子技術(shù)及控制理論飛速發(fā)展的今天,電機(jī)控制技術(shù)也得到了飛快的發(fā)展,電機(jī)控制器也由模擬分立元件構(gòu)成的電路向數(shù)?;旌稀⑷珨?shù)字方向發(fā)展。本論文主要研究了FPGA芯片在電機(jī)控制器中的應(yīng)用。 論文首先對無刷直流電機(jī)系統(tǒng)進(jìn)行了綜合性論述。對系統(tǒng)的組成、及系統(tǒng)中主要部分:如位置傳感器、逆變器和功率器件、供電直流電源進(jìn)行了較詳細(xì)的說明;并且提出了與本研究相關(guān)的控制機(jī)理和實施方案。 其次,論文對FPGA芯片的特點及配置電路、以及以FPGA-FLEX10K10為核心的控制器電路的組成進(jìn)行了較詳細(xì)的論述;同時對超高速集成電路硬件描述語言(VHDL)的特點和應(yīng)用進(jìn)行了研究;并提出了應(yīng)用FPGA芯片對電機(jī)速度進(jìn)行控制的系統(tǒng)構(gòu)成及工作原理。 論文還對FPGA芯片與DSP芯片共同完成電機(jī)控制的方案進(jìn)行了論述,利用ALTERA公司的FPGA芯片完成了電機(jī)控制器的設(shè)計、制造和調(diào)試,并在此基礎(chǔ)上分析研究了利用此控制器對無刷直流電機(jī)進(jìn)行調(diào)速控制的方法;兩種控制器共同工作,組合方便、功能強(qiáng)大,適合在高精度、高效、寬變速控制的應(yīng)用場合下,可對電機(jī)實現(xiàn)精度更高、策略更復(fù)雜的控制。 論文最后還對在具體產(chǎn)品中的應(yīng)用效果及行了簡單分析。
標(biāo)簽: FPGA 電機(jī)控制器 中的應(yīng)用
上傳時間: 2013-08-04
上傳用戶:小鵬
甚短距離傳輸(VSR)是一種用于短距離(約300 m~600m)內(nèi)進(jìn)行數(shù)據(jù)傳輸?shù)墓鈧鬏敿夹g(shù).它主要應(yīng)用于網(wǎng)絡(luò)中的交換機(jī)、核心路由器(CR)、光交叉連接設(shè)備(OXC)、分插復(fù)用器(ADM)和波分復(fù)用(WDM)終端等不同層次設(shè)備之間的互連,具有構(gòu)建方便、性能穩(wěn)定和成本低等優(yōu)點,是光通信技術(shù)發(fā)展的一個全新領(lǐng)域,逐漸成為國際通用的標(biāo)準(zhǔn)技術(shù),成為全光網(wǎng)的一個重要組成部分. 本文深入研究了VSR并行光傳輸系統(tǒng),完成了VSR技術(shù)的核心部分--轉(zhuǎn)換器子系統(tǒng)的設(shè)計與實現(xiàn),使用現(xiàn)場可編程陣列FPGA(Field Programmable GateArray)來完成轉(zhuǎn)換器電路的設(shè)計和功能實現(xiàn).深入研究現(xiàn)有VSR4-1.0和VSR4-3.0兩種并行傳輸標(biāo)準(zhǔn),在其技術(shù)原理的基礎(chǔ)上,提出新的VSR并行方案,提高了多模光纖帶的信道利用率,充分利用系統(tǒng)總吞吐量大的優(yōu)勢,為將來向更高速率升級提供了依據(jù).根據(jù)萬兆以太網(wǎng)的技術(shù)特點和傳輸要求,提出并設(shè)計了用VSR技術(shù)實現(xiàn)局域和廣域萬兆以太網(wǎng)在較短距離上的高速互連的系統(tǒng)方案,成功地將VSR技術(shù)移植到萬兆以太網(wǎng)上,實現(xiàn)低成本、構(gòu)建方便和性能穩(wěn)定的高速短距離傳輸. 本文所有的設(shè)計均在Altera Stratix GX系列FPGA的EP1SGX25F1020C7上實現(xiàn),采用Altera的Quartus Ⅱ開發(fā)工具和 Verilog HDL硬件描述語言完成了VSR4-1.0轉(zhuǎn)換器集成電路和萬兆以太網(wǎng)的SERDES的設(shè)計和仿真,并給出了各模塊的電路結(jié)構(gòu)和仿真結(jié)果.仿真的結(jié)果表明,所有的設(shè)計均能正確的實現(xiàn)各自的功能,完全能夠滿足10Gb/s高速并行傳輸系統(tǒng)的要求.
上傳時間: 2013-07-14
上傳用戶:han0097
碼分多址(CDMA)通信方式以其特有的抗干擾性、多址能力和多徑分集能力,而成為第三代移動通信系統(tǒng)的主要技術(shù)。其中Rake接收技術(shù)是CDMA系統(tǒng)中的一項關(guān)鍵技術(shù)。隨著通信技術(shù)的迅猛發(fā)展,Rake接收技術(shù)以其有效的抗衰落的能力一直是人們研究的熱點。人們不斷的對傳統(tǒng)的Rake接收機(jī)進(jìn)行改進(jìn),獲得性能更佳的Rake接收機(jī)。FPGA技術(shù)的快速發(fā)展,也很大的改變了傳統(tǒng)的數(shù)字系統(tǒng)設(shè)計的方法。FPGA以其龐大的規(guī)模、開發(fā)過程投資小、開發(fā)周期短、保密性好等優(yōu)點,為人們對Rake接收機(jī)的研究提供了方便。 本文旨在設(shè)計一種功耗低、硬件實現(xiàn)相對簡單的Rake接收機(jī)結(jié)構(gòu)。首先,本文介紹了Rake接收的相關(guān)理論,對Rake技術(shù)的抗衰落性能進(jìn)行了分析,然后,對各種Rake接收機(jī)進(jìn)行了比較,最終提出了一種靈活配置的Rake接收機(jī)的改進(jìn)方案,該方案采用了不同的緩沖器結(jié)構(gòu),能夠更多的節(jié)約硬件資源,整個接收機(jī)的功耗更低。最后利用VerilogHDL語言對其中的主要模塊進(jìn)行編程設(shè)計,并在Xilinx公司的集成開發(fā)工具ISE6.1中進(jìn)行仿真,仿真平臺為Spartan-3系列中的XC3S1000芯片。仿真結(jié)果表明了所設(shè)計模塊的正確性。所設(shè)計模塊具有良好的可移植性,能夠被相關(guān)的系統(tǒng)調(diào)用,本文所做工作有一定的實際意義。
上傳時間: 2013-06-21
上傳用戶:gaorxchina
本文將電路接口技術(shù)與硬件可編程技術(shù)相結(jié)合,提出了用可編程芯片來控制IDE硬盤進(jìn)行高速數(shù)據(jù)記錄,能夠滿足機(jī)載數(shù)據(jù)記錄設(shè)備重量輕、容量大、速度快的要求。 論文對硬盤ATA接口標(biāo)準(zhǔn)進(jìn)行了研究,對VHDL語言、現(xiàn)場可編程門陣列器件(FPGA)實現(xiàn)硬件電路的原理和方法進(jìn)行了深入分析,在此基礎(chǔ)上完成了基于FPGA的數(shù)據(jù)記錄控制器的設(shè)計。文中選擇了具有低功耗、低成本、高性能的FPGA芯片(型號為CycloneEP1C3T144C8),將各功能模塊級聯(lián)成系統(tǒng)在該芯片上完成了控制器系統(tǒng)級的設(shè)計與仿真驗證,驗證結(jié)果表明了用FPGA實現(xiàn)高速數(shù)據(jù)記錄控制器的可行性。所設(shè)計的VHDL代碼經(jīng)QuartusⅡ綜合、布局布線、管腳分配后,在FPGA內(nèi)部可以達(dá)到104.46Mhz的電路工作速度,F(xiàn)PGA與硬盤之間采用ATA接口的UltraDMA模式2傳輸方式,可以達(dá)到33.3MByte/s的突發(fā)數(shù)據(jù)傳輸率。文中對所用到的FPGA設(shè)計技術(shù)給予了詳細(xì)說明,對各功能模塊的設(shè)計給予了詳細(xì)闡述,對關(guān)鍵設(shè)計給出了VHDL源代碼,還討論了FPGA設(shè)計中時序約束的作用,給出了本文所做時序約束的方法。 本文中所論述的工作對以后機(jī)載數(shù)據(jù)記錄系統(tǒng)的設(shè)計具有重要的鋪墊作用。文中在總結(jié)所做工作的同時,還對下一步工作提出了有益的建議。
標(biāo)簽: FPGA 機(jī)載 高速數(shù)據(jù) 記錄系統(tǒng)
上傳時間: 2013-08-05
上傳用戶:hanli8870
全數(shù)字調(diào)制解調(diào)技術(shù)具有多速率、多制式、智能性等特點,這極大的提高了通信系統(tǒng)的靈活性和通用性,符合未來通信技術(shù)發(fā)展的方向。 本文從如下幾個方面對全數(shù)字調(diào)制解調(diào)器進(jìn)行了深入系統(tǒng)研究:1,在介紹全數(shù)字調(diào)制解調(diào)器的發(fā)展現(xiàn)狀和研究QPSK通信調(diào)制解調(diào)方式的基礎(chǔ)上,依據(jù)軟件定性仿真分析了QPSK正交調(diào)制解調(diào)系統(tǒng),設(shè)計出了滿足系統(tǒng)要求的實現(xiàn)電路框圖并選定了芯片;2,在完成了基于FPGA芯片實現(xiàn)QPSK調(diào)制解調(diào)的算法方案設(shè)計基礎(chǔ)上,利用VHDL語言完成了芯片程序的設(shè)計,并對其進(jìn)行了調(diào)試和功能仿真;3,利用設(shè)計出的調(diào)制解調(diào)器與選定的AD、DA、正交調(diào)制解調(diào)芯片,完成了QPSK通信系統(tǒng)的硬件電路的設(shè)計并完成了調(diào)制電路的研制;4,完成電路的信息速率大于300Kbps,產(chǎn)生的中頻信號中心頻率70MHz,帶寬500KHz,滿足系統(tǒng)設(shè)計要求,由于時間關(guān)系解調(diào)電路仍在調(diào)試中?! ”疚幕贔PGA實現(xiàn)的QPSK數(shù)字調(diào)制解調(diào)器具有體積小、集成度高和軟件可升級等優(yōu)點,這為設(shè)計高集成和高靈活性的通信系統(tǒng)提供了技術(shù)基礎(chǔ)。
標(biāo)簽: QPSK FPGA 基帶 通信設(shè)計
上傳時間: 2013-07-08
上傳用戶:xinshou123456
本文首先對目前使用比較多的幾種擴(kuò)頻調(diào)制方式:BPSK調(diào)制方式、QPSK調(diào)制方式、CCK調(diào)制方式、MBOK調(diào)制方式進(jìn)行了介紹,并從誤碼率、處理增益、頻帶利用率等方面對它們進(jìn)行了比較,重點討論了MBOK調(diào)制方式的優(yōu)越性能。然后研究了MBOK調(diào)制方式的擴(kuò)頻和解擴(kuò)方案,包括高速數(shù)據(jù)進(jìn)行串并轉(zhuǎn)換、擴(kuò)頻、偽碼同步、解擴(kuò)等。最后,以Altera公司的MAXPLUSⅡ開發(fā)系統(tǒng)為平臺,對系統(tǒng)的各個部分進(jìn)行了模塊化設(shè)計,并進(jìn)行了軟件仿真,仿真結(jié)果表明,設(shè)計達(dá)到了預(yù)定的要求?! ?/p>
標(biāo)簽: MBOK FPGA 擴(kuò)頻 實現(xiàn)研究
上傳時間: 2013-05-15
上傳用戶:dancnc
本文采用基于運動補(bǔ)償?shù)乃惴?對去隔行系統(tǒng)及其FPGA設(shè)計作了深入的研究.該系統(tǒng)包括三個關(guān)鍵模塊運動估計模塊是去隔行系統(tǒng)的設(shè)計重點,設(shè)計為雙向運動估計,采用菱形快速搜索算法,主要分為計算和控制兩大部分.計算部分為SAD計算模塊,采用累加樹和流水線技術(shù);控制部分根據(jù)菱形搜索算法的第三步搜索的特點,對比較模塊、SAD暫存器等模塊做了具體的設(shè)計.對于運動補(bǔ)償模塊采用雙向補(bǔ)償?shù)乃惴?補(bǔ)償精度為半像素.根據(jù)半像素點的位置將運動補(bǔ)償計算分為四個狀態(tài),并通過對四個狀態(tài)計算特點的分析設(shè)計了加法器的結(jié)構(gòu)復(fù)用.同時基于視頻數(shù)據(jù)處理的需要,設(shè)計了四個具有雙體存儲結(jié)構(gòu)的內(nèi)部緩存器,由FPGA內(nèi)部的嵌入式陣列塊實現(xiàn).根據(jù)運動估計模塊和運動補(bǔ)償模塊的計算特點,分別對緩存器的結(jié)構(gòu)、讀寫時序和列序號控制進(jìn)行設(shè)計,有效提高了數(shù)據(jù)的存取效率.本文對于這三個去隔行系統(tǒng)的關(guān)鍵模塊都給出了RTL級設(shè)計和模塊的功能仿真,并在最后一章中給出了去隔行系統(tǒng)的FPGA設(shè)計.
上傳時間: 2013-06-11
上傳用戶:han_zh
本文研究特種LCD的圖像處理方法和FPGA實現(xiàn)方案,并研制出基于FPGA的若干實際應(yīng)用系統(tǒng),有效地解決目前存在的問題。本文主要研究內(nèi)容為: (1)給出一種基于彩色空間變換的色彩調(diào)整方法,在YCrCb空間內(nèi)實現(xiàn)亮度和色度分離,避免了RGB空間兩者同時變化造成偏色和失真的現(xiàn)象,并在FPGA內(nèi)采用流水線結(jié)構(gòu)改進(jìn)3階矩陣運算的邏輯結(jié)構(gòu),節(jié)省出2/3的邏輯資源,提高了模塊的最高運行速度?! ?2)研究利用FPGA實現(xiàn)圖像實時縮放處理的方法,選擇能夠滿足特種LCD要求的雙線性插值法作為研究對象,實時計算插值系數(shù)dx和dy,并采用流水線結(jié)構(gòu)進(jìn)行插值計算,僅使用FPGA中的3個雙端口RAM來緩沖圖像數(shù)據(jù),沒有外擴(kuò)大容量幀存儲器,降低了成本,提高特種LCD的系統(tǒng)兼容性。 (3)設(shè)計一種針對特種LCD更為簡捷、有效的隔行轉(zhuǎn)逐行掃描的實現(xiàn)方案,即利用圖像實時縮放的方法,把一場圖像縮放到LCD的分辨率,實現(xiàn)復(fù)合視頻圖像在LCD的“滿屏”顯示,改善現(xiàn)有特種LCD在顯示隔行掃描的復(fù)合視頻信號時,遇到圖像信息丟失或顯示效果不佳的問題。 (4)設(shè)計出一種基于字符和位圖的數(shù)字OSD控制核,合理使用分布式RAM和塊RAM兩種邏輯資源來存儲字符和位圖信息,OSD圖像由數(shù)字邏輯自動合成,編程簡單靈活,使特種LCD的參數(shù)調(diào)整更加方便。 (5)研制成功基于FPGA的特種LCD顯示控制板,能顯示三種分辨率640×480,800×600,1024×768的圖像信號;支持寬范圍的亮度、對比度、顯示位置等參數(shù)的實時調(diào)整,并提供全功能的透明OSD菜單進(jìn)行指示。 (6)研制成功基于FPGA的特種LCD圖像調(diào)節(jié)板,用于對某型號機(jī)載特種LCD進(jìn)行改造,增加寬范圍的亮度、對比度、圖像顯示位置的實時調(diào)整功能,提供無信號輸入檢測與OSD指示功能,提高圖像顯示的性能,通過了環(huán)境溫度試驗與性能測試,并已裝機(jī)?! ?7)研制成功基于DSP和FPGA的圖像采集顯示板,實現(xiàn)了對全分辨率復(fù)合視頻信號進(jìn)行25幀/秒的實時采集和顯示,在DSP內(nèi)使用“三幀”輪換的圖像數(shù)據(jù)緩沖方法提高了系統(tǒng)的實時處理能力,使之能夠完成一定復(fù)雜度的實時圖像處理。
上傳時間: 2013-06-12
上傳用戶:ivan-mtk
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1