亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁(yè)| 資源下載| 資源專輯| 精品軟件
登錄| 注冊(cè)

單片機(jī)(jī)串行

  • AT24C256是ATMEL公司256kbit串行電可擦的可編程只讀存儲(chǔ)器

    AT24C256是ATMEL公司256kbit串行電可擦的可編程只讀存儲(chǔ)器,8引腳雙排直插式封裝,具有結(jié)構(gòu)緊湊、存儲(chǔ)容量大等特點(diǎn),可以在2線總線上并接4片該IC,特別適用于具有高容量數(shù)據(jù)儲(chǔ)存要求的數(shù)據(jù)采集系統(tǒng)。本文將介紹該IC的工作原理和與單片機(jī)的軟硬件接口。

    標(biāo)簽: 256 ATMEL C256 kbit

    上傳時(shí)間: 2017-07-05

    上傳用戶:小眼睛LSL

  • SPI串行EEPROM系列中文數(shù)據(jù)手冊(cè)

    說(shuō)明:Microchip Technology Inc.采用存儲(chǔ)容量為1 Kb至1Mb的低電壓串行電可擦除PROM(Electrically Erasable PROM,EEPROM),支持兼容串行外設(shè)接口(Serial Peripheral Interface,SPI)的串行總線架構(gòu),該系列器件支持字節(jié)級(jí)和頁(yè)級(jí)功能,存儲(chǔ)容量為512 Kb和1Mb的器件還通常與基于閃存的產(chǎn)品結(jié)合使用,具有扇區(qū)和芯片擦除功能。所需的總線信號(hào)為時(shí)鐘輸入(SCK)線、獨(dú)立的數(shù)據(jù)輸入(S1)線和數(shù)據(jù)輸出(SO)線。通過(guò)片選(CS)輸入信號(hào)控制對(duì)器件的訪問(wèn)。可通過(guò)保持引腳(HOLD)暫停與器件的通信。器件被暫停后,除片選信號(hào)外的所有輸入信號(hào)的變化都將被忽略,允許主機(jī)響應(yīng)優(yōu)先級(jí)更高的中斷。整個(gè)SPI兼容系列器件都具有標(biāo)準(zhǔn)的8引腳PDIP和SOIC封裝,以及更高級(jí)的封裝,如8引腳TSSOP,MSOP.2x3DFN,5x6 DFN和6引腳SOT-23封裝形式。所有封裝均為符合RoHS標(biāo)準(zhǔn)的無(wú)鉛(霧錫)封裝。引腳圖(未按比例繪制)

    標(biāo)簽: spi eeprom

    上傳時(shí)間: 2022-06-20

    上傳用戶:fliang

  • VIP專區(qū)-嵌入式/單片機(jī)編程源碼精選合集系列(160)

    VIP專區(qū)-嵌入式/單片機(jī)編程源碼精選合集系列(160)資源包含以下內(nèi)容:1. i2c ipcore of altera fpga that uses ahdl lauguage..2. 嵌入式C編程與Atmel AVR 美 Richard Barnett等著 清華 周俊杰 等譯.3. 一個(gè)POWERPC的原理圖,包括ORCAD格式的原理圖等.4. 51s系列單片機(jī)入門的最佳編程器制作資料.5. 一個(gè)開源的嵌入式flash播放器的源代碼.6. 一個(gè)用LINUX GTK開發(fā)的嵌入式瀏覽器.7. 用C語(yǔ)言編的帶數(shù)碼管顯示的電子琴.8. 希望從事C/C++嵌入式開發(fā)的朋友.9. 步進(jìn)電機(jī)的單片機(jī)控制.10. 小波變換及濾波 小波變換及濾波.11. 基于單片機(jī)實(shí)現(xiàn)遙控編碼器PT2262的軟件解碼.12. c_c++嵌入式系統(tǒng)編程.13. spi driver code one marve.14. 正弦波表生成工具.15. 多級(jí)抽取程序,適用于軟件無(wú)線電系統(tǒng).16. keil和Proteus聯(lián)調(diào)所必須的一個(gè)文件.17. 用比較器實(shí)現(xiàn)AD轉(zhuǎn)換.18. FLASH讀寫操作.19. 51單片機(jī)的串行通信仿真例子.20. armok01100828.21. 主要介紹了使用MTV230芯片的開發(fā).22. MinGW5 在線安裝程序.23. 這是本人調(diào)用small rtos51的函數(shù)來(lái)仿真寫的基本代碼.24. s3c2440開發(fā)板原理圖 s3c2440開發(fā)板原理圖.25. AT89c51單片機(jī)下,液晶顯示LCD1602的c語(yǔ)言驅(qū)動(dòng)程序,原創(chuàng)代碼.26. 這是我的開發(fā)板的原理圖.27. 51單片機(jī)SPI讀取SCA100角度值,帶溫度補(bǔ)償,精度達(dá)到0.008度..28. motorala模式對(duì)CPLD的讀寫和譯碼.29. 關(guān)于nucleus系統(tǒng)的教程文檔.30. 單片機(jī) 嚴(yán)青新板調(diào)試程序 單片機(jī)最小系統(tǒng)及流水燈程序 更新時(shí)間:2006-12-29 執(zhí)行結(jié)果:在單片機(jī)的P1口上的8個(gè)發(fā)光二極管按流水燈順序而跑動(dòng).31. 實(shí)現(xiàn)利用8051單片機(jī)透過(guò)軟體I2C驅(qū)動(dòng)TSEM0108L感測(cè)器之程式庫(kù).32. 20060531am--Windows嵌入式開發(fā)系列課程(1):Windows CE系統(tǒng)定制開發(fā)入門.33. s3c2410 tesy program.34. s3c2440開發(fā)板元件庫(kù),希望對(duì)初學(xué)者有用.35. s3c2440開發(fā)板元件庫(kù),希望對(duì)初學(xué)者有用.36. 能夠較好地實(shí)現(xiàn)大多數(shù)車牌的識(shí)別.37. 計(jì)算機(jī)主板pcb文件,可以拿來(lái)學(xué)習(xí)一下..38. wince操作系統(tǒng)下USB設(shè)備的驅(qū)動(dòng)程序源碼.39. 一本介紹嵌入式OS原理及編程的英文書籍.40. 【cacti】Weathermap使用手冊(cè).

    標(biāo)簽: 強(qiáng)激光 傳輸 控制

    上傳時(shí)間: 2013-04-15

    上傳用戶:eeworm

  • 基于USB的串行通信軟硬件設(shè)計(jì)

    基于USB的串行通信軟硬件設(shè)計(jì)

    標(biāo)簽: USB 串行通信 軟硬件設(shè)計(jì)

    上傳時(shí)間: 2013-08-04

    上傳用戶:eeworm

  • 基于USB的串行通信軟硬件設(shè)計(jì)-41頁(yè)-0.8M.pdf

    專輯類-數(shù)字處理及顯示技術(shù)專輯-106冊(cè)-9138M 基于USB的串行通信軟硬件設(shè)計(jì)-41頁(yè)-0.8M.pdf

    標(biāo)簽: USB 0.8 41

    上傳時(shí)間: 2013-07-19

    上傳用戶:yatouzi118

  • 基于FPGA的高速串行接口模塊仿真設(shè)計(jì).rar

    現(xiàn)代社會(huì)信息量爆炸式增長(zhǎng),由于網(wǎng)絡(luò)、多媒體等新技術(shù)的發(fā)展,用戶對(duì)帶寬和速度的需求快速增加。并行傳輸技術(shù)由于時(shí)鐘抖動(dòng)和偏移,以及PCB布線的困難,使得傳輸速率的進(jìn)一步提升面臨設(shè)計(jì)的極限;而高速串行通信技術(shù)憑借其帶寬大、抗干擾性強(qiáng)和接口簡(jiǎn)單等優(yōu)勢(shì),正迅速取代傳統(tǒng)的并行技術(shù),成為業(yè)界的主流。 本論文針對(duì)目前比較流行并且有很大發(fā)展?jié)摿Φ膬煞N高速串行接口電路——高速鏈路口和Rocket I/O進(jìn)行研究,并以Xilinx公司最新款的Virtex-5 FPGA為研究平臺(tái)進(jìn)行仿真設(shè)計(jì)。本論文的主要工作是以某低成本相控陣?yán)走_(dá)信號(hào)處理機(jī)為設(shè)計(jì)平臺(tái),在其中的一塊信號(hào)處理板上,進(jìn)行了基于LVDS(Low VoltageDifferential Signal)技術(shù)的高速LinkPort(鏈路口)設(shè)計(jì)和基于CML(Current ModeLogic)技術(shù)的Rocket I/O高速串行接口設(shè)計(jì)。首先在FPGA的軟件中進(jìn)行程序設(shè)計(jì)和功能、時(shí)序的仿真,當(dāng)仿真驗(yàn)證通過(guò)之后,重點(diǎn)是在硬件平臺(tái)上進(jìn)行調(diào)試。硬件調(diào)試驗(yàn)證的方法是將DSP TS201的鏈路口功能與在FPGA中的模擬高速鏈路口相連接,進(jìn)行數(shù)據(jù)的互相傳送,接收和發(fā)送的數(shù)據(jù)相同,證明了高速鏈路口設(shè)計(jì)的正確性。并且在硬件調(diào)試時(shí)對(duì)Rocket IO GTP收發(fā)器進(jìn)行回環(huán)設(shè)計(jì),經(jīng)過(guò)回環(huán)之后接收到的數(shù)據(jù)與發(fā)送的數(shù)據(jù)相同,證明了Rocket I/O高速串行接口設(shè)計(jì)的正確性。

    標(biāo)簽: FPGA 高速串行 接口模塊

    上傳時(shí)間: 2013-04-24

    上傳用戶:戀天使569

  • 基于FPGA的SCI串行通信接口的研究與實(shí)現(xiàn).rar

    國(guó)家863項(xiàng)目“飛行控制計(jì)算機(jī)系統(tǒng)FC通信卡研制”的任務(wù)是研究設(shè)計(jì)符合CPCI總線標(biāo)準(zhǔn)的FC通信卡。本課題是這個(gè)項(xiàng)目的進(jìn)一步引伸,用于設(shè)計(jì)SCI串行通信接口,以實(shí)現(xiàn)環(huán)上多計(jì)算機(jī)系統(tǒng)間的高速串行通信。 本文以此項(xiàng)目為背景,對(duì)基于FPGA的SCI串行通信接口進(jìn)行研究與實(shí)現(xiàn)。論文先概述SCI協(xié)議,接著對(duì)SCI串行通信接口的兩個(gè)模塊:SCI節(jié)點(diǎn)模型模塊和CPCI總線接口模塊的功能和實(shí)現(xiàn)進(jìn)行了詳細(xì)的論述。 SCI節(jié)模型包含Aurora收發(fā)模塊、中斷進(jìn)程、旁路FIFO、接受和發(fā)送存儲(chǔ)器、地址解碼、MUX。在SCI節(jié)點(diǎn)模型的實(shí)現(xiàn)上,利用FPGA內(nèi)嵌的RocketIO高速串行收發(fā)器實(shí)現(xiàn)主機(jī)之間的高速串行通信,并利用Aurora IP核實(shí)現(xiàn)了Aurora鏈路層協(xié)議;設(shè)計(jì)一個(gè)同步FIFO實(shí)現(xiàn)旁路FIFO;利用FPGA上的塊RAM實(shí)現(xiàn)發(fā)送和接收存儲(chǔ)器;中斷進(jìn)程、地址解碼和多路復(fù)合分別在控制邏輯中實(shí)現(xiàn)。 CPCI總線接口包括PCI核、PCI核的配置模塊以及用戶邏輯三個(gè)部分。本課題中,采用FPGA+PCI軟核的方法來(lái)實(shí)現(xiàn)CPCI總線接口。PCI核作為PCI總線與用戶邏輯之間的橋梁:PCI核的配置模塊負(fù)責(zé)對(duì)PCI核進(jìn)行配置,得到用戶需要的PCI核;用戶邏輯模塊負(fù)責(zé)實(shí)現(xiàn)整個(gè)通信接口具體的內(nèi)部邏輯功能;并引入中斷機(jī)制來(lái)提高SCI通信接口與主機(jī)之間數(shù)據(jù)交換的速率。 設(shè)計(jì)選用硬件描述語(yǔ)言VerilogHDL和VHDL,在開發(fā)工具Xilinx ISE7.1中完成整個(gè)系統(tǒng)的設(shè)計(jì)、綜合、布局布線,利用Modelsim進(jìn)行功能及時(shí)序仿真,使用DriverWorks為SCI串行通信接口編寫WinXP下的驅(qū)動(dòng)程序,用VC++6.0編寫相應(yīng)的測(cè)試應(yīng)用程序。最后,將FPGA設(shè)計(jì)下載到FC通信卡中運(yùn)行,并利用ISE內(nèi)嵌的ChipScope Pro虛擬邏輯分析儀對(duì)設(shè)計(jì)進(jìn)行驗(yàn)證,運(yùn)行結(jié)果正常。 文章最后分析傳輸性能上的原因,指出工作中的不足之處和需要進(jìn)一步完善的地方。

    標(biāo)簽: FPGA SCI 串行通信接口

    上傳時(shí)間: 2013-04-24

    上傳用戶:竺羽翎2222

  • 基于FPGAHDL的隨機(jī)讀寫I2C串行總線接口電路設(shè)計(jì).rar

    I2C(Inter Integrated Circuits)是Philips公司開發(fā)的用于芯片之間連接的串行總線,以其嚴(yán)格的規(guī)范、卓越的性能、簡(jiǎn)便的操作和眾多帶I2C接口的外圍器件而得到廣泛的應(yīng)用并受到普遍的歡迎。 現(xiàn)場(chǎng)可編程門陣列(FPGA)設(shè)計(jì)靈活、速度快,在數(shù)字專用集成電路的設(shè)計(jì)中得到了廣泛的應(yīng)用。本論文主要討論了如何利用Verilog/FPGA來(lái)實(shí)現(xiàn)一個(gè)隨機(jī)讀/寫的I2C接口電路,實(shí)現(xiàn)與外圍I2C接口器件E2PROM進(jìn)行數(shù)據(jù)通信,實(shí)現(xiàn)讀、寫等功能,傳輸速率實(shí)現(xiàn)為100KBps。在Modelsim6.0仿真軟件環(huán)境中進(jìn)行仿真,在Xilinx公司的ISE9.li開發(fā)平臺(tái)上進(jìn)行了下載,搭建外圍電路,用Agilem邏輯分析儀進(jìn)行數(shù)據(jù)采集,分析測(cè)試結(jié)果。 首先,介紹了微電子設(shè)計(jì)的發(fā)展概況以及設(shè)計(jì)流程,重點(diǎn)介紹了HDL/FPGA的設(shè)計(jì)流程。其次,對(duì)I2C串行總線進(jìn)行了介紹,重點(diǎn)說(shuō)明了總線上的數(shù)據(jù)傳輸格式并對(duì)所使用的AT24C02 E2PROM存儲(chǔ)器的讀/寫時(shí)序作了介紹。第三,基于Verilog _HDL設(shè)計(jì)了隨機(jī)讀/寫的I2C接口電路、測(cè)試模塊和顯示電路;接口電路由同步有限狀態(tài)機(jī)(FSM)來(lái)實(shí)現(xiàn);測(cè)試模塊首先將數(shù)據(jù)寫入到AT24C02的指定地址,接著將寫入的數(shù)據(jù)讀出,并將兩個(gè)數(shù)據(jù)顯示在外圍LED數(shù)碼管和發(fā)光二極管上,從而直觀地比較寫入和輸出的數(shù)據(jù)的正確性。FPGA下載芯片為Xilinx SPARTAN Ⅲ XC3S200。第四,用Agilent邏輯分析儀進(jìn)行傳輸數(shù)據(jù)的采集,分析數(shù)據(jù)傳輸?shù)臅r(shí)序,從而驗(yàn)證電路設(shè)計(jì)的正確性。最后,論文對(duì)所取得的研究成果進(jìn)行了總結(jié),并展望了下一步的工作。

    標(biāo)簽: FPGAHDL I2C 隨機(jī)

    上傳時(shí)間: 2013-06-27

    上傳用戶:liuchee

  • TMS320系列DSP與C51單片機(jī)之間一種全新串行通信模式.rar

    單片機(jī)與DSP之間通信問(wèn)題一直是大家關(guān)注得焦點(diǎn),目前已出現(xiàn)的不少解決方案但大多針對(duì)于5V工作電壓的DSP系 統(tǒng),筆者對(duì)諸方案進(jìn)行詳細(xì)比較分析,發(fā)現(xiàn)多數(shù)并未從根本上解決不同系統(tǒng)之間通信的電平轉(zhuǎn)換問(wèn)題,面對(duì)工作電壓并不唯一的 DSP芯片系列,在此提出一種全新的串行通信模式,經(jīng)濟(jì)有效地解決了通信中電平轉(zhuǎn)換問(wèn)題可靠地實(shí)現(xiàn)數(shù)據(jù)交換,并且在實(shí)際開發(fā) 的直流無(wú)刷電機(jī)變頻器人機(jī)界面與控制核心TMS320LF2407 DSP之間串行通信中驗(yàn)證了其可行性。

    標(biāo)簽: TMS 320 DSP C51

    上傳時(shí)間: 2013-07-18

    上傳用戶:abc123456.

  • VC++中實(shí)現(xiàn)PC機(jī)與單片機(jī)的串行通訊

    要:應(yīng)用VC++中的MSComm控件實(shí)現(xiàn)了在工業(yè)控制領(lǐng)域中常用的PC機(jī)與單片機(jī)的異步串行通訊。使用M~omm控件編程簡(jiǎn)單,能夠滿足串行通訊的要求,對(duì)于工業(yè)監(jiān)控系統(tǒng)和數(shù)據(jù)采集系統(tǒng)都是非常有用的參考。

    標(biāo)簽: VC PC機(jī)與單片機(jī) 串行通訊

    上傳時(shí)間: 2013-08-05

    上傳用戶:chuckbassboy

主站蜘蛛池模板: 田阳县| 田东县| 大宁县| 尉氏县| 永年县| 内黄县| 固阳县| 玉林市| 揭西县| 青岛市| 大冶市| 寻乌县| 南召县| 丹东市| 孙吴县| 噶尔县| 广河县| 宜兰县| 兴化市| 郑州市| 墨竹工卡县| 上林县| 宣城市| 中西区| 维西| 章丘市| 长汀县| 略阳县| 沾益县| 土默特右旗| 房山区| 黔东| 五峰| 信阳市| 翁牛特旗| 朝阳区| 吴忠市| 教育| 新绛县| 嘉峪关市| 固原市|