51單片機(jī)端 MODBUS RTU 協(xié)議 51單片機(jī)端 MODBUS RTU 協(xié)議
標(biāo)簽: MODBUSRTU 51單片機(jī) 協(xié)議
上傳時(shí)間: 2013-04-24
上傳用戶:WS Rye
異步FIFO是用來適配不同時(shí)鐘域之間的相位差和頻率飄移的重要模塊。本文設(shè)計(jì)的異步FIFO采用了格雷(GRAY)變換技術(shù)和雙端口RAM實(shí)現(xiàn)了不同時(shí)鐘域之間的數(shù)據(jù)無損傳輸。該結(jié)構(gòu)利用了GRAY變換的特點(diǎn),使得整個(gè)系統(tǒng)可靠性高和抗干擾能力強(qiáng),系統(tǒng)可以工作在讀寫時(shí)鐘頻率漂移達(dá)到正負(fù)300PPM的惡劣環(huán)境。并且由于采用了模塊化結(jié)構(gòu),使得系統(tǒng)具有良好的可擴(kuò)充性。
標(biāo)簽: FIFO GRAY RAM 適配
上傳時(shí)間: 2013-08-08
上傳用戶:13817753084
FPGA中雙向端口IO的研究FPGA中雙向端口IO的研究.
標(biāo)簽: FPGA 雙向端口
上傳時(shí)間: 2013-08-09
上傳用戶:fdfadfs
FPGA開發(fā)板上寫的Verilog代碼:\r\n功能是從電腦端發(fā)送一個(gè)字節(jié),然后把它接收回來。\r\n
標(biāo)簽: Verilog FPGA 開發(fā)板 代碼
上傳時(shí)間: 2013-08-15
上傳用戶:copu
:針對(duì)現(xiàn)場(chǎng)可編程門陣列(FPGA)芯片的特點(diǎn),研究FPGA中雙向端口I/O的設(shè)計(jì),同時(shí)給出仿真初始化雙向端口I/O的方法。采用這種雙向端口的設(shè)計(jì)方法,選用Xilinx的Spartan2E芯片設(shè)計(jì)一個(gè)多通道圖像信號(hào)處理系統(tǒng)。
上傳時(shí)間: 2013-08-17
上傳用戶:xiaoyunyun
真序擴(kuò)頻通信系統(tǒng)的SYSTEMVIEW信真及其FPGA實(shí)現(xiàn)發(fā)送端設(shè)計(jì)
標(biāo)簽: SYSTEMVIEW FPGA 發(fā)送
上傳時(shí)間: 2013-08-28
上傳用戶:debuchangshi
cpld與單片機(jī)8051的通信的設(shè)計(jì)方法 以及cpld和單片機(jī)的端口對(duì)應(yīng)
標(biāo)簽: cpld 8051 單片機(jī) 通信
上傳時(shí)間: 2013-09-01
上傳用戶:wettetw
FPGAadvantage61Crack.rar is for MentorGraphics高端設(shè)計(jì)工具FPGAAdvantage
標(biāo)簽: FPGAAdvantage 高端 設(shè)計(jì)工具
上傳時(shí)間: 2013-09-03
上傳用戶:黃蛋的蛋黃
Allegro 里面如何在端接匹配的情況下調(diào)等長(zhǎng)線
標(biāo)簽: Allegro 端接 等長(zhǎng)線
上傳時(shí)間: 2013-09-06
上傳用戶:gdgzhym
圖1所示電路可將高頻單端輸入信號(hào)轉(zhuǎn)換為平衡差分信號(hào),用于驅(qū)動(dòng)16位10 MSPS PulSAR® ADC AD7626。該電路采用低功耗差分放大器ADA4932-1來驅(qū)動(dòng)ADC,最大限度提升AD7626的高頻輸入信號(hào)音性能。此器件組合的真正優(yōu)勢(shì)在于低功耗、高性能
標(biāo)簽: MSPS 7626 ADC AD
上傳時(shí)間: 2013-10-21
上傳用戶:佳期如夢(mèng)
蟲蟲下載站版權(quán)所有 京ICP備2021023401號(hào)-1