亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁(yè)| 資源下載| 資源專輯| 精品軟件
登錄| 注冊(cè)

單通道觸控感應(yīng)芯片

  • 基于ARM的嵌入式測(cè)控硬件平臺(tái)設(shè)計(jì)

    隨著計(jì)算機(jī)技術(shù)的飛速發(fā)展,嵌入式系統(tǒng)在人們的生產(chǎn)生活中發(fā)揮著越來(lái)越重要的作用。近年來(lái),基于ARM處理器和μC/OS-II操作系統(tǒng)的嵌入式技術(shù)已經(jīng)成為當(dāng)前嵌入式領(lǐng)域的研究熱點(diǎn)之一。 論文主要研究基于ARM7處理器和μC/OS-II操作系統(tǒng)的嵌入式測(cè)控平臺(tái)架構(gòu),為測(cè)控系統(tǒng)開發(fā)提供一個(gè)方便功能擴(kuò)展的軟硬件環(huán)境。在此基礎(chǔ)上,以加速度計(jì)為對(duì)象,利用嵌入式系統(tǒng)的豐富資源,完成對(duì)其內(nèi)部溫度及加速度信號(hào)的采集實(shí)例。硬件設(shè)計(jì)分為核心系統(tǒng)設(shè)計(jì)和數(shù)據(jù)采集控制子系統(tǒng)設(shè)計(jì)兩部分。核心系統(tǒng)主要包括控制核心S3C44BOX模塊、存儲(chǔ)器模塊、調(diào)試接口模塊、液晶顯示模塊以及數(shù)控鍵盤模塊等。完成了母板的設(shè)計(jì)與驗(yàn)證,并預(yù)留多種接口,增強(qiáng)了可擴(kuò)展性。采集控制子系統(tǒng)作為數(shù)據(jù)采集及控制機(jī)構(gòu),主要由A/D轉(zhuǎn)換芯片完成和串行通信模塊,用來(lái)接收傳感器傳輸?shù)臄?shù)據(jù),經(jīng)ARM處理器分析處理后,通過(guò)串行通訊方式與下位機(jī)通信。由于有多個(gè)下位系統(tǒng),平臺(tái)設(shè)計(jì)擴(kuò)展了8路帶高速緩沖的異步串行通信模塊。最后,對(duì)各硬件模塊進(jìn)行總體調(diào)試,并對(duì)調(diào)試結(jié)果進(jìn)行了分析。 調(diào)試結(jié)果表明,該硬件平臺(tái)不僅響應(yīng)速度快、成本低、可靠性好,而且具有良好的可移植性和可裁剪性,便于根據(jù)實(shí)際需求進(jìn)行功能擴(kuò)展和裁剪,達(dá)到了預(yù)期的設(shè)計(jì)目標(biāo)。

    標(biāo)簽: ARM 嵌入式 測(cè)控 平臺(tái)設(shè)計(jì)

    上傳時(shí)間: 2013-07-26

    上傳用戶:zhqzal1014

  • 基于ARM的嵌入式測(cè)控平臺(tái)的設(shè)計(jì)及實(shí)現(xiàn)

    嵌入式測(cè)控系統(tǒng)和測(cè)控裝置在工業(yè)生產(chǎn)過(guò)程控制、儀器儀表及自動(dòng)化系統(tǒng)、智能樓宇監(jiān)控等方面得到廣泛的應(yīng)用。由于嵌入式測(cè)控系統(tǒng)監(jiān)控對(duì)象的多樣性,因此通用性不是很強(qiáng),傳統(tǒng)的設(shè)計(jì)方法都是從底層的硬件設(shè)計(jì)開始,再設(shè)計(jì)專用的軟件,導(dǎo)致設(shè)計(jì)周期長(zhǎng),重復(fù)工作多,成本增加。微電子技術(shù)和計(jì)算機(jī)技術(shù)的飛速發(fā)展,使得微處理器的性能和功能得到極大的提高,為通用型測(cè)控平臺(tái)的構(gòu)建奠定了基礎(chǔ)。 本文提出了一種嵌入式測(cè)控平臺(tái)的設(shè)計(jì)思路。采用主板和擴(kuò)展板相結(jié)合的模塊化設(shè)計(jì),使嵌入式測(cè)控系統(tǒng)可以在一個(gè)標(biāo)準(zhǔn)化平臺(tái)上進(jìn)行構(gòu)建。平臺(tái)主板選用基于32位ARM7TDMI-S內(nèi)核的微控制器LPC2292作為核心,加上以太網(wǎng)芯片、CPLD以及其它外圍電路,構(gòu)成了一個(gè)維持系統(tǒng)正常運(yùn)行的最小系統(tǒng)。擴(kuò)展功能模塊包括ZigBee無(wú)線通信、USB、A/D、D/A、液晶觸摸屏等模塊,通過(guò)層疊式結(jié)構(gòu)與主板連接。測(cè)控開發(fā)平臺(tái)在功能、電路、結(jié)構(gòu)上實(shí)現(xiàn)了可裁剪、可擴(kuò)展,能滿足大多數(shù)嵌入式測(cè)控系統(tǒng)的需求。 在實(shí)現(xiàn)嵌入式測(cè)控開發(fā)平臺(tái)硬件設(shè)計(jì)的基礎(chǔ)上,嵌入式測(cè)控平臺(tái)引入了Nucleus Plus實(shí)時(shí)操作系統(tǒng)來(lái)完成系統(tǒng)資源的管理和任務(wù)的調(diào)度。文中提出了啟動(dòng)代碼模版的概念,簡(jiǎn)化了移植操作系統(tǒng)的工作,提高了效率。 基于ARM的嵌入式測(cè)控開發(fā)平臺(tái)為開發(fā)各種智能化、小型化現(xiàn)代測(cè)控系統(tǒng)提供了可重用、高性能、圖形化、網(wǎng)絡(luò)化軟硬件基礎(chǔ)平臺(tái)和高效的開發(fā)模式。從而,大大縮短了軟、硬件開發(fā)的周期,具有十分重要的意義。 作為在測(cè)控開發(fā)平臺(tái)的基礎(chǔ)上構(gòu)建測(cè)控系統(tǒng)的實(shí)例,研制了氣門彈簧負(fù)荷計(jì)算機(jī)自動(dòng)分選系統(tǒng)的現(xiàn)場(chǎng)級(jí)控制器。

    標(biāo)簽: ARM 嵌入式 測(cè)控平臺(tái)

    上傳時(shí)間: 2013-06-16

    上傳用戶:kkchan200

  • 基于ARM的數(shù)據(jù)采集卡研制

    根據(jù)機(jī)械電子工程類專業(yè)測(cè)控實(shí)驗(yàn)教學(xué)平臺(tái)數(shù)據(jù)采集的需要,在綜合考慮成本和性能基礎(chǔ)上,提出以為主處理芯片的數(shù)據(jù)采集卡設(shè)計(jì)方案。 該方案的主要特點(diǎn)是,使用基于ARM7TDMI內(nèi)核的,工作主頻最高可達(dá)44MHz;內(nèi)置高性能的ADC和DAC模塊,采樣速度最高可達(dá)1MSPS,采樣精度為12位;模擬信號(hào)輸入通道最多可達(dá)16路,模擬信號(hào)輸出通道最高可達(dá)4路;具有豐富的外設(shè)資源可以使用,GPIO口數(shù)目最高可達(dá)40個(gè)。 在設(shè)計(jì)中采用了模塊化思想,將系統(tǒng)分為四個(gè)功能模塊:主模塊的功能是控制ADC進(jìn)行信號(hào)采集和DAC進(jìn)行模擬信號(hào)輸出;模擬信號(hào)模塊的作用是對(duì)傳感器輸入信號(hào)和DAC輸出波形進(jìn)行簡(jiǎn)單的調(diào)理;數(shù)字信號(hào)模塊引出32路數(shù)字I/O口,可用于需要采集數(shù)字量的場(chǎng)合;JTAG模塊可進(jìn)行程序的調(diào)試和下載,對(duì)于數(shù)據(jù)采集卡的二次開發(fā)有很大的作用。 在本數(shù)據(jù)采集卡上,嘗試進(jìn)行了μC/OSⅡ操作系統(tǒng)的移植,成功實(shí)現(xiàn)了四個(gè)任務(wù)的管理。在實(shí)際應(yīng)用中,工作數(shù)小時(shí)仍可保持正常的運(yùn)行。 為檢驗(yàn)數(shù)據(jù)采集卡的串口通訊能力,利用LabVIEW程序讀取下位機(jī)串口發(fā)送的已采集到的數(shù)據(jù),進(jìn)行波形圖繪制。 為檢驗(yàn)本數(shù)據(jù)采集卡的ADC和DAC精度,設(shè)計(jì)實(shí)驗(yàn)利用DAC輸出波形,并利用ADC將采集到的波形通過(guò)LabVIEW顯示,測(cè)量結(jié)果顯示兩者電壓值誤差均在可允許的3LSB(Least Significant Bit)范圍內(nèi),表明本數(shù)據(jù)采集卡已基本實(shí)現(xiàn)預(yù)期設(shè)計(jì)指標(biāo)。

    標(biāo)簽: ARM 數(shù)據(jù)采集卡

    上傳時(shí)間: 2013-04-24

    上傳用戶:bruce

  • 基于ARM和Linux的車載信息顯控終端的研究

    汽車儀表總成是汽車和駕駛員進(jìn)行信息交互的窗口。傳統(tǒng)的汽車儀表總成采用了大量機(jī)械器件、模擬電路和少量簡(jiǎn)單數(shù)字電路的方式設(shè)計(jì)。它體積大,精確和穩(wěn)定性低,顯示信息少,控制按鈕繁復(fù)。本項(xiàng)目以當(dāng)前主流的嵌入式技術(shù)為基礎(chǔ),設(shè)計(jì)了一種以大尺寸LCD觸摸屏為主要顯示控制界面,以CAN總線和其他接口為信息采集渠道,以高速嵌入式ARM9微控制器為處理單元的車載信息顯控終端。 作者在該項(xiàng)目中負(fù)責(zé)車載信息顯控終端的樣機(jī)設(shè)計(jì),用Prote199完成原理圖和PCB圖的設(shè)計(jì),編寫測(cè)試程序?qū)χ饕布M(jìn)行測(cè)試。軟件上移植Linux操作系統(tǒng)并編寫LCD驅(qū)動(dòng)程序。 論文設(shè)計(jì)的車載信息顯控終端以SAMSUNG公司S3C2410ARM9微控制器為核心,以Microchip公司的MCP2515芯片為CAN總線控制器,以Sharp公司LQ080V3DG01型號(hào)的8英寸LCD屏為顯控接口。存儲(chǔ)器方面外擴(kuò)了NOR FLASH、NAND FLASH、SDRAM。接口方面設(shè)計(jì)了CAN、USB、RS232、以太網(wǎng)等標(biāo)準(zhǔn)接口,和GPIO、AD等接口。軟件上本車載信息顯控終端采用自行剪裁移植的Linux操作系統(tǒng),并移植了相應(yīng)的LCD驅(qū)動(dòng)程序。 論文主要闡述了車載信息顯控終端的硬件設(shè)計(jì),詳細(xì)分析了Linux在S3C2410微控制器系統(tǒng)上的移植,并將在軟硬件調(diào)試過(guò)程中總結(jié)的經(jīng)驗(yàn)與大家分享。 本車載信息顯控終端是對(duì)汽車儀表總成數(shù)字化和虛擬化顯示控制的一個(gè)有益嘗試,離最后的實(shí)用化和產(chǎn)品化還待進(jìn)一步研究。

    標(biāo)簽: Linux ARM 車載信息

    上傳時(shí)間: 2013-05-30

    上傳用戶:hechao3225

  • 12位4通道并行串行模數(shù)轉(zhuǎn)換芯片ADS7824的原理及應(yīng)用

    ADS7824是美國(guó)BB公司生產(chǎn)的12位開關(guān)電容式逐次逼近型模/數(shù)轉(zhuǎn)換芯片.它具有與CPU的并行/串行接口,功耗低,片上資源豐富,接口靈活等特點(diǎn).文中詳細(xì)介紹了ADS7824的工作原理、引腳定義、工作

    標(biāo)簽: 7824 ADS 4通道 并行

    上傳時(shí)間: 2013-07-08

    上傳用戶:yy307115118

  • 基于FPGA的多路E1反向復(fù)用傳輸芯片的設(shè)計(jì)與實(shí)現(xiàn)

    隨著電信數(shù)據(jù)傳輸對(duì)速率和帶寬的要求變得越來(lái)越迫切,原有建成的網(wǎng)絡(luò)是基于話音傳輸業(yè)務(wù)的網(wǎng)絡(luò),已不能適應(yīng)當(dāng)前的需求.而建設(shè)新的寬帶網(wǎng)絡(luò)需要相當(dāng)大的投資且建設(shè)工期長(zhǎng),無(wú)法滿足特定客戶對(duì)高速數(shù)據(jù)傳輸?shù)慕谛枨?反向復(fù)用技術(shù)是把一個(gè)單一的高速數(shù)據(jù)流在發(fā)送端拆散并放在兩個(gè)或者多個(gè)低速數(shù)據(jù)鏈路上進(jìn)行傳輸,在接收端再還原為高速數(shù)據(jù)流.該文提出一種基于FPGA的多路E1反向復(fù)用傳輸芯片的設(shè)計(jì)方案,使用四個(gè)E1構(gòu)成高速數(shù)據(jù)的透明傳輸通道,支持E1線路間最大相對(duì)延遲64ms,通過(guò)鏈路容量調(diào)整機(jī)制,可以動(dòng)態(tài)添加或刪除某條E1鏈路,實(shí)現(xiàn)靈活、高效的利用現(xiàn)有網(wǎng)絡(luò)實(shí)現(xiàn)視頻、數(shù)據(jù)等高速數(shù)據(jù)的傳輸,能夠節(jié)省帶寬資源,降低成本,滿足客戶的需求.系統(tǒng)分為發(fā)送和接收兩部分.發(fā)送電路實(shí)現(xiàn)四路E1的成幀操作,數(shù)據(jù)拆分采用線路循環(huán)與幀間插相結(jié)合的方法,A路插滿一幀(30時(shí)隙)后,轉(zhuǎn)入B路E1間插數(shù)據(jù),依此類推,循環(huán)間插所有的數(shù)據(jù).接收電路進(jìn)行HDB3解碼,幀同步定位(子幀同步和復(fù)幀同步),線路延遲判斷,FIFO和SDRAM實(shí)現(xiàn)多路數(shù)據(jù)的對(duì)齊,最后按照約定的高速數(shù)據(jù)流的幀格式輸出數(shù)據(jù).整個(gè)數(shù)字電路采用Verilog硬件描述語(yǔ)言設(shè)計(jì),通過(guò)前仿真和后仿真的驗(yàn)證.以30萬(wàn)門的FPGA器件作為硬件實(shí)現(xiàn),經(jīng)過(guò)綜合和布線,特別是寫約束和增量布線手動(dòng)調(diào)整電路的布局,降低關(guān)鍵路徑延時(shí),最終滿足設(shè)計(jì)要求.

    標(biāo)簽: FPGA 多路 傳輸 片的設(shè)計(jì)

    上傳時(shí)間: 2013-07-16

    上傳用戶:asdkin

  • 基于ARM的網(wǎng)絡(luò)型多環(huán)境參數(shù)測(cè)控系統(tǒng)的研究

    本課題是江蘇省“十一五”工業(yè)攻關(guān)項(xiàng)目“總線化智能多參數(shù)高精度檢測(cè)及控制儀表開發(fā)與產(chǎn)業(yè)化(BE2006090)”。本項(xiàng)目要求多環(huán)境參數(shù)測(cè)控、多總線接口,選擇具有豐富接口的高速處理器作為本項(xiàng)目的核心。為滿足多參數(shù)測(cè)控精度和多網(wǎng)絡(luò)接口通訊可靠性,嵌入式設(shè)計(jì)是應(yīng)用系統(tǒng)的理想選擇。本文所研究的多參數(shù)測(cè)控裝置是以三星公司生產(chǎn)的32位ARM微處理器S3C2410為核心的嵌入式系統(tǒng),該系統(tǒng)能實(shí)時(shí)地獲取水環(huán)境參數(shù),為水環(huán)境和多總線接口提供基本的數(shù)據(jù)和控制信息。 本文詳細(xì)地介紹了MODBUS和CAN-BUS總線協(xié)議和通訊原理,闡述了水產(chǎn)養(yǎng)殖幾個(gè)重要環(huán)境參數(shù)一溶解氧、溫度、PH值的檢測(cè)算法原理、以及傳感器調(diào)理電路和溫度、溶解氧的控制策略,進(jìn)行了測(cè)控系統(tǒng)的硬件架構(gòu)和各個(gè)模塊的原理設(shè)計(jì),實(shí)現(xiàn)了操作系統(tǒng)的移植,編寫了驅(qū)動(dòng)程序。在基于QT/E環(huán)境下實(shí)現(xiàn)了系統(tǒng)的測(cè)控和總線通訊部分上層軟件設(shè)計(jì)。提出并實(shí)施了系統(tǒng)測(cè)試方案,成功地完成了測(cè)控系統(tǒng)的硬件、軟件測(cè)試、以及通信功能測(cè)試和現(xiàn)場(chǎng)在線測(cè)試。 本論文的研究開發(fā)工作是在實(shí)踐的基礎(chǔ)上完成的,實(shí)驗(yàn)結(jié)果證明該系統(tǒng)充分利用了S3C2410芯片提供的資源,具有高性能、低功耗、低成本的優(yōu)點(diǎn),在各個(gè)方面的性能比傳統(tǒng)的水環(huán)境參數(shù)測(cè)控系統(tǒng)有很大提高,通過(guò)測(cè)試實(shí)現(xiàn)了預(yù)期的各種功能,完全達(dá)到預(yù)期要求。

    標(biāo)簽: ARM 網(wǎng)絡(luò) 環(huán)境 參數(shù)

    上傳時(shí)間: 2013-06-28

    上傳用戶:zuozuo1215

  • ARM體系的嵌入式工控一體機(jī)

    隨著嵌入式控制在工業(yè)領(lǐng)域的不斷滲入,進(jìn)入21世紀(jì)之后,基于ARM體系Linux操作系統(tǒng)的嵌入式一體化工業(yè)控制系統(tǒng)成為了工業(yè)控制的主要發(fā)展方向,ARM芯片不僅體積小,功耗低,而且功能強(qiáng);Linux由于其開源,穩(wěn)定以及成本低的優(yōu)點(diǎn),在嵌入式系統(tǒng)中得到了廣泛的應(yīng)用。 本文研究的主要內(nèi)容是基于Linux操作系統(tǒng)ARM體系的嵌入式工控一體機(jī)設(shè)計(jì)與實(shí)現(xiàn)。該嵌入式工控一體機(jī)是基于Motorola公司研發(fā)的ARM9嵌入式系統(tǒng)和Linux操作系統(tǒng)的設(shè)備,整個(gè)系統(tǒng)體積小,結(jié)構(gòu)精簡(jiǎn),并有很高的執(zhí)行效率。它根據(jù)特定的工業(yè)控制對(duì)象定制特定的模型與控制算法。另外,該設(shè)備自身還具備各種數(shù)字PID控制算法,實(shí)現(xiàn)PID閉環(huán)控制。可以應(yīng)用于工業(yè)控制領(lǐng)域中的各類被控設(shè)備,以及為高校自動(dòng)化控制實(shí)驗(yàn)和工業(yè)應(yīng)用研究提供解決方案。它的軟件編程由Qt集成開發(fā)環(huán)境實(shí)現(xiàn),Qt是基于C++的針對(duì)構(gòu)造圖形用戶界面(程序)所使用的GUI工具包,它速度塊,易于使用,并具有很好的可移植性。 本文首先對(duì)嵌入式系統(tǒng)進(jìn)行選型,然后提出了系統(tǒng)的軟硬件整體架構(gòu)和系統(tǒng)的啟動(dòng)流程。接著介紹了系統(tǒng)開發(fā)環(huán)境的搭建,包括啟動(dòng)加載器的設(shè)計(jì)和實(shí)現(xiàn),Linux內(nèi)核的移植,設(shè)備驅(qū)動(dòng)程序的編寫以及圖形用戶界面的實(shí)現(xiàn)。最后,詳細(xì)介紹了一個(gè)具有創(chuàng)新性的案例作為該嵌入式Linux工控一體機(jī)作為通訊和控制終端的典型應(yīng)用。 該嵌入式Linux工控一體機(jī)具有極好的實(shí)用性和應(yīng)用前景,并且其設(shè)計(jì)和實(shí)現(xiàn)過(guò)程對(duì)于其它嵌入式平臺(tái)也具有很好的參考價(jià)值。

    標(biāo)簽: ARM 嵌入式 工控

    上傳時(shí)間: 2013-07-27

    上傳用戶:zhaiyanzhong

  • 基于FPGA的DDS雙通道波形發(fā)生器

    直接數(shù)字頻率合成(DDS)是七十年代初提出的一種新的頻率合成技術(shù),其數(shù)字結(jié)構(gòu)滿足了現(xiàn)代電子系統(tǒng)的許多要求,因而得到了迅速的發(fā)展。現(xiàn)場(chǎng)可編程門陣列器件(FPGA)的出現(xiàn),改變了現(xiàn)代電子數(shù)字系統(tǒng)的設(shè)計(jì)方法,提供了一種全新的設(shè)計(jì)模式。本論文結(jié)合這兩項(xiàng)技術(shù),并利用單片機(jī)控制靈活的特點(diǎn),開發(fā)了一種雙通道波形發(fā)生器。在實(shí)現(xiàn)過(guò)程中,選用了Altera公司的EP1C6Q240C8芯片作為產(chǎn)生波形數(shù)據(jù)的主芯片,充分利用了該芯片的超大集成性和快速性。在控制芯片上選用ATMAL的AT89C51單片機(jī)作為控制芯片。本設(shè)計(jì)中,F(xiàn)PGA芯片的設(shè)計(jì)和與控制芯片的接口設(shè)計(jì)是一個(gè)難點(diǎn),本文利用Altera的設(shè)計(jì)工具Quartus Ⅱ并結(jié)合Verilog-HDL語(yǔ)言,采用硬件編程的方法很好地解決了這一問(wèn)題。 本文首先介紹了波形發(fā)生器的研究背景和DDS的理論。然后詳盡地?cái)⑹隽擞肊P1C6Q240C8完成DDS模塊的設(shè)計(jì)過(guò)程,這是設(shè)計(jì)的基礎(chǔ)。接著分析了整個(gè)設(shè)計(jì)中應(yīng)處理的問(wèn)題,根據(jù)設(shè)計(jì)原理就功能上進(jìn)行了劃分,將整個(gè)儀器功能劃分為控制模塊、外圍硬件、FPGA器件三個(gè)部分來(lái)實(shí)現(xiàn)。然后就這三個(gè)部分分別詳細(xì)地進(jìn)行了闡述。并且通過(guò)系列實(shí)驗(yàn),詳細(xì)地分析了該波形發(fā)生器的功能、性能、實(shí)現(xiàn)和實(shí)驗(yàn)結(jié)果。最后,結(jié)合在設(shè)計(jì)中的一些心得體會(huì),提出了本設(shè)計(jì)中的一些不足和改進(jìn)意見(jiàn)。通過(guò)實(shí)驗(yàn)說(shuō)明,本設(shè)計(jì)達(dá)到了預(yù)定的要求,并證明了采用軟硬件結(jié)合,利用FPGA實(shí)現(xiàn)基于DDS架構(gòu)的雙路波形發(fā)生器是可行的。

    標(biāo)簽: FPGA DDS 雙通道 波形發(fā)生器

    上傳時(shí)間: 2013-04-24

    上傳用戶:gxf2016

  • 大場(chǎng)景圖像融合可視化系統(tǒng)

    隨著圖像處理技術(shù)和投影技術(shù)的不斷發(fā)展,人們對(duì)高沉浸感的虛擬現(xiàn)實(shí)場(chǎng)景提出了更高的要求,這種虛擬顯示的場(chǎng)景往往由多通道的投影儀器同時(shí)在屏幕上投影出多幅高清晰的圖像,再把這些單獨(dú)的圖像拼接在一起組成一幅大場(chǎng)景的圖像。而為了給人以逼真的效果,投影的屏幕往往被設(shè)計(jì)為柱面屏幕,甚至是球面屏幕。當(dāng)圖像投影在柱面屏幕的時(shí)候就會(huì)發(fā)生幾何形狀的變化,而避免這種幾何變形的就是圖像拼接過(guò)程中的幾何校正和邊緣融合技術(shù)。 一個(gè)大場(chǎng)景可視化系統(tǒng)由投影機(jī)、投影屏幕、圖像融合機(jī)等主要模塊組成。在虛擬現(xiàn)實(shí)應(yīng)用系統(tǒng)中,要實(shí)現(xiàn)高臨感的多屏幕無(wú)縫拼接以及曲面組合顯示,顯示系統(tǒng)還需要運(yùn)用幾何數(shù)字變形及邊緣融合等圖像處理技術(shù),實(shí)現(xiàn)諸如在平面、柱面、球面等投影顯示面上顯示圖像。而關(guān)鍵設(shè)備在于圖像融合機(jī),它實(shí)時(shí)采集圖形服務(wù)器,或者PC的圖像信號(hào),通過(guò)圖像處理模塊對(duì)圖像信息進(jìn)行幾何校正和邊緣融合,在處理完成后再送到顯示設(shè)備。 本課題提出了一種基于FPGA技術(shù)的圖像處理系統(tǒng)。該系統(tǒng)實(shí)現(xiàn)圖像數(shù)據(jù)的AiD采集、圖像數(shù)據(jù)在SRAM以及SDRAM中的存取、圖像在FPGA內(nèi)部的DSP運(yùn)算以及圖像數(shù)據(jù)的D/A輸出。系統(tǒng)設(shè)計(jì)的核心部分在于系統(tǒng)的控制以及數(shù)字信號(hào)的處理。本課題采用XilinxVirtex4系列FPGA作為主處理芯片,并利用VerilogHDL硬件描述語(yǔ)言在FPGA內(nèi)部設(shè)計(jì)了A/D模塊、D/A模塊、SRAM、SDRAM以及ARM處理器的控制器邏輯。 本課題在FPGA圖像處理系統(tǒng)中設(shè)計(jì)了一個(gè)ARM處理器模塊,用于上電時(shí)對(duì)系統(tǒng)在圖像變化處理時(shí)所需參數(shù)進(jìn)行傳遞,并能實(shí)時(shí)從上位機(jī)更新參數(shù)。該設(shè)計(jì)在提高了系統(tǒng)性能的同時(shí)也便于系統(tǒng)擴(kuò)展。 本文首先介紹了圖像處理過(guò)程中的幾何變化和圖像融合的算法,接著提出了系統(tǒng)的設(shè)計(jì)方案及模塊劃分,然后圍繞FPGA的設(shè)計(jì)介紹了SDRAM控制器的設(shè)計(jì)方法,最后介紹了ARM處理器的接口及外圍電路的設(shè)計(jì)。

    標(biāo)簽: 圖像融合 可視化

    上傳時(shí)間: 2013-04-24

    上傳用戶:1047385479

主站蜘蛛池模板: 搜索| 涞水县| 新津县| 安宁市| 会泽县| 庄浪县| 阿克苏市| 门头沟区| 永顺县| 建瓯市| 根河市| 石棉县| 吉林省| 英超| 鄂尔多斯市| 郴州市| 潞西市| 怀柔区| 临泉县| 咸阳市| 友谊县| 辽源市| 塘沽区| 张北县| 弥勒县| 马龙县| 临海市| 吴江市| 嘉定区| 西宁市| 萝北县| 博乐市| 云和县| 松桃| 盐亭县| 宜丰县| 吴堡县| 延川县| 正蓝旗| 怀仁县| 土默特右旗|