設計了一種用于高速ADC中的高速高增益的全差分CMOS運算放大器。主運放采用帶開關電容共模反饋的折疊式共源共柵結構,利用增益提高和三支路電流基準技術實現一個可用于12~14 bit精度,100 MS/s采樣頻率的高速流水線(Pipelined)ADC的運放。設計基于SMIC 0.25 μm CMOS工藝,在Cadence環境下對電路進行Spectre仿真。仿真結果表明,在2.5 V單電源電壓下驅動2 pF負載時,運放的直流增益可達到124 dB,單位增益帶寬720 MHz,轉換速率高達885 V/μs,達到0.1%的穩定精度的建立時間只需4 ns,共模抑制比153 dB。
標簽: CMOS 增益提高 運算 放大器設計
上傳時間: 2014-12-23
上傳用戶:jiiszha
利用鎖相環(PLL)和YTO相結合,設計出一種頻率合成器。實現了3~7 GHz的頻率覆蓋和低于0.2 Hz的頻率分辨率。全頻段相噪均在-108 dBc/Hz@10 kHz以下,具有較高的實用價值。
標簽: 寬帶 高分辨率 頻率合成器
上傳時間: 2013-10-31
上傳用戶:258彼岸
結合直接數字頻率合成(DDS)和鎖相環(PLL)技術完成了X波段低相噪本振跳頻源的設計。文章通過軟件仿真重點分析了本振跳頻源的低相噪設計方法,同時給出了主要的硬件選擇和詳細電路設計過程。最后對樣機的測試結果表明,本方案具有相位噪聲低、頻率控制靈活等優點,滿足了實際工程應用。
標簽: X波段 跳頻源
上傳時間: 2013-11-12
上傳用戶:jiwy
基于對信號的周期平穩統計量的分析,提出了一種高斯白噪聲信道下的盲信噪比估計方法。對信號的調制方式沒有要求,也不需要發送端發送己知數據。
標簽: 周期 信噪比
上傳時間: 2013-11-07
上傳用戶:hakim
介紹一種簡便的方法, 只用軟件就可以將轉換器位數提高, 并且還能同時提高采樣系統的信噪比。通過實際驗證, 證明該方法是成功的。
標簽: A_D 過采樣 分辨率 信噪比
上傳時間: 2013-11-11
上傳用戶:zhenyushaw
以雙音多頻信號為例,通過運用快速傅里葉變換和Hanning窗等數學方法,分析了信號頻率,電平和相位之間的關系,推導出了計算非整周期正弦波形信噪比的算法,解決了數字信號處理中非整周期正弦波形信噪比計算精度低下的問題。以C編程語言進行實驗,證明了算法的正確性和可重用性,并可極大的提高工作效率。
標簽: 周期 信噪比 正弦 波形
上傳時間: 2014-01-18
上傳用戶:laomv123
運算放大器作為模擬集成電路設計的基礎,同時作為DAC校準電路的一部分,本次設計一個高增益全差分跨導型運算放大器。
標簽: 增益 運算 放大器設計
上傳用戶:dvfeng
基于0.25gm PHEMT工藝,給出了兩個高增益K 波段低噪聲放大器.放大器設計中采用了三級級聯增加柵寬的電路結構,通過前級源極反饋電感的恰當選取獲得較高的增益和較低的噪聲;采用直流偏置上加阻容網絡,用來消除低頻增益和振蕩;三級電路通過電阻共用一組正負電源,使用方便,且電路性能較好,輸入輸出駐波比小于2.0;功率增益達24dB;噪聲系數小于3.5dB.兩個放大器都有較高的動態范圍和較小的面積,放大器ldB壓縮點輸出功率大于15dBm;芯片尺寸為1mm×2mm×0.1mm.該放大器可以應用在24GHz汽車雷達前端和26.5GHz本地多點通信系統中.
標簽: MMIC 增益 低噪聲放大器 波段
上傳用戶:masochism
文章在分析電路噪聲、等效噪聲輸入帶寬和自動增益控制原理的基礎上, 介紹了一種低頻接收機自動增益控制電路的設計。
標簽: 低頻接收機 自動增益 控制電路 分
上傳用戶:shfanqiwei
本教程旨在考察標定運算放大器的增益和帶寬的常用方法。需要指出的是,本討論適用于電壓反饋(VFB)型運算放大器——電流反饋(CFB)型運算放大器將在以后的教程(MT-034)中討論。
標簽: 電壓反饋 增益 帶寬 運算放大器
上傳時間: 2013-11-15
上傳用戶:大三三
蟲蟲下載站版權所有 京ICP備2021023401號-1