超聲波電源廣泛應(yīng)用于超聲波加工、診斷、清洗等領(lǐng)域,其負載超聲波換能器是一種將超音頻的電能轉(zhuǎn)變?yōu)闄C械振動的器件。由于超聲換能器是一種容性負載,因此換能器與發(fā)生器之間需要進行阻抗匹配才能工作在最佳狀態(tài)。串聯(lián)匹配能夠有效濾除開關(guān)型電源輸出方波存在的高次諧波成分,因此應(yīng)用較為廣泛。但是環(huán)境溫度或元件老化等原因會導(dǎo)致?lián)Q能器的諧振頻率發(fā)生漂移,使諧振系統(tǒng)失諧。傳統(tǒng)的解決辦法就是頻率跟蹤,但是頻率跟蹤只能保證系統(tǒng)整體電壓電流同頻同相,由于工作頻率改變了而匹配電感不變,此時換能器內(nèi)部動態(tài)支路工作在非諧振狀態(tài),導(dǎo)致?lián)Q能器功率損耗和發(fā)熱,致使輸出能量大幅度下降甚至停振,在實際應(yīng)用中受到限制。所以,在跟蹤諧振點調(diào)節(jié)逆變器開關(guān)頻率的同時應(yīng)改變匹配電感才能使諧振系統(tǒng)工作在最高效能狀態(tài)。針對按固定諧振點匹配超聲波換能器電感參數(shù)存在的缺點,本文應(yīng)用耦合振蕩法對換能器的匹配電感和耦合頻率之間的關(guān)系建立數(shù)學(xué)模型,證實了匹配電感隨諧振頻率變化的規(guī)律。給出利用這一模型與耦合工作頻率之間的關(guān)系動態(tài)選擇換能器匹配電感的方法。經(jīng)過分析比較,選擇了基于磁通控制原理的可控電抗器作為匹配電感,通過改變電抗控制度調(diào)節(jié)電抗值。并給出了實現(xiàn)這一方案的電路原理和控制方法。最后本文以DSP TMS320F2812為核心設(shè)計出實現(xiàn)這一原理的超聲波逆變電源。實驗結(jié)果表明基于磁通控制的可控電抗器可以實現(xiàn)電抗值隨電抗控制度線性無級可調(diào),由于該電抗器輸出正弦波,理論上沒有諧波污染。具體采用復(fù)合控制策略,穩(wěn)態(tài)時,換能器工作在DPLL鎖定頻率上;動態(tài)時,逐步修改匹配電抗大小,搜索輸出電流的最大值,再結(jié)合DPLL鎖定該頻率。配合PS-PWM可實現(xiàn)功率連續(xù)可調(diào)。該超聲波換能系統(tǒng)能夠有效的跟隨最大電流輸出頻率,即使頻率發(fā)生漂移系統(tǒng)仍能保持工作在最佳狀態(tài),具有實際應(yīng)用價值。
上傳時間: 2013-04-24
上傳用戶:lacsx
低電壓輸入高電壓輸出的直流變換器被廣泛地應(yīng)用在太陽能光伏發(fā)電系統(tǒng)、風能發(fā)電系統(tǒng)、燃料電池系統(tǒng)、車載逆變器電源等電力電子裝置中。隨著電力電子技術(shù)的發(fā)展,對該類型的變換器也提出了更高的要求。 本文主要針對中小功率的升壓變換器,對串聯(lián)諧振軟開關(guān)推挽電路進行了研究分析及實驗。 文章首先對理想工作條件下的串聯(lián)諧振軟開關(guān)推挽電路進行理論、仿真分析,并通過實驗驗證了電路損耗小、效率高的特性。三種不同的控制方案:導(dǎo)通時間固定、關(guān)斷時間變化的PFM調(diào)制方式,導(dǎo)通時間變化、關(guān)斷時間固定的PFM調(diào)制方式,PWM調(diào)制方式,被分別應(yīng)用到電路中。通過理論、仿真以及實驗研究,比較分析了三種控制方案的優(yōu)缺點,特別是對軟開關(guān)特性、輸出電壓調(diào)節(jié)及適用范圍等問題做了細致分析。文章還對應(yīng)用在串聯(lián)諧振軟開關(guān)推挽電路中的變壓器作了一定研究分析。根據(jù)變壓器的機理,對該電路中特有變壓器的高變比問題和漏感問題展開分析,并提出工藝和設(shè)計原理上的相應(yīng)的解決方案。 為進一步實現(xiàn)能量的高效轉(zhuǎn)換,提出了基于雙變壓器結(jié)構(gòu)拓撲的串聯(lián)諧振軟開關(guān)推挽電路,并進行了有關(guān)理論分析、仿真和實驗研究。同單變壓器電路相比,該電路具有開關(guān)損耗小、變壓器損耗小、效率更高的優(yōu)點,實驗結(jié)果充分驗證了以上結(jié)論。
標簽: 串聯(lián)諧振 軟開關(guān) 推挽電路
上傳時間: 2013-04-24
上傳用戶:關(guān)外河山
隨著電力系統(tǒng)自動化技術(shù)的發(fā)展,電機與通信的結(jié)合日益緊密,數(shù)據(jù)監(jiān)控方式也在發(fā)生著變化。傳統(tǒng)的電機監(jiān)控方式的監(jiān)控者和被監(jiān)控對象都是固定的,無論任何一端都無法隨意移動;并且針對偏僻、偏遠地域監(jiān)控不容易實現(xiàn)。所以傳統(tǒng)的的方式已經(jīng)無法滿足電力系統(tǒng)日益發(fā)展的要求。GPRS采用分組交換方式,僅在實際傳送和接收數(shù)據(jù)時才占有無線資源,基于GPRS的無線傳輸系統(tǒng)能實現(xiàn)遠程的無線數(shù)據(jù)傳輸,并且組網(wǎng)方便、靈活。隨著Internet技術(shù)的推廣和GPRS通信技術(shù)的發(fā)展,GPRS網(wǎng)絡(luò)通信以其更加低廉的價格和永遠在線的性能有著不可估量的發(fā)展前景。無線傳輸終端也在各行各業(yè)有著廣泛的應(yīng)用前景。 本文首先介紹了GPRS技術(shù)的特點和應(yīng)用,以及基于GPRS網(wǎng)絡(luò)的傳輸協(xié)議,然后提出了一種基于GPRS的無線傳輸終端設(shè)計方案。基本思想是將GPRS傳輸終端經(jīng)由GPRS網(wǎng)接入Internet網(wǎng),實現(xiàn)數(shù)據(jù)終端與監(jiān)控中心的數(shù)據(jù)交換。設(shè)計中選擇采用內(nèi)嵌了TCP/IP協(xié)議的Rabbit2000為控制模塊,選用SIM100作為無線模塊。Rabbit2000微處理器是美國Z-World公司專為面向Internet的嵌入式系統(tǒng)而設(shè)計的MCU,它很好地解決了存儲空間、運行速度、網(wǎng)絡(luò)通信以及程序開發(fā)的問題。 文中給出了系統(tǒng)的硬件和軟件設(shè)計。硬件包括控制單元的存儲擴展,與模塊的接口電路以及外圍電路。軟件設(shè)計采用Dynamic C語言編寫,主要包括了兩個部分,PPP協(xié)議及數(shù)據(jù)傳輸?shù)膶崿F(xiàn),在實現(xiàn)數(shù)據(jù)傳輸?shù)幕A(chǔ)上,對UDP和TCP傳輸方式進行比較,選擇適合電機遠程監(jiān)控的方案。
標簽: GPRS 無線數(shù)據(jù) 傳輸終端
上傳時間: 2013-07-11
上傳用戶:daoxiang126
圖像的采集和傳輸是實時監(jiān)控、遠程控制、智能小區(qū)等諸多領(lǐng)域的關(guān)鍵技術(shù)。基于傳統(tǒng):PC的圖像采集已成為現(xiàn)實。隨著信息技術(shù)的迅速發(fā)展,嵌入式系統(tǒng)的研究開發(fā)成為了后PC時代的一個熱點,它被廣泛應(yīng)用于工業(yè)現(xiàn)場、信息家電等各行各業(yè)。同時,圖像的遠程采集傳輸也朝著專業(yè)化、多樣化和低成本的方向發(fā)展。利用嵌入式技術(shù)來實現(xiàn)圖像的遠程采集傳輸正順應(yīng)了時代發(fā)展,有較大的實用價值。 本文主要研究了基于嵌入式的遠程圖像采集傳輸系統(tǒng)。嵌入式終端采用$3C2410為核心的目標板為硬件平臺,采用嵌入式Linux為系統(tǒng)平臺。系統(tǒng)通過連接在嵌入式終端的USB攝像頭完成靜態(tài)圖像數(shù)據(jù)采集,并進行圖像壓縮處理。在圖像傳輸方面,論文設(shè)計了兩種模式:一種是通過Intemet傳輸?shù)摹⒒贐/S模式的傳輸方式。在該模式下,遠端客戶機通過瀏覽器訪問架設(shè)在終端里的嵌入式服務(wù)器而獲得圖像信息。另一種是基于GPRS網(wǎng)絡(luò)實現(xiàn)遠程無線圖像傳輸。終端將采集到的圖像數(shù)據(jù)通過GPRS網(wǎng)絡(luò)發(fā)送到擁有固定Ip的監(jiān)控服務(wù)器上來完成圖像遠程傳輸。 本文首先介紹了圖像采集傳輸和嵌入式方面的相關(guān)內(nèi)容,并介紹了本論文所采用的開發(fā)平臺。為了順利開發(fā)接著構(gòu)建了開發(fā)環(huán)境,這里包括U-boot的移植、Linux系統(tǒng)的內(nèi)核編譯和移植、設(shè)備驅(qū)動模塊的加載以及交叉編譯環(huán)境的建立。在此基礎(chǔ)上,利用Vide04Linux的接口函數(shù),用C語言實現(xiàn)了圖像原始數(shù)據(jù)的采集程序,并利用JPEG算法了實現(xiàn)圖像壓縮。在基于B/S模式的傳輸方式中,首先利用Boa架設(shè)了嵌入式服務(wù)器,然后用C語言完成CGI腳本,該腳本將圖像嵌入網(wǎng)頁并實時更新以實現(xiàn)網(wǎng)頁的動態(tài)輸出。在基于GPRS實現(xiàn)遠程無線圖像傳輸方式中,論文詳細分析了系統(tǒng)通訊數(shù)據(jù)流的特征,提出了采用辨識特征字符、數(shù)據(jù)打包等策略以實現(xiàn)GPRS的網(wǎng)絡(luò)連接和數(shù)據(jù)通訊,并且在此基礎(chǔ)上用C語言編程實現(xiàn)。同時,在PC(Linux)上用Socket編程實現(xiàn)了監(jiān)控服務(wù)器軟件,該軟件用以接收圖像數(shù)據(jù)和控制嵌入式終端的系統(tǒng)狀態(tài)。最后,論文分析比較了兩種傳輸方式的區(qū)別和優(yōu)缺點。試驗證明,采用兩種方式都能成功實現(xiàn)圖像的遠程采集傳輸,并且試驗效果較好。
上傳時間: 2013-05-17
上傳用戶:squershop
隨著信息時代的到來,用戶對數(shù)據(jù)保護和傳輸可靠性的要求也在不斷提高。由于信道衰落,信號經(jīng)信道傳輸后,到達接收端不可避免地會受到干擾而出現(xiàn)信號失真。因此需要采用差錯控制技術(shù)來檢測和糾正由信道失真引起的信息傳輸錯誤。RS(Reed—Solomon)碼是差錯控制領(lǐng)域中一類重要的線性分組碼,由于它編解碼結(jié)構(gòu)相對固定,性能強,不但可以糾正隨機差錯,而且對突發(fā)錯誤的糾錯能力也很強,被廣泛應(yīng)用在數(shù)字通信、數(shù)據(jù)存儲系統(tǒng)中,以滿足對數(shù)據(jù)傳輸通道可靠性的要求。因此設(shè)計一款高性能的RS編解碼器不但具有很大的應(yīng)用意義,而且具有相當大的經(jīng)濟價值。 本文首先介紹了線形分組碼及其子碼循環(huán)碼、BCH碼的基礎(chǔ)理論知識,重點介紹了BCH碼的重要分支RS碼的常用編解碼算法。由于其算法在有限域上進行,接著介紹了有限域的有關(guān)理論。基于RS碼傳統(tǒng)的單倍結(jié)構(gòu),本文提出了一種八倍并行編碼及九倍并行解碼方案,并用Verilog HDL語言實現(xiàn)。其中編碼器基于傳統(tǒng)的線性反饋移位寄存器除法電路并進行八倍并行擴展,譯碼器關(guān)鍵方程求解模塊基于修正的歐幾里德算法設(shè)計了一種便于硬件實現(xiàn)的脈動關(guān)鍵方程求解結(jié)構(gòu),其他模塊均采用九倍并行實現(xiàn)。由于進行了超前運算、流水線及并行處理,使編解碼的數(shù)據(jù)吞吐量大為提高,同時延時更小。 本論文設(shè)計了C++仿真平臺,并與HDL代碼結(jié)果進行了對比驗證。Verilog HDL代碼經(jīng)過modelsim仿真驗證,并在ALTERA STRATIX3 EP3SL15OF1152C2 FPGA上進行綜合驗證以及靜態(tài)時序分析,綜合軟件為QUATURSⅡ V8.0。驗證及測試表明,本設(shè)計在滿足編解碼基本功能的基礎(chǔ)上,能夠?qū)崿F(xiàn)數(shù)據(jù)的高吞吐量和低延時傳輸,達到性能指標要求。本論文在基于FPGA的RS(255,223)編解碼器的高速并行實現(xiàn)方面的研究成果,具有通用性、可移植性,有一定的理論及經(jīng)濟價值。
上傳時間: 2013-04-24
上傳用戶:思琦琦
LED顯示屏是LED點陣模塊或者像素單元組成的平面顯示屏幕。自從誕生以來,以其亮度高、視角廣、壽命長、性價比高的特點,在交通、廣告、新聞發(fā)布、體育比賽、電子景觀等領(lǐng)域得到了廣泛應(yīng)用。 LED顯示屏控制器作為控制LED屏顯示圖像、數(shù)據(jù)的關(guān)鍵,是整個LED視頻顯示系統(tǒng)的核心。本文研究的是對全彩色同步LED屏的控制,控制LED屏同步顯示在上位機顯示系統(tǒng)中某固定位置處的圖像。根據(jù)已有的LED顯示屏及其驅(qū)動器的特點,提出了一種可行的方案并進行了設(shè)計。系統(tǒng)主要分為兩個部分:視頻信號的獲取,視頻信號的處理。 經(jīng)過分析比較,決定從顯卡的DVI接口獲得視頻源,視頻源經(jīng)過DVI解碼芯片TFP401A的解碼后,可以獲得圖像的數(shù)字信息,這些信息包括紅、綠、藍三基色的數(shù)據(jù)以及行同步、場同步、使能等控制信號。這些信號將在視頻信號處理模塊中被使用。 信號處理模塊在接收視頻信號源后,對數(shù)據(jù)進行處理,最后輸出數(shù)據(jù)給驅(qū)動電路。在信號處理模塊中,采用了可編程邏輯器件FPGA來完成。可編程邏輯器件具有高集成度、高速度、高可靠性、在線可編程(ISP)等特點,所以特別適合于本設(shè)計。利用FPGA的可編程性,在FPGA內(nèi)部劃分了各個小模塊,各小模塊中通過少量的信號進行聯(lián)系,這樣就將比較大的系統(tǒng)轉(zhuǎn)化成許多小的系統(tǒng),使得設(shè)計更加簡單,容易驗證。本文分析了驅(qū)動電路所需要的數(shù)據(jù)的特點,全彩色灰度級的實現(xiàn)方式,決定把系統(tǒng)劃分為視頻源截取、RGB格式轉(zhuǎn)化、位平面分離、讀SRAM地址發(fā)生器、寫SRAM地址發(fā)生器、讀寫SRAM選擇控制器、灰度實現(xiàn)等模塊。 最后利用示波器和SignalTap II邏輯分析儀等工具,對系統(tǒng)進行了聯(lián)合調(diào)試。改進了時序、優(yōu)化了布局布線,使得系統(tǒng)性能得到了良好的改善。 在分析了所需要的資源的基礎(chǔ)上,課題決定采用Altera的Cyclone EP1C12 FPGA設(shè)計視頻信號處理模塊,在Quartus II和modelsim平臺下,用Verilog HDL語言開發(fā)。
上傳時間: 2013-05-19
上傳用戶:玉簫飛燕
隨著人們對于高速無線數(shù)據(jù)業(yè)務(wù)的急切需求以及新的無線通信技術(shù)的發(fā)展,頻譜資源匱乏問題日益嚴重。無線頻譜的緊缺已經(jīng)成為限制無線通信與服務(wù)應(yīng)用持續(xù)發(fā)展的瓶頸。認知無線電技術(shù)(Cognitive Radio)改變了傳統(tǒng)的固定頻譜分配方式,它以頻譜利用的高效性為目標,允許非授權(quán)用戶擇機利用授權(quán)用戶的頻譜空洞傳輸數(shù)據(jù),以此來解決無線頻譜資源短缺的問題。它是具有自主尋找和使用空閑頻譜資源能力的智能無線電技術(shù)。本文的目標是在基于FPGA+DSP的系統(tǒng)硬件平臺上,以軟件編程的方式實現(xiàn)認知無線電數(shù)據(jù)傳輸?shù)墓δ堋?軟件無線電是實現(xiàn)認知無線電的理想平臺。本文首先闡述了軟件無線電的基本工作原理及關(guān)鍵技術(shù)途徑,對多速率信號處理中的內(nèi)插和抽取、帶通采樣、數(shù)字下變頻、濾波等技術(shù)進行了分析與探討,為設(shè)計多速率調(diào)制解調(diào)系統(tǒng)提供了理論基礎(chǔ)。然后針對軟件無線電的要求給出了基于FPFA+DSP的系統(tǒng)設(shè)計硬件框圖,并對其中的部分硬件(FPGA、AD9857、AD9235)做了簡要的描述并給出其初始化過程。在理解基本概念和原理的基礎(chǔ)上,詳細論述了在系統(tǒng)硬件設(shè)計平臺上實現(xiàn)的π/4-DQPSK、8PSK、16QAM調(diào)制解調(diào)技術(shù)。本文給出了調(diào)制解調(diào)系統(tǒng)實現(xiàn)方案中的各個功能模塊(差分編、解碼,加同步頭、內(nèi)插和成形濾波,下變頻,系統(tǒng)同步等)具體的設(shè)計方案和通過硬件編程實現(xiàn)了板級的仿真和最后的硬件實現(xiàn),并對其中得到的數(shù)據(jù)進行分析,進一步驗證方案的可行性。最后介紹了通信板同頻譜感知板協(xié)同工作原理,依據(jù)頻譜感知板獲取的各個信道狀況自適應(yīng)的選擇π/4-DQPSK、8PSK、16QAM調(diào)制解調(diào)方式并在FPGA上實現(xiàn)了其中部分功能。
標簽: FPGA 多速率 調(diào)制解調(diào)器
上傳時間: 2013-05-30
上傳用戶:fywz
Scaler是平板顯示器件(FPD,F(xiàn)lat Panel Display)中的重要組成部分,它將輸入源圖像信號轉(zhuǎn)換成與顯示屏固定分辨率一致的信號,并控制其顯示在顯示屏上。本文在研究圖像縮放算法和scaler在FPD中工作過程的基礎(chǔ)上,采用自上而下(Top-down)的設(shè)計方法,給出了scaler的設(shè)計及FPGA驗證。該scaler支持不同分辨率圖像的縮放,且縮放模式可調(diào),也可以以IP core的形式應(yīng)用于相關(guān)圖像處理芯片中。 圖像縮放內(nèi)核是scaler的核心部分,它是scaler中的主要運算單元,完成圖像縮放的基本功能,它所采用的核心算法以及所使用的結(jié)構(gòu)設(shè)計決定著縮放性能的優(yōu)劣,也是控制芯片成本的關(guān)鍵。因此,本文從縮放內(nèi)核的結(jié)構(gòu)入手,對scaler的總體結(jié)構(gòu)進行了設(shè)計;通過對圖像縮放中常用算法的深入研究提出了一種新的優(yōu)化算法——矩形窗縮放算法,并對其計算進行分析和簡化,降低了計算的復(fù)雜度。FPGA設(shè)計中,采用列縮放與行縮放分開處理的結(jié)構(gòu),使用雙口RAM作為兩次縮放間的數(shù)據(jù)緩沖區(qū)。使用這種結(jié)構(gòu)的優(yōu)勢在于:行列縮放可以同時進行,數(shù)據(jù)處理的可靠性高、速度快:內(nèi)核結(jié)構(gòu)簡單明了,數(shù)據(jù)緩沖區(qū)大小合適,便于設(shè)計。此外,本文還介紹了其他輔助模塊的設(shè)計,包括DVI接口信號處理模塊、縮放參數(shù)計算與控制模塊以及輸出信號檢測與時序濾波模塊。 本設(shè)計使用Verilog HDL對各模塊進行了RTL級描述,并使用Quartus II7.2進行了邏輯仿真,最后使用Altera公司的FPGA芯片來進行驗證。通過邏輯驗證和系統(tǒng)仿真,證明該scaler的設(shè)計達到了預(yù)期的目標。對于不同分辨率的圖像,均可以在顯示屏上得到穩(wěn)定的顯示。
上傳時間: 2013-05-30
上傳用戶:xiaowei314
“計算機組成原理”是計算機專業(yè)的一門核心課程。傳統(tǒng)的計算機組成原理實驗是在指令格式、尋址方式、運算器、控制器、存儲器等都相對固定的情況下進行,學(xué)生主要進行功能實現(xiàn)和驗證,缺少自主設(shè)計和創(chuàng)新過程。 為改變這種狀況,須更新現(xiàn)有的計算機組成原理實驗系統(tǒng)。采用FPGA芯片作為載體,使用EDA開發(fā)工具,用硬件描述語言實現(xiàn)不同的硬件邏輯,再與硬件的輸入輸出接口線路相連,最終組成一臺可用于組成實驗教學(xué)的完整計算機系統(tǒng)。這期間學(xué)生將掌握組成原理實驗系統(tǒng)的各個部件的功能及其相互之間如何協(xié)作。本實驗系統(tǒng)能夠讓學(xué)生完成有關(guān)計算機組成原理的部件實驗和整機實驗:部件實驗包括加法器、乘法器、除法器、算術(shù)邏輯運算單元、控制器、存儲器等;整機實驗可以獨立實現(xiàn)各部件的功能描述。該系統(tǒng)能夠幫助學(xué)生鞏固課堂知識并增強設(shè)計能力。 為實現(xiàn)上述目的,依據(jù)EDA技術(shù)的開發(fā)流程和方法,建立了一個完整的體系,其中包括控制模塊、內(nèi)存模塊、運算器模塊、通用寄存器組及其控制部件、程序計數(shù)器、地址寄存器、指令寄存器、時序部件、數(shù)據(jù)控制部件、狀態(tài)值控制部件,以及為幫學(xué)生調(diào)試而專門設(shè)計的輸出觀察部件。在Quartus Ⅱ開發(fā)環(huán)境下,使用Altera公司FPGA芯片,采用VHDL,語言設(shè)計并實現(xiàn)了上述模塊。經(jīng)過仿真測試,所實現(xiàn)的各功能模塊作為獨立部件時能完成各自功能:而將這些部件組合起來的整機系統(tǒng),可以執(zhí)行程序段和進行各種運算處理,達到了設(shè)計要求。
標簽: FPGA 計算機組成原理 實驗系統(tǒng)
上傳時間: 2013-06-01
上傳用戶:hebmuljb
隨著數(shù)字時代的到來,信息化程度的不斷提高,人們相互之間的信息和數(shù)據(jù)交換日益增加。正交幅度調(diào)制器(QAM Modulator)作為一種高頻譜利用率的數(shù)字調(diào)制方式,在數(shù)字電視廣播、固定寬帶無線接入、衛(wèi)星通信、數(shù)字微波傳輸?shù)葘拵ㄐ蓬I(lǐng)域得到了廣泛應(yīng)用。 近年來,集成電路和數(shù)字通信技術(shù)飛速發(fā)展,F(xiàn)PGA作為集成度高、使用方便、代碼可移植性等優(yōu)點的通用邏輯開發(fā)芯片,在電子設(shè)計行業(yè)深受歡迎,市場占有率不斷攀升。本文研究基于FPGA與AD9857實現(xiàn)四路QAM調(diào)制的全過程。FPGA實現(xiàn)信源處理、信道編碼輸出四路基帶I/Q信號,AD9857實現(xiàn)對四路I/Q信號的調(diào)制,輸出中頻信號。本文具體內(nèi)容總結(jié)如下: 1.介紹國內(nèi)數(shù)字電視發(fā)展狀況、國內(nèi)國際的數(shù)字電視標準,并詳細介紹國內(nèi)有線電視的系統(tǒng)組成及QAM調(diào)制器的發(fā)展過程。 2.研究了QAM調(diào)制原理,其中包括信源編碼、TS流標準格式轉(zhuǎn)換、信道編碼的原理及AD9857的工作原理等。并著重研究了信道編碼過程,包括能量擴散、RS編碼、數(shù)據(jù)交織、星座映射與差分編碼等。 3.深入研究了基于FPAG與AD9857電路設(shè)計,其中包括詳細研究了FPGA與AD9857的電路設(shè)計、在allegro下的PCB設(shè)計及光繪文件的制作,并做成成品。 4.簡單介紹了FPGA的開發(fā)流程。 5.深入研究了基于FPAG代碼開發(fā),其中主要包括I2C接口實現(xiàn),ASI到SPI的轉(zhuǎn)換,信道編碼中的TS流包處理、能量擴散、RS編碼、數(shù)據(jù)交織、星座映射與差分編碼的實現(xiàn)及AD9857的FPGA控制使其實現(xiàn)四路QAM的調(diào)制。 6.介紹代碼測試、電路測試及系統(tǒng)指標測試。 最終系統(tǒng)指標測試表明基于FPGA與AD9857的四路DVB-C調(diào)制器基本達到了國標的要求。
上傳時間: 2013-04-24
上傳用戶:sn2080395
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1