-
相對于JPEG中二維離散余弦變換(2DDCT)來說,在JPEG2000標(biāo)準(zhǔn)中,二維離散小波變換(2DDWT)是其圖像壓縮系統(tǒng)的核心變換。在很多需要進行實時處理圖像的系統(tǒng)中,如數(shù)碼相機、遙感遙測、衛(wèi)星通信、多媒體通信、便攜式攝像機、移動通信等系統(tǒng),需要用芯片實現(xiàn)圖像的編解碼壓縮過程。雖然有許多研究工作者對圖像處理的小波變換進行了研究,但大都只偏重算法研究,對算法硬件實現(xiàn)時的復(fù)雜性考慮較少,對圖像處理的小波變換硬件實現(xiàn)的研究也較少。 本文針對圖像處理的小波變換算法及其硬件實現(xiàn)進行了研究。對文獻(xiàn)[13]提出的“內(nèi)嵌延拓提升小波變換”(Combiningthedata-extensionprocedureintothelifting-basedDWTcore)快速算法進行仔細(xì)分析,提出一種基于提升方式的5/3小波變換適合硬件實現(xiàn)的算法,在MATLAB中仿真驗證了該算法,證明其是正確的。并設(shè)計了該算法的硬件結(jié)構(gòu),在MATLAT的Simulink中進行仿真,對該結(jié)構(gòu)進行VHDL語言的寄存器傳輸級(RTL)描述與仿真,成功綜合到Altera公司的FPGA器件中進行驗證通過。本算法與傳統(tǒng)的小波變換的邊界處理方法比較:由于將其邊界延拓過程內(nèi)嵌于小波變換模塊中,使該硬件結(jié)構(gòu)無需額外的邊界延拓過程,減少小波變換過程中對內(nèi)存的讀寫量,從而達(dá)到減少內(nèi)存使用量,降低功耗,提高硬件利用率和運算速度的特點。本算法與文獻(xiàn)[13]提出的算法相比較:無需增加額外的硬件計算模塊,又具有在硬件實現(xiàn)時不改變原來的提升小波算法的規(guī)則性結(jié)構(gòu)的特點。這種小波變換硬件芯片的實現(xiàn)不僅適用于JPEG2000的5/3無損小波變換,當(dāng)然也可用于其它各種實時圖像壓縮處理硬件系統(tǒng)。
標(biāo)簽:
JPEG
2000
FPGA
二維
上傳時間:
2013-06-13
上傳用戶:jhksyghr
-
在衛(wèi)星遙感設(shè)備中,隨著遙感技術(shù)的發(fā)展和對傳輸式觀測衛(wèi)星遙感圖像質(zhì)量要求的不斷提高,航天遙感圖像的分辨率和采樣率也越來越高,由此引起高分辨率遙感圖像數(shù)據(jù)存儲量和傳輸數(shù)據(jù)量的急劇增長,然而衛(wèi)星信道帶寬有限。為了盡量保持高分辨率遙感圖像所具有的信息,必須解決輸入數(shù)據(jù)碼率和傳輸信道帶寬之間的矛盾。所以星載高分辨率遙感圖像數(shù)據(jù)的高保真、實時、大壓縮比壓縮技術(shù)就成了解決這一矛盾的關(guān)鍵技術(shù)。FPGA器件為實現(xiàn)數(shù)據(jù)壓縮提供了一種壓縮算法的硬件實現(xiàn)的一個理想的平臺。FPGA器件集成度高,體積小,通過用戶編程實現(xiàn)專門應(yīng)用的功能。它允許電路設(shè)計者利用基于計算機的開發(fā)平臺,經(jīng)過設(shè)計輸入,仿真,測試和校驗,直到達(dá)到預(yù)期的結(jié)果,減少了開發(fā)周期。小波變換能夠適應(yīng)現(xiàn)代圖像壓縮所需要的如多分辨率、多層質(zhì)量控制等要求,在較大壓縮比下,小波圖像壓縮質(zhì)量明顯好于DCT變換,因此小波變換成為新一代壓縮標(biāo)準(zhǔn)JPEG2000的核心算法。同時,小波變換的提升算法結(jié)構(gòu)簡單,能夠?qū)崿F(xiàn)快速算法,有利于硬件實現(xiàn),因此提升小波變換對于采用FPGA或ASIC來實現(xiàn)圖像變換來說是很好的選擇。本文針對衛(wèi)星遙感圖像的數(shù)據(jù)流,主要研究可以對衛(wèi)星圖像進行實時二維小波變換的方案。針對提升小波變換的VLSI結(jié)構(gòu)和FPGA設(shè)計中的關(guān)鍵技術(shù),從邊界延拓、濾波器結(jié)構(gòu)、整數(shù)小波、定點運算、原位運算等方面進行了研究和討論,并且完成了針對衛(wèi)星遙感圖像的分塊二維9/7提升小波變換的FPGA實現(xiàn)。采用VerIlog語言對設(shè)計進行了仿真驗證,并將仿真結(jié)果同matlab仿真結(jié)果進行了比較,比較結(jié)果表明該方案能實現(xiàn)對衛(wèi)星遙感圖像數(shù)據(jù)流的二維提升小波變換的功能。同時QuartusII綜合結(jié)果也表明,系統(tǒng)時鐘能夠工作在很高的頻率,可以滿足高速實時對衛(wèi)星圖像的小波變換處理。
標(biāo)簽:
FPGA
提升機
二維
離散小波
上傳時間:
2013-06-15
上傳用戶:00.00
-
隨著網(wǎng)絡(luò)技術(shù)的日新月異,人們的生活中越來越離不開Internet。GPRS無線通信網(wǎng)絡(luò)已與互聯(lián)網(wǎng)連接在一起,成為一種可持續(xù)利用和開發(fā)的資源;嵌入式系統(tǒng)也由于功耗低、性能強等特點,被廣泛應(yīng)用于通信、工業(yè)控制等領(lǐng)域。本文利用嵌入式系統(tǒng)和GPRS網(wǎng)絡(luò),設(shè)計和實現(xiàn)了GPRS無線數(shù)據(jù)終端。該終端以S3C2410微處理器為中心,通過驅(qū)動GPRS通訊模塊,由GPRS無線網(wǎng)絡(luò)連接到Internet,從而實現(xiàn)數(shù)據(jù)傳輸。 硬件方面由USB攝像頭與S3C2410處理器組成的嵌入式圖像采集模塊,DS18820報警模塊,GPRS收發(fā)模塊組成。 軟件方面分為系統(tǒng)軟件的移植和應(yīng)用軟件開發(fā)兩方面。系統(tǒng)軟件方面包含ARM平臺的BootLoader和嵌入式Linux的移植;應(yīng)用軟件方面包含前端ARM平臺嵌入式圖像采集軟件設(shè)計,GPRS模塊程序設(shè)計,SMTP郵件服務(wù)程序設(shè)計三個部分。 論文內(nèi)容主要涉及課題研究背景,研究目的以及系統(tǒng)功能分析;并全面介紹了系統(tǒng)設(shè)計方案,包括微處理器選型、嵌入式Linux內(nèi)核分析與移植、Linux下V4L圖像的采集、JPEG圖像壓縮、GPRS協(xié)議。系統(tǒng)構(gòu)建過程中所用到的某些關(guān)鍵技術(shù)進行了較為詳盡的探討和研究。
標(biāo)簽:
GPRS
ARM
智能檢測
控制系統(tǒng)
上傳時間:
2013-04-24
上傳用戶:han_zh
-
隨著工業(yè)技術(shù)的不斷發(fā)展,以及人對安全防范意識的逐漸加強,視頻監(jiān)控系統(tǒng)已經(jīng)成為人們在生產(chǎn)、生活中必不可少的一個部分。特別是近年來,隨著計算機技術(shù)的發(fā)展、寬帶的普及、圖像處理技術(shù)的提高,視頻監(jiān)控在越來越廣泛地滲透到教育、娛樂、醫(yī)療、運動等各個領(lǐng)域。視頻監(jiān)測系統(tǒng)已經(jīng)成為當(dāng)今可視化領(lǐng)域的一個新的開發(fā)熱點。許多應(yīng)用領(lǐng)域?qū)τ谝曨l監(jiān)控系統(tǒng)提出了更高更新的要求,如何經(jīng)濟有效地實現(xiàn)特定環(huán)境所需的監(jiān)控功能,給我們提出了新的課題。 本文設(shè)計和實現(xiàn)了基于ARM9和Linux操作系統(tǒng)的嵌入式視頻監(jiān)控系統(tǒng),實現(xiàn)視頻圖像的采集、壓縮和傳輸。文章結(jié)合嵌入式技術(shù)、圖像壓縮技術(shù)和網(wǎng)絡(luò)技術(shù),設(shè)計了一種基于嵌入式的網(wǎng)絡(luò)視頻監(jiān)控系統(tǒng)。 本文首先研究了視頻監(jiān)控系統(tǒng)的發(fā)展現(xiàn)狀及今后發(fā)展趨勢,詳細(xì)分析了嵌入式監(jiān)控系統(tǒng)的基本原理和性能要求,提出了系統(tǒng)的設(shè)計的總體方案。在硬件設(shè)計方面,系統(tǒng)采用三星公司的S3C2410A作為嵌入式處理器,配合外圍硬件電路構(gòu)成嵌入式核心板。系統(tǒng)采用模塊化設(shè)計方案,將硬件劃分為三大模塊:主控器與儲存器模塊;電源時鐘復(fù)位電路模塊;外圍接口電路模塊。在論文中對各個部分進行了詳細(xì)的介紹。完成了核心板的硬件設(shè)計后,接下來介紹如何構(gòu)建嵌入式監(jiān)控系統(tǒng)的軟件平臺,包括成功的移植Linux操作系統(tǒng);嵌入式Linux下USB接口攝像頭驅(qū)動的接口和實現(xiàn)。最后在基于嵌入式Linux系統(tǒng)的平臺上完成應(yīng)用程序的設(shè)計,完成視頻圖像的采集、壓縮、傳輸,這部分主要完成的工作有:如何使用Video4Linux API庫函數(shù)實現(xiàn)圖像采集;如何實現(xiàn)視頻流的軟件壓縮;如何保證視頻流數(shù)據(jù)的實時傳輸。 本文實現(xiàn)了一種體積小、成本低廉、數(shù)字化的監(jiān)控解決方案。該系統(tǒng)可滿足監(jiān)控系統(tǒng)對數(shù)據(jù)傳輸可靠性和實時性的要求,具有廣泛的應(yīng)用價值。
標(biāo)簽:
ARM
嵌入式視頻
監(jiān)控終端
上傳時間:
2013-07-10
上傳用戶:TRIFCT
-
視頻監(jiān)控以其直觀方便、準(zhǔn)確、信息內(nèi)容豐富而廣泛應(yīng)用于許多場合,已經(jīng)滲透到交通、城市治安、國防等多種領(lǐng)域,甚至家庭安防,在人們的日常生活中扮演著越來越重要的作用。 由于傳統(tǒng)的視頻監(jiān)控系統(tǒng)存在著結(jié)構(gòu)復(fù)雜、穩(wěn)定性可靠性不高、價格昂貴而且傳輸距離明顯受限的缺點。近年來,隨著計算機、網(wǎng)絡(luò)、電子與通信、圖像處理等技術(shù)的飛速發(fā)展,嵌入式網(wǎng)絡(luò)視頻監(jiān)控技術(shù)應(yīng)用而生。 本文針對視頻監(jiān)控系統(tǒng)的實際需求,結(jié)合嵌入式技術(shù)、圖像處理技術(shù)和網(wǎng)絡(luò)技術(shù),設(shè)計并實現(xiàn)了一種實時性好、可靠性高、成本低的嵌入式網(wǎng)絡(luò)視頻監(jiān)控系統(tǒng)。該系統(tǒng)以ARM9微處理器作為硬件平臺,以具有開發(fā)資源豐富、免費等優(yōu)勢的Linux操作系統(tǒng)作為軟件開發(fā)平臺。該系統(tǒng)采用以太網(wǎng)作為網(wǎng)絡(luò)傳輸介質(zhì),并使用TCP/IP網(wǎng)絡(luò)協(xié)議。視頻數(shù)據(jù)的傳輸協(xié)議選擇了支持組播技術(shù)的RTP/RTCP傳輸協(xié)議,客戶端在Linux下實現(xiàn)了基于SDL庫視頻顯示。 論文首先描述了嵌入式系統(tǒng)與視頻監(jiān)控技術(shù)的發(fā)展及相關(guān)技術(shù),分析了國內(nèi)外視頻監(jiān)控系統(tǒng)的現(xiàn)狀和發(fā)展趨勢,對視頻監(jiān)控系統(tǒng)研究的背景和意義進行了闡述,并討論了幾種常見的視頻監(jiān)控解決方案,對幾種目前流行的視頻壓縮算法進行了對比;然后,提出了嵌入式視頻監(jiān)控系統(tǒng)的軟、硬件總體架構(gòu),并逐步對硬件平臺和軟件模塊設(shè)計進行了選擇和細(xì)化。其中,硬件平臺根據(jù)視頻數(shù)據(jù)采集以及處理需要選擇了攝像頭和存儲器;軟件設(shè)計中,首先完成了嵌入式系統(tǒng)的交叉開發(fā)環(huán)境搭建,針對ARM-Linux特性,完成了在開發(fā)板上操作系統(tǒng)和文件系統(tǒng)等移植,最后完成了Linux下V4L視頻采集、JPEG圖像壓縮、RTP/RTCP網(wǎng)絡(luò)傳輸、SDL庫視頻顯示以及avi格式視頻文件保存等。 此外,對系統(tǒng)構(gòu)建過程中所用到的某些關(guān)鍵技木進行了較為詳盡的探討和研究,這對于從事相關(guān)科研工作的同仁們具有一定的參考價值。
標(biāo)簽:
ARM
嵌入式
網(wǎng)絡(luò)視頻監(jiān)控
系統(tǒng)設(shè)計
上傳時間:
2013-04-24
上傳用戶:emouse
-
隨著現(xiàn)代科學(xué)技術(shù)的發(fā)展和人民生活水平的提高,人們對住宅的安全性提出了更高的要求。由于視頻監(jiān)控具有直觀、方便、信息內(nèi)容豐富等的特點,而被廣發(fā)的應(yīng)用各種安防系統(tǒng)中。現(xiàn)有的家居監(jiān)控系統(tǒng)智能化程度低,無法更好的適應(yīng)家居安防系統(tǒng)的要求,因此研究并開發(fā)出適合人們需要的智能化家居視頻監(jiān)控系統(tǒng)具有重要的意義。 本課題針對現(xiàn)有家居視頻監(jiān)控系統(tǒng)的問題,選用SAMSLING公司基于ARM9核的S3C2410芯片作為CPU,擴展了USB攝像頭、Internet芯片、紅外傳感器模塊、液晶屏、鍵盤等外圍設(shè)備,設(shè)計出一種基于ARM的智能家居網(wǎng)絡(luò)視頻監(jiān)控系統(tǒng)。該系統(tǒng)的功能主要包括:攝像頭采集圖像并在LCD上進行顯示;在戶外PC上可以通過網(wǎng)絡(luò)查看ARM端家中情況,圖像經(jīng)過壓縮后進行傳輸;截取圖像進行人臉檢測;當(dāng)檢測到人臉時,GPRS發(fā)送短信通知主人有入侵情況發(fā)生;檢測到人臉的圖像壓縮后進行存儲。 本文介紹了系統(tǒng)各個硬件型號的選取,硬件的性能參數(shù),硬件引腳和寄存器參數(shù),設(shè)計了各個硬件之間的接口電路。系統(tǒng)的軟件部分采用嵌入式Linux作為操作系統(tǒng),在目標(biāo)板上移植了引導(dǎo)程序、Linux裁剪后的系統(tǒng)和文件系統(tǒng),在此基礎(chǔ)上實現(xiàn)了攝像頭圖像采集和LCD上的顯示、基于膚色和模板匹配的人臉檢測算法、基于DCT變換的有損圖像壓縮算法、GPRS短信發(fā)送、圖像網(wǎng)絡(luò)傳輸?shù)溶浖δ堋?試驗結(jié)果表明,本系統(tǒng)能夠較好的實現(xiàn)預(yù)期的功能,具有較好的穩(wěn)定性和應(yīng)用前景。
標(biāo)簽:
ARM
智能家居
網(wǎng)絡(luò)視頻監(jiān)控
系統(tǒng)研究
上傳時間:
2013-04-24
上傳用戶:四只眼
-
JPEG2000是由ISO/ITU-T組織下的IEC JTC1/SC29/WG1小組制定的下一代靜止圖像壓縮標(biāo)準(zhǔn).與JPEG(Joint Photographic Experts Group)相比,JPEG2000能夠提供更好的數(shù)據(jù)壓縮比,并且提供了一些JPEG所不具有的功能[1].JPEG2000具有的多種特性使得它具有廣泛的應(yīng)用前景.但是,JPEG2000是一個復(fù)雜編碼系統(tǒng),目前為止的軟件實現(xiàn)方案的執(zhí)行時間和所需的存儲量較大,若想將JPEG2000應(yīng)用于實際中,有著較大的困難,而用硬件電路實現(xiàn)JPEG2000或者其中的某些模塊,必然能夠減少JPEG200的執(zhí)行時間,因而具有重要的意義.本文首先簡單介紹了JPEG2000這一新的靜止圖像壓縮標(biāo)準(zhǔn),然后對算術(shù)編碼的原理及實現(xiàn)算法進行了深入的研究,并重點探討了JPEG2000中算術(shù)編碼的硬件實現(xiàn)問題,給出了一種硬件最優(yōu)化的算術(shù)編碼實現(xiàn)方案.最后使用硬件描述語言(Very High Speed Integrated Circuit Hardware Description Language,VHDL)在寄存器傳輸級(Register Transfer Level,RTL描述了該硬件最優(yōu)化的算術(shù)編碼實現(xiàn)方案,并以Altera 20K200E FPGA為基礎(chǔ),在Active-HDL環(huán)境中進行了功能仿真,在Quartus Ⅱ集成開發(fā)環(huán)境下完成了綜合以及后仿真,綜合得到的最高工作時鐘頻率達(dá)45.81MHz.在相同的輸入條件下,輸出結(jié)果表明,本文設(shè)計的硬件算術(shù)編碼器與實現(xiàn)JPEG2000的軟件:Jasper[2]中的算術(shù)編碼模塊相比,處理時間縮短了30﹪左右.因而本文的研究對于JPEG2000應(yīng)用于數(shù)字監(jiān)控系統(tǒng)等實際應(yīng)用有著重要的意義.
標(biāo)簽:
JPEG
2000
FPGA
算術(shù)編碼
上傳時間:
2013-05-16
上傳用戶:671145514
-
JPEG2000是由ISO/ITU-T組織下的IECJTC1/SC29/WG1小組制定的下一代靜止圖像壓縮標(biāo)準(zhǔn),其優(yōu)良的壓縮特性使得它將具有廣泛的應(yīng)用領(lǐng)域。JPEG2000算法非常復(fù)雜,圖像編碼過程占用了大量的處理器時間開銷和內(nèi)存開銷,因而通過對JPEG2000算法進行優(yōu)化并采用硬件電路來實現(xiàn)JPEG2000標(biāo)準(zhǔn)的部分或全部內(nèi)容,對加快編碼速度從而擴展其應(yīng)用領(lǐng)域有重要的意義。 本文的研究主要包括兩方面的內(nèi)容,其一是JPEG2000算術(shù)編碼器算法的研究與硬件設(shè)計,其二是JPEG2000碼率控制算法的研究與優(yōu)化算法的設(shè)計。在研究算術(shù)編碼器過程中,首先研究了JPEG2000中基于上下文的MQ算術(shù)編碼器的編碼原理和編碼流程,之后采用有限狀態(tài)機和二級流水線技術(shù),并在不影響關(guān)鍵路徑的情況下通過對算術(shù)編碼步驟優(yōu)化采用硬件描述語言對算術(shù)編碼器進行了設(shè)計,并通過了功能仿真與綜合。實驗證明該設(shè)計不但編碼速度快,而且流水線短,硬件設(shè)計的復(fù)雜度低且易于控制。 在研究碼率控制算法過程中,首先結(jié)合率失真理論建立了算法的數(shù)學(xué)模型,并驗證了該算法的有效性,之后深入分析了該數(shù)學(xué)模型的實現(xiàn)流程,找出影響算法效率的關(guān)鍵路徑。在對算法優(yōu)化時采用黃金分割點算法代替原來的二分查找法,并使用了碼塊R-D斜率最值記憶和碼率誤差控制算法。實驗證明,采用優(yōu)化算法在增加少量系統(tǒng)資源的情況下使得計算效率提高了60%以上。之后,分析了率失真理論與JPEG2000中PCRD-opt算法的具體實現(xiàn),又提出了一種失真更低的比特分配方案,即按照“失真/碼長”值從大到小通道編碼順序進行編碼,通過對該算法的仿真驗證,得出在固定碼率條件下新算法將產(chǎn)生更少的失真。
標(biāo)簽:
JPEG
2000
FPGA
標(biāo)準(zhǔn)
上傳時間:
2013-07-13
上傳用戶:long14578
-
JPEG2000是新一代的靜態(tài)圖像壓縮標(biāo)準(zhǔn),它相比JPEG有很多新的特性,如漸進傳輸和感興趣區(qū)域編碼等,因而它具有廣闊的應(yīng)用前景,特別是在數(shù)碼相機、PDA等便攜式設(shè)備中。 JPEG2000的核心主要包括小波變換和基于最優(yōu)化截斷點的嵌入式塊編碼(EBCOT)算法,其計算復(fù)雜度遠(yuǎn)遠(yuǎn)高于JPEG,完全采用軟件方案實現(xiàn)將會占用大量的處理器時間和內(nèi)存開銷,而且速度較慢,實時處理的能力較差。為了推廣JPEG2000在便攜式產(chǎn)品、消費類電子產(chǎn)品中的應(yīng)用,打開巨大的潛在市場,研究硬件實現(xiàn)的算法實時處理方案具有重要的應(yīng)用價值。 EBCOT算法是一個兩層的編碼引擎,其中的上下文編碼的運算量約占到總運算量的50%,是提高編碼速度的關(guān)鍵算法之一。由于上下文編碼大部分都是邏輯運算,沒有復(fù)雜的數(shù)學(xué)運算,但邏輯控制流程復(fù)雜繁瑣,對存儲器訪問頻繁,采用DSP或者其他的通用處理器通過指令控制實現(xiàn)該算法,未能顯著提高編碼速度。本文采用FPGA芯片,以電路邏輯的方式來實現(xiàn)該算法并進行優(yōu)化,在研究和分析了上下文編碼算法運算特點的基礎(chǔ)上,設(shè)計了列判斷和交錯存儲相結(jié)合的硬件實現(xiàn)方案,并采用硬件描述語言Verilog在寄存器傳輸級描述了相應(yīng)的硬件電路。通過功能仿真和邏輯綜合后,所獲得的上下文編碼模塊最大時鐘頻率為101MHz,且能在130ms內(nèi)完成對一幅512×512灰度圖像的編碼,性能比Jasper軟件中的實現(xiàn)方案提高了75%。 JPEG2000的一個重要特性是其具有漸進傳輸?shù)哪芰Γa流組織是獲得漸進傳輸特性的技術(shù)關(guān)鍵。碼流組織通過在輸出碼流中安排數(shù)據(jù)包的先后順序來實現(xiàn)漸進傳輸?shù)哪康摹1疚膶PEG2000中實現(xiàn)漸進傳輸?shù)臋C制進行了分析,并研究了碼流組織的算法實現(xiàn)。 為了對JPEG2000算法實現(xiàn)進行驗證,本文設(shè)計了基于FPGA和ARM的驗證實驗平臺,其中FPGA主要完成算法中運算量較大的小波變換、上下文編碼和算術(shù)編碼,而ARM處理器則完成碼流組織、數(shù)據(jù)打包以及和PC機的通信。本文在該平臺上對所設(shè)計的上下文編碼算法和碼流組織模塊的設(shè)計進行了驗證,實驗結(jié)果表明本文設(shè)計的算法模塊功能正確,并在一定程度上提高了編碼速度。
標(biāo)簽:
JPEG
2000
FPGA
編碼
上傳時間:
2013-04-24
上傳用戶:獨孤求源
-
JPEG2000是新一代圖像壓縮標(biāo)準(zhǔn),JPEG2000與傳統(tǒng)JPEG最大的不同,在于它放棄了JPEG所采用的以離散余弦變換(Discrete Cosine Transform)為主的區(qū)塊編碼方式,而采用以小波轉(zhuǎn)換(Wavelet Transform)為主的多解析編碼方式.離散小波變換算法是現(xiàn)代譜分析工具,在圖像處理與圖像分析領(lǐng)域正得到越來越廣泛的應(yīng)用.由于JPEG2000標(biāo)準(zhǔn)具有復(fù)雜的算法,全部用軟件來實現(xiàn)將會占用很大的處理器時間開銷和內(nèi)存開銷,尤其對于實時圖像傳輸和處理系統(tǒng),因而用硬件電路來實現(xiàn)JPEG2000標(biāo)準(zhǔn)的部分或全部,就具有重要的意義,本課題的目的就是用硬件電路來實現(xiàn)JPEG2000標(biāo)準(zhǔn)中的離散小波變換部分,論文研究的主要工作就是設(shè)計了一個符合JPEG2000標(biāo)準(zhǔn)的、高性能的多級二維離散小波變換的硬件電路.論文研究的內(nèi)容主要分為兩部分,第一部分首先分析了JPEG2000標(biāo)準(zhǔn)和離散小波變換的原理,重點研究了離散小波變換的快速算法,包括第一代小波變換所采用的卷積算法和第二代小波變換所采用的提升算法,然后具體分析了離散小波變換在JPEG2000中的具體實現(xiàn).論文第二部分對兩種離散小波變換快速算法的硬件實現(xiàn)進行了比較,并選擇卷積濾波算法作為硬件實現(xiàn)的對象,并采用Daubechies9/7小波基.然后具體設(shè)計了離散小波變換的各個模塊,所有的模塊都是有硬件描述語言(Verilog HDL)來實現(xiàn),經(jīng)過仿真和邏輯綜合,在一塊自行設(shè)計的FPGA開發(fā)板上進行了驗證.仿真和驗證的結(jié)果表明了該小波變換的硬件電路符合JPEG2000標(biāo)準(zhǔn),具有較高的速度和信噪比.
標(biāo)簽:
JPEG
2000
FPGA
小波變換
上傳時間:
2013-04-24
上傳用戶:h886166