亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

國嵌

  • 基于ARM的PDF417二維條碼識別

    條碼技術是隨通信技術,計算機技術的發(fā)展應運而生的自動識別技術的一種。根據二進制編碼規(guī)則對應形成的由對光反映率不同的條、空組成的圖形,經光電掃描識讀器掃描,將采集的信息經處理器進行處理,從而達到自動識別的目的。條碼技術自出現以來,得到了人們的普遍關注,發(fā)展十分迅速,已廣泛用于交通運輸、商業(yè)、醫(yī)療衛(wèi)生、制造業(yè)、倉儲業(yè)、郵電業(yè)等領域,極大的提高了數據采集和信息處理的速度,提高了工作效率,并為管理的科學化、信息化和現代化作出了貢獻。目前常用的是一維條碼,但一維條碼最大的弱點就是表征的信息量是有限的,需要依賴外部數據庫支持,離開這個數據庫條碼本身就沒有意義了。二維條碼克服了這一弱點,它是在一維條碼基礎上形成的高密度、高信息量的條碼,可以將大量信息在小區(qū)域內編碼,它本身就是一個完整的數據文件,是實現證件、卡片等信息存儲、攜帶并可以通過機器自動識讀的理想方法。 本課題采用流行的嵌入式技術,采用S3C44BOX作為二維條碼PDF417識別器的數據采集終端,該終端內嵌μC/OS-Ⅱ操作系統(tǒng),將應用分解成多任務,簡化了應用系統(tǒng)軟件設計;使控制系統(tǒng)的實時性得到了保證,提高了系統(tǒng)的可靠性和穩(wěn)定性;同時也增強了系統(tǒng)的可擴展性和產品開發(fā)的可延續(xù)性。 本課題的主要任務是PDF417(Portable Data File)二維條碼圖像的識別。先由掃描儀或照相機獲取二維條碼的原始圖像,再由PC(Personal Computer)計算機中的圖象處理程序對圖象數據進行處理,然后在條碼中定位單個碼字符號的圖像,利用算法識別出單個碼字符號。本文在條碼圖像的預處理方面進行了算法改進,取得了較好的成果,能夠有效的去掉干擾噪聲和圖像定位。通過實驗結果表明:本課題研究的二維條碼識別系統(tǒng)是比較令人滿意的。

    標簽: ARM 417 二維條碼

    上傳時間: 2013-08-01

    上傳用戶:caiiicc

  • TMS320LF2407 DSP控制器的串行通信設計

    TI公司的TMS320LF2407型DSP微控制器內嵌的異步串行口(SCI)支持CPU與其它使用標準格式的異步外設之間的數字通訊,通過RS-232接口可以方便地進行DSP之間或與PC機之間的異步通信。而串行外設接口(SPI)是一個高速同步串行輸入/輸出(I/O)端口,常用于DSP控制器和外部器件或其它控制器間的通訊。本設計正是通過TMS320LF2407所帶有的SCI模塊進行兩臺DSP的數據傳輸通信。同時還利用了DSP2407的SPI模塊和I/O口作了顯示以及鍵盤擴展電路,以便能實時監(jiān)控數據的收發(fā)。此實例電路結構簡單易懂,非常適合剛接觸DSP的初學者使用,具有很好的參考價值。

    標簽: 2407 TMS 320 DSP

    上傳時間: 2013-07-01

    上傳用戶:huyanju

  • 基于ARM的嵌入式強實時內核設計

    隨著國內工業(yè)化、數字化的迅速發(fā)展,嵌入式開發(fā)在IT行業(yè)中的重要性越來越顯著。嵌入式開發(fā)領域對產品的功能性、穩(wěn)定性、實時性等方面的要求也越來越高。 采用嵌入式實時操作系統(tǒng)作為開發(fā)平臺,以高性能的嵌入式處理器為工業(yè)控制等領域的主控制器可以有效地提高系統(tǒng)的可靠性、實時性、和軟件編程的靈活性。在嵌入式處理器方面,ARM構架已經在高性能、低功耗、低成本的嵌入式領域里占領先地位。而在嵌入式操作系統(tǒng)方面,適合國內發(fā)展方向的解決方案以及系統(tǒng)基礎結構方面并不理想。首先,國外成熟的嵌入式實時操作系統(tǒng)大都成本高、結構復雜,不適合強實時應用;其次,因大部分實時操作系統(tǒng)不公開源碼,使開發(fā)的產品存在安全隱患。而類似μC/OS-II的小型強實時嵌入式操作系統(tǒng)內核雖然具有低成本、易控制、小規(guī)模、高性能等特性,但這類系統(tǒng)的基礎較為薄弱,面臨產品化和商業(yè)化還有一定的距離。 本文針對這種情況,結合現有的操作系統(tǒng)內核理論及嵌入式強實時系統(tǒng)的特殊需求,特別是對μC/OS-Ⅱ的研究分析基礎上,面向強實時應用,設計、構造了一種適合在32位ARM處理器環(huán)境下使用的內核。這樣做的目的是為了提供一個基礎牢固、值得信賴的基本平臺。 本文研究工作主要集中在以下幾個方面: 針對嵌入式環(huán)境中高效、簡潔、易擴展、易剪裁的要求,對內核體系結構框架進行了設計。內核整體上采用分層結構,在各層中采用功能相對獨立的模塊:在最底層借鑒微核的原理,只提供最基本的功能模塊。 針對系統(tǒng)快速和穩(wěn)定的實時響應能力需求,為IRQ中斷建立了統(tǒng)一的中斷入口,采用合理的半嵌套工作方式;保留FIQ為不可屏蔽中斷,在快速反應場合使用;引入中斷分段處理機制解決中斷和任務的ITC機制共享,需要硬保護機制相互協(xié)調所引起的硬保護機制被隱性地泛濫使用問題。 針對應用提出的系統(tǒng)行為的可預測性需求,在調度算法方面采用基于優(yōu)先級位圖的搶占閾值調度算法,提高了處理器的利用率和任務集合的可調度性,減少了內核存儲開銷;在共享資源訪問控制方面,以優(yōu)先級天花板協(xié)議為依據,使用互斥事件解決優(yōu)先級反轉和死鎖問題的發(fā)生。 為了保障系統(tǒng)的強實時性能,本文還對內核的時鐘管理、內存管理等方面進行了設計。最后,通過實時性能測試,結果表明該實時內核有很好的強實時特性。

    標簽: ARM 嵌入式 內核設計

    上傳時間: 2013-04-24

    上傳用戶:alia

  • 基于ARM嵌入式系統(tǒng)的智能渦流探傷儀的研制

    無線數據傳輸是指終端和監(jiān)控中心通過無線網絡的方式進行數據通信。本文以ARM處理器S3C2440A為核心搭建硬件平臺,選用Linux作為嵌入式操作系統(tǒng),實現了基于CDMA網絡的無線數據傳輸系統(tǒng)。 系統(tǒng)以ARM920T微處理器芯片S3C2440A和CDMA模塊Q2438F為實現核心。論文首先研究了基于S3C2440A微處理器的嵌入式系統(tǒng)硬件平臺的架構,詳細分析了ARM最小系統(tǒng)中各個功能組成模塊;然后建立了嵌入式系統(tǒng)開發(fā)的arm-linux-gcc交叉編譯環(huán)境,重點研究了Bootloader和Linux內核的配置與編譯,并且在硬件平臺上移植了Linux操作系統(tǒng)。在ARM嵌入式Linux開發(fā)平臺上,研究了基于Video4Linux的USB攝像頭采集圖像的解決方案,即在Linux內核中加載Video4Linux模塊,通過V4L模塊提供的編程接口,操作USB攝像頭設備文件/dev/video0,并且采用內存映射方式截取視頻,完成了圖像采集的軟件設計。此外,論文還研究了在Linux環(huán)境下PPP協(xié)議撥號上網的實現方法,即通過AT指令初始化CDMA模塊,使之附在CDMA網絡上,通過編寫腳本程序的方法建立PPP連接,獲得網絡運營商ISP動態(tài)分配給數據傳輸終端的IP地址,從而實現了無線模塊撥號上網功能。在無線終端通過PPP撥號上網后,采用了客戶端/服務器端模式,運行套接字(Socket)應用程序,將設備采集到的圖像數據通過CDMA網絡后再經過Internet傳送到監(jiān)控中心,實現了傳輸終端和監(jiān)控中心之間的數據的發(fā)送與接收。 論文研究和實現的基于ARM嵌入式Linux和CDMA網絡的無線數據傳輸系統(tǒng)滿足設計要求,達到了預期目標。終端內嵌TCP/IP協(xié)議,可以通過CDMA網絡連接到互聯(lián)網,數據傳輸實時性強,為用戶提供透明的數據傳輸通道。相比于傳統(tǒng)的傳輸系統(tǒng),它具有高可靠性、組網方便、可遠程控制等特點,因此在電力自動化、環(huán)保、交通監(jiān)控等領域有著廣泛的應用,特別適用于移動環(huán)境、難于布線的場所和邊遠地區(qū)。

    標簽: ARM 嵌入式系統(tǒng) 儀的研制 渦流

    上傳時間: 2013-06-11

    上傳用戶:gaojiao1999

  • 基于ARMuClinux的遠程監(jiān)控系統(tǒng)

    將嵌入式系統(tǒng)接入Internet已經成為嵌入式系統(tǒng)未來的發(fā)展趨勢,基于ARM嵌入式系統(tǒng)實現Internet技術在遠程監(jiān)控領域中的應用,為嵌入式系統(tǒng)和監(jiān)控行業(yè)的發(fā)展起著積極推動的作用。 本文利用32位ARM微處理器和uClinux操作系統(tǒng)為核心的嵌入式開發(fā)技術實現嵌入式應用系統(tǒng)與Internet的結合,主要從嵌入式系統(tǒng)的硬件開發(fā)和軟件開發(fā)兩個方面介紹遠程監(jiān)控系統(tǒng)特定應用的實現。嵌入式系統(tǒng)的硬件平臺是由ARM7TDMI體系結構的S3C44BOX微處理器和存儲器模塊、以太網接口模塊、ADC模塊等外圍設備來構成。通過移植Bootloader和uClinux操作系統(tǒng),開發(fā)以太網、ADC、RTC設備驅動程序以及嵌入式Web服務器、SMTP客戶機、嵌入式網關等應用程序,完成系統(tǒng)的軟件部分。其中,利用以太網驅動程序可實現嵌入式系統(tǒng)的獨立接入Internet功能,執(zhí)行ADC驅動程序可對設備進行控制完成數據采集任務。系統(tǒng)通過內嵌的Web服務器和公共網關接口CGI程序,實現與遠程Web客戶的交互,響應客戶下達的各種監(jiān)控命令,如上傳采集的數據,修改設備參數,以及啟動SMTP客戶機發(fā)送E-mail等。 本文以遠程監(jiān)控應用的需求為出發(fā)點,以Web技術為主要手段,實現了嵌入式系統(tǒng)的網絡化,完成了嵌入式設備的遠程控制和訪問功能,不僅符合嵌入式系統(tǒng)開發(fā)的特殊要求,而且對監(jiān)控行業(yè)應用范圍的擴展以及應用水平的提高有著重要意義。

    標簽: ARMuClinux 遠程監(jiān)控系統(tǒng)

    上傳時間: 2013-07-01

    上傳用戶:hank

  • FPGA內嵌200MHz低噪聲鎖相環(huán)時鐘發(fā)生器

    FPGA器件在通信、消費類電子等領域應用越來越廣泛,隨著FPGA規(guī)模的增大、功能的加強對時鐘的要求也越來越高。在FPGA中嵌入時鐘發(fā)生器對解決該問題是一個不錯的選擇。本論文首先,描述并分析了電荷泵鎖相環(huán)時鐘發(fā)生器的體系結構、組成單元及各單元的非理想特性;然后討論并分析了電荷泵鎖相環(huán)的小信號特性和瞬態(tài)特性;并給出了電荷泵鎖相環(huán)器件參數的計算表達式。其次,研究了環(huán)形振蕩器和鎖相環(huán)的相位噪聲特性。由于噪聲性能是時鐘發(fā)生器設計中的關鍵指標,本工作對此進行了較為詳細的分析。相位噪聲和抖動是衡量時鐘信號的兩個主要指標。文中從理論上推導了一階鎖相環(huán)的噪聲特性,并建立了由噪聲分析抖動和由抖動分析噪聲的解析表達式關系,并討論了環(huán)路低噪聲設計的基本原則。在前面討論和分析的基礎上,利用Hynix0.35umCMOS工藝設計了200MHz電荷泵鎖相環(huán)時鐘發(fā)生器,并進行了仿真。設計中環(huán)形振蕩器的延遲單元采用replica偏置結構,把延遲單元輸出擺幅限定在確定范圍,尾電流源采用cascode結構,增強電路對電源和襯底噪聲的抑制作用。通過增加限流管,改善電荷泵中的開關的非理想特性。

    標簽: FPGA 200 MHz 內嵌

    上傳時間: 2013-04-24

    上傳用戶:變形金剛

  • 可重構FPGA通訊糾錯進化電路及其實現

    ASIC對產品成本和靈活性有一定的要求.基于MCU方式的ASIC具有較高的靈活性和較低的成本,然而抗干擾性和可靠性相對較低,運算速度也受到限制.常規(guī)ASIC的硬件具有速度優(yōu)勢和較高的可靠性及抗干擾能力,然而不是靈活性較差,就是成本較高.與傳統(tǒng)硬件(CHW)相比,具有一定可配置特性的場可編程門陣列(FPGA)的出現,使建立在可再配置硬件基礎上的進化硬件(EHW)成為智能硬件電路設計的一種新方法.作為進化算法和可編程器件技術相結合的產物,可重構FPGA的研究屬于EHW的研究范疇,是研究EHW的一種具體的實現方法.論文認為面向分類的專用類可重構FPGA(ASR-FPGA)的研究,可使可重構電路粒度劃分的針對性更強、設計更易實現.論文研究的可重構FPGA的BCH通訊糾錯碼進化電路是一類ASR-FPGA電路的具體方法,具有一定的實用價值.論文所做的工作主要包括:(1)BCH編譯碼電路的設計——求取實驗用BCH碼的生成多項式和校驗多項式及其相應的矩陣并構造實驗用BCH碼;(2)建立基于可重構FPGA的基核——構造具有可重構特性的硬件功能單元,以此作為可重構BCH碼電路的設計基礎;(3)構造實現可重構BCH糾錯碼電路的方法——建立可重構糾錯碼硬件電路算法并進行實驗驗證;(4)在可重構糾錯碼電路基礎上,構造進化硬件控制功能塊的結構,完成各進化RLA控制模塊的驗證和實現.課題是將可重構BCH碼的編譯碼電路的實現作為一類ASR-FPGA的研究目標,主要成果是根據可編程邏輯電路的特點,選擇一種可編程樹的電路模型,并將它作為可重構FPGA電路的基核T;通過對循環(huán)BCH糾錯碼的構造原理和電路結構的研究,將基核模型擴展為能滿足糾錯碼電路需要的糾錯碼基本功能單元T;以T作為再劃分的基本單元,對FPGA進行"格式化",使T規(guī)則排列在FPGA上,通過對T的控制端的不同配置來實現糾錯碼的各個功能單元;在可重構基核的基礎上提出了糾錯碼重構電路的嵌套式GA理論模型,將嵌套式GA的染色體串作為進化硬件描述語言,通過轉換為相應的VHDL語言描述以實現硬件電路;采用RLA模型的有限狀態(tài)機FSM方式實現了可重構糾錯碼電路的EHW的各個控制功能塊.在實驗方面,利用Xilinx FPGA開發(fā)系統(tǒng)中的VHDL語言和電路圖相結合的設計方法建立了循環(huán)糾錯碼基核單元的可重構模型,進行循環(huán)糾錯BCH碼的電路和功能仿真,在Xilinx公司的Virtex600E芯片進行了FPGA實現.課題在研究模型上選取的是比較基本的BCH糾錯碼電路,立足于解決基于可重構FPGA核的設計的基本問題.課題的研究成果及其總結的一套ASR-FPGA進化硬件電路的設計方法對實際的進化硬件設計具有一定的實際指導意義,提出的基于專用類基核FPGA電路結構的研究方法為新型進化硬件的器件結構的設計也可提供一種借鑒.

    標簽: FPGA 可重構 通訊 糾錯

    上傳時間: 2013-07-01

    上傳用戶:myworkpost

  • 軟件無線電調制解調系統(tǒng)的研究及其FPGA實現

    軟件無線電是二十世紀九十年代提出的一種實現無線通信的體系結構,被認為是繼模擬通信、數字通信之后的第三代無線電通信技術。它的中心思想是:構造一個開放性、標準化、模塊化的通用硬件平臺,并使寬帶模數和數模轉換器盡可能靠近天線,從而將各種功能,如工作頻段、調制解調類型、數據格式、加密模式、通信協(xié)議等用軟件來完成。 本論文首先介紹了軟件無線電的基本原理和三種結構形式,綜述了軟件無線電的幾項關鍵技術及其最新研究進展。其中調制解調模塊是軟件無線電系統(tǒng)中的重要部分,集中體現了軟件無線電最顯著的優(yōu)點——靈活性。目前這一部分的技術實現手段多種多樣。隨著近幾年來芯片制造工藝的飛速發(fā)展,可編程器件FPGA以其高速的處理性能、高容量和靈活的可重構能力,成為實現軟件無線電技術的重要手段。 本論文調制解調系統(tǒng)的設計,選擇有代表性的16QAM和QPSK兩種方式作為研究對象,采用SystemView軟件作為系統(tǒng)級開發(fā)工具進行集成化設計。在實現系統(tǒng)仿真和FPGA整體規(guī)劃后,著重分析用VHDL實現其中關鍵模塊以及利用嵌入FPGA的CPU核控制調制解調方式轉換的方法。同時,在設計中成功地調用了Xilinx公司的IP核,實現了設計復用。由于FPGA內部邏輯可以根據需要進行重構,因而硬件的調試和升級變得很容易,而內嵌CPU使信號處理過程可以用軟件進行控制,充分體現了軟件無線電的靈活性。 通過本論文的研究,初步驗證了在FPGA內實現數字調制解調過程及控制的技術可行性和應用的靈活性,并對將來的擴展問題進行了研究和討論,為實現完整的軟件無線電系統(tǒng)奠定了基礎。

    標簽: FPGA 軟件無線電 調制解調

    上傳時間: 2013-04-24

    上傳用戶:libenshu01

  • 手把手教你學AVR單片機C程序設計實驗程序

    目錄 第1章 概述 1.1 采用C語言提高編制單片機應用程序的效率 1.2 C語言具有突出的優(yōu)點 1.3 AvR單片機簡介 1.4 AvR單片機的C編譯器簡介 第2章 學習AVR單片機C程序設計所用的軟件及實驗器材介紹 2.1 IAR Enlbedded Workbench IDE C語言編譯器 2.2 AVR Studio集成開發(fā)環(huán)境 2.3 PonyProg2000下載軟件及SL—ISP下載軟件 2.4 AVR DEM0單片機綜合實驗板 2.5 AvR單片機JTAG仿真器 2.6 并口下載器 2.7 通用型多功能USB編程器 第3章 AvR單片機開發(fā)軟件的安裝及第一個入門程序 3.1 安裝IAR for AVR 4.30集成開發(fā)環(huán)境 3.2 安裝AVR Studio集成開發(fā)環(huán)境 3.3 安裝PonyProg2000下載軟件 3.4 安裝SLISP下載軟件 3.5 AvR單片機開發(fā)過程 3.6 第一個AVR入門程序 第4章 AVR單片機的主要特性及基本結構 4.1 ATMEGA16(L)單片機的產品特性 4.2 ATMEGA16(L)單片機的基本組成及引腳配置 4.3 AvR單片機的CPU內核 4.4 AvR的存儲器 4.5 系統(tǒng)時鐘及時鐘選項 4.6 電源管理及睡眠模式 4.7 系統(tǒng)控制和復位 4.8 中斷 第5章 C語言基礎知識 5.1 C語言的標識符與關鍵字 5.2 數據類型 5.3 AVR單片機的數據存儲空間 5.4 常量、變量及存儲方式 5.5 數組 5.6 C語言的運算 5.7 流程控制 5.8 函數 5.9 指針 5.10 結構體 5.11 共用體 5.12 中斷函數 第6章 ATMEGA16(L)的I/O端口使用 6.1 ATMEGAl6(L)的I/O端口 6.2 ATMEGAl6(L)中4組通用數字I/O端口的應用設置 6.3 ATMEGA16(L)的I/O端口使用注意事項 6.4 ATMEGAl6(L)PB口輸出實驗 6.5 8位數碼管測試 6.6 獨立式按鍵開關的使用 6.7 發(fā)光二極管的移動控制(跑馬燈實驗) 6.8 0~99數字的加減控制 6.9 4×4行列式按鍵開關的使用 第7章 ATMEGAl6(L)的中斷系統(tǒng)使用 7.1 ATMEGA16(L)的中斷系統(tǒng) 7.2 相關的中斷控制寄存器 7.3 INT1外部中斷實驗 7.4 INTO/INTl中斷計數實驗 7.5 INTO/INTl中斷嵌套實驗 7.6 2路防盜報警器實驗 7.7 低功耗睡眠模式下的按鍵中斷 7.8 4×4行列式按鍵的睡眠模式中斷喚醒設計 第8章 ATMEGAl6(L)驅動16×2點陣字符液晶模塊 8.1 16×2點陣字符液晶顯示器概述 8.2 液晶顯示器的突出優(yōu)點 8.3 16×2字符型液晶顯示模塊(LCM)特性 8.4 16×2字符型液晶顯示模塊(LCM)引腳及功能 8.5 16×2字符型液晶顯示模塊(LCM)的內部結構 8.6 液晶顯示控制驅動集成電路HD44780特點 8.7 HD44780工作原理 8.8 LCD控制器指令 8.9 LCM工作時序 8.10 8位數據傳送的ATMEGAl6(L)驅動16×2點陣字符液晶模塊的子函數 8.11 8位數據傳送的16×2 LCM演示程序1 8.12 8位數據傳送的16×2 LCM演示程序2 8.13 4位數據傳送的ATMEGA16(L)驅動16×2點陣字符液晶模塊的子函數 8.14 4位數據傳送的16×2 LCM演示程序 第9章 ATMEGA16(L)的定時/計數器 9.1 預分頻器和多路選擇器 9.2 8位定時/計時器T/C0 9.3 8位定時/計數器0的寄存器 9.4 16位定時/計數器T/C1 9.5 16位定時/計數器1的寄存器 9.6 8位定時/計數器T/C2 9.7 8位T/C2的寄存器 9.8 ICC6.31A C語言編譯器安裝 9.9 定時/計數器1的計時實驗 9.10 定時/計數器0的中斷實驗 9.11 4位顯示秒表實驗 9.12 比較匹配中斷及定時溢出中斷的測試實驗 9.13 PWM測試實驗 9.14 0~5 V數字電壓調整器 9.15 定時器(計數器)0的計數實驗 9.16 定時/計數器1的輸入捕獲實驗 ......

    標簽: AVR 手把手 單片機 C程序

    上傳時間: 2013-07-30

    上傳用戶:yepeng139

  • 指紋識別算法的研究及基于FPGA的硬件實現

    隨著圖像處理和模式識別技術的進步,基于生物特征的識別技術成為蓬勃發(fā)展的高技術之一,根據IBG(InternationalBiometricGroup)組織對生物特征市場的統(tǒng)計和預測,該領域的收入的年增長率30-50%,到2008年,全球總收入將達到46.39億美元。而基于指紋特征的識別技術由于其獨特的可靠性,穩(wěn)定性,方便快捷的特點,恰好符合了市場的需求。目前指紋識別技術是生物識別領域中應用最廣泛的識別技術,也是研究與應用的一個熱點。 SOPC片上可編程系統(tǒng)和嵌入式系統(tǒng)是當前電子設計領域中最熱門的概念。NiosⅡ是Altera公司開發(fā)的一種采用流水線技術、單指令流的RISC嵌入式處理器軟核,可以將它嵌入FPGA內部,與用戶自定義邏輯結合構成一個基于FPGA的片上系統(tǒng)。與嵌入式硬核相比較,嵌入式軟核具有更大的靈活性。而FPGA的高速性、恰恰滿足了指紋識別系統(tǒng)對速度的要求。 本文對指紋識別技術中各個環(huán)節(jié)的算法進行了較為深入的研究,結合NiosⅡ嵌入式處理器的特點,對算法進行了合理的選擇與優(yōu)化,形成了一套完整的指紋識別算法,并提出了一種基于FPGA的指紋識別系統(tǒng)硬件設計方案。 論文的內容主要包括以下幾個方面: 1、對指紋圖像預處理、后處理和匹配算法進行了改進,提高了算法的性能;設計了一種適用于快速匹配的指紋特征數據結構;提出了一套基于特征點匹配的指紋識別算法。實驗結果表明該算法速度快、誤識率較低、可靠性較高,可以滿足實用的要求。 2、本著增加系統(tǒng)集成度、減小系統(tǒng)體積、提高便攜性、降低功耗和成本,同時提升系統(tǒng)的性能的原則,使用Altera公司提供的外圍設備IP核配合NiosⅡ處理器軟核搭建了一個單片嵌入式系統(tǒng),然后以內嵌NiosⅡ軟核的FPGA和FPS200指紋采集器為核心芯片,外配片外RAM和Flash存儲器以及小鍵盤和LCD顯示屏等器件,設計了一個便攜式指紋識別系統(tǒng),提出了一套基于FPGA的硬件設計方案。 3、利用NiosⅡ開發(fā)板對硬件設計方案進行了初步的驗證,實現了指紋采集芯片FPS200與FPGA的接口,并進行了算法的移植。 實驗結果表明本文所提出的系統(tǒng)設計方案是可行的。基于FPGA的自動指紋識別系統(tǒng)在速度、功耗、體積、擴展性方面有著獨特的優(yōu)勢,具有廣闊的發(fā)展空間。最后提出了對這一設計繼續(xù)改進的思路和下一步研究的內容。

    標簽: FPGA 指紋識別 法的研究 硬件實現

    上傳時間: 2013-07-28

    上傳用戶:hxy200501

主站蜘蛛池模板: 阿勒泰市| 麦盖提县| 楚雄市| 屏东市| 肃宁县| 德保县| 安康市| 孝义市| 穆棱市| 凌源市| 霸州市| 甘孜县| 舞钢市| 镇平县| 德阳市| 阜康市| 潜江市| 苍南县| 乾安县| 阿勒泰市| 锡林郭勒盟| 万荣县| 宝山区| 炉霍县| 惠州市| 扎赉特旗| 隆安县| 三门峡市| 华蓥市| 友谊县| 阳山县| 松阳县| 广宁县| 西乌珠穆沁旗| 石景山区| 灌南县| 阿拉善左旗| 旬阳县| 怀远县| 宜城市| 正镶白旗|