亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

圖像銳化算法

  • 橢圓曲線密碼體制的數(shù)字簽名算法

    隨著計算機運算速度的提高和計算機網(wǎng)絡(luò)的發(fā)展,基于離散對數(shù)問題和大整數(shù)因子分解問題的數(shù)字簽名算法越來越不能滿足信息安全的需要。為了滿足信息安全的要求,安全性依賴于橢圓曲線離散對數(shù)困難問題(ECDLP)的橢圓曲線密碼體制是當(dāng)前密碼學(xué)界研究的熱點之一?,F(xiàn)有的求解ECDLP的算法都是全指數(shù)時間復(fù)雜度的算法。由于專用集成電路具有速度快、性能好、安全性高等優(yōu)勢,使得采用專用集成電路來實現(xiàn)橢圓曲線密碼體制己成為主要趨勢。因此,本課題著眼于應(yīng)用,針對基于橢圓曲線數(shù)字簽名算法的FPGA實現(xiàn)進行了較為深入的探討與研究。 本課題從實際應(yīng)用的需要出發(fā),以初等數(shù)論、有限域理論、數(shù)字簽名技術(shù)和橢圓曲線理論為依據(jù),確定了如下基于橢圓曲線數(shù)字簽名算法的硬件實現(xiàn)方案:首先,對實現(xiàn)基于橢圓曲線數(shù)字簽名算法所需的算法和技術(shù)進行了剖析和系統(tǒng)設(shè)計。然后,按照層次化、模塊化的設(shè)計思想,在Xinlinx公司的ISE 7.1工具中,采用硬件描述語言VHDL作為設(shè)計輸入,對各運算器和控制模塊進行電路設(shè)計;采用Menter公司的ModelSim SE 6.2b工具對之進行功能仿真,以保證底層設(shè)計的正確性。最后,在確保每個模塊的設(shè)計正確的前提下,完成電路的總體設(shè)計,再進行總體設(shè)計的仿真與測試。 本課題對Schnorr數(shù)字簽名算法的改進,實現(xiàn)了比未改進前的Schnorr數(shù)字簽名算法平均節(jié)省三分之一的運行時間。對基于橢圓曲線數(shù)字簽名算法的設(shè)計也獲得了良好的指標(biāo):產(chǎn)生簽名只需要1ms多的時間,驗證簽名也需要不到3ms。本課題的研究對實現(xiàn)電子交易安全方面有重要的作用,尤其是在密鑰分配、電子貨幣、電子證券、電子商務(wù)和電子政務(wù)等領(lǐng)域都有重要的應(yīng)用價值,其成果具有廣泛的應(yīng)用前景。

    標(biāo)簽: 橢圓曲線 密碼體制 數(shù)字簽名算法

    上傳時間: 2013-04-24

    上傳用戶:獨孤求源

  • 基于FPGA的遺傳算法的硬件實現(xiàn)

    遺傳算法是一種基于自然選擇原理的優(yōu)化算法,在很多領(lǐng)域有著廣泛的應(yīng)用。但是,遺傳算法使用計算機軟件實現(xiàn)時,會隨著問題復(fù)雜度和求解精度要求的提高,產(chǎn)生很大的計算延時,這種計算的延時限制了遺傳算法在很多實時性要求較高場合的應(yīng)用。為了提升運行速度,可以使用FPGA作為硬件平臺,設(shè)計數(shù)字系統(tǒng)完成遺傳算法。和軟件實現(xiàn)相比,硬件實現(xiàn)盡管在實時性和并行性方面具有很大優(yōu)勢,但同時會導(dǎo)致系統(tǒng)的靈活性不足、通用性不強。本文針對上述矛盾,使用基于功能的模塊化思想,將基于FPGA的遺傳算法硬件平臺劃分成兩類模塊:系統(tǒng)功能模塊和算子功能模塊。針對不同問題,可以在保持系統(tǒng)功能模塊不變的前提下,選擇不同的遺傳算子功能模塊完成所需要的優(yōu)化運算。本文基于Xilinx公司的Virtex5系列FPGA平臺,使用VerilogHDL語言實現(xiàn)了偽隨機數(shù)發(fā)生模塊、隨機數(shù)接口模塊、存儲器接口/控制模塊和系統(tǒng)控制模塊等系統(tǒng)功能模塊,以及基本位交叉算子模塊、PMX交叉算子模塊、基本位變異算子模塊、交換變異算子模塊和逆轉(zhuǎn)變異算子模塊等遺傳算法功能模塊,構(gòu)建了系統(tǒng)功能構(gòu)架和遺傳算子庫。該設(shè)計方法不僅使遺傳算法平臺在解決問題時具有更高的靈活性和通用性,而且維持了系統(tǒng)架構(gòu)的穩(wěn)定。本文設(shè)計了多峰值、不連續(xù)、不可導(dǎo)函數(shù)的極值問題和16座城市的旅行商問題 (TSP)對遺傳算法硬件平臺進行了測試。根據(jù)測試結(jié)果,該硬件平臺表現(xiàn)良好,所求取的最優(yōu)解誤差均在1%以內(nèi)。相對于軟件實現(xiàn),該系統(tǒng)在求解一些復(fù)雜問題時,速度可以提高2個數(shù)量級。最后,本文使用FPGA實現(xiàn)了粗粒度并行遺傳算法模型,并用于 TSP問題的求解。將硬件平臺的運行速度在上述基礎(chǔ)上提高了近1倍,取得了顯著的效果。關(guān)鍵詞:遺傳算法,硬件實現(xiàn),并行設(shè)計,F(xiàn)PGA,TSP

    標(biāo)簽: FPGA 算法 硬件實現(xiàn)

    上傳時間: 2013-06-15

    上傳用戶:hakim

  • 基于FPGA技術(shù)的數(shù)控插補器算法

    本課題涉及先進的FPGA技術(shù)引入到數(shù)控插補時某些算法的改進,主要目的是更好的利用FPGA具有系統(tǒng)芯片化、高可靠性、開發(fā)設(shè)計周期短等特點,及具有系統(tǒng)內(nèi)可再編程的性能,來解決目前軟件插補速度慢而硬件插補設(shè)計復(fù)雜、調(diào)整和修...

    標(biāo)簽: FPGA 數(shù)控 算法

    上傳時間: 2013-04-24

    上傳用戶:gjzeus

  • 基于CCSDS算法的星載圖像壓縮系統(tǒng)

    CCSDS組織(空間數(shù)據(jù)系統(tǒng)咨詢委員會)于2005年公布了新的圖像壓縮標(biāo)準(zhǔn),該標(biāo)準(zhǔn)算法采用基于小波變換的比特平面編碼方法,支持無損有損壓縮編碼和精確碼率控制并具有較好的抗誤碼能力和非常高的圖像壓縮性能,能滿足實際應(yīng)用中的多種需求。同時該算法具有較低的算法復(fù)雜度,易于低功耗硬件實現(xiàn),并且對航天圖像具有較高的適應(yīng)性,因此,在航天應(yīng)用方面具有廣闊的前景。    本論文主要針對CCSDS圖像壓縮算法的FPGA硬件實現(xiàn),在有限的硬件資源下,提出高速高效的CCSDS圖像壓縮編碼器設(shè)計方案并在已有的FPGA硬件平臺上加以實現(xiàn)。本文首先對CCSDS圖像壓縮算法的編碼原理進行詳細(xì)介紹;然后提出DWT、BPE和碼流組織這三大模塊的并行化硬件實現(xiàn)方案,并給出了進行批量仿真測試的仿真平臺設(shè)計方案。最后在Xilinx VIRTEX-II FPGA平臺上經(jīng)過成功驗證,測試結(jié)果表明系統(tǒng)各項技術(shù)指標(biāo)可滿足星載圖像壓縮的要求。

    標(biāo)簽: CCSDS 算法 星載 圖像壓縮系統(tǒng)

    上傳時間: 2013-06-13

    上傳用戶:wanghui2438

  • 神經(jīng)網(wǎng)絡(luò)PID飛行控制算法的FPGA實現(xiàn)

    神經(jīng)網(wǎng)絡(luò)控制算法作為一種比較成熟的智能控制算法,在空空導(dǎo)彈的理論研究中也得到了很多應(yīng)用,但它的實際應(yīng)用通常是通過軟件實現(xiàn)的,而軟件實現(xiàn)是串行執(zhí)行指令,運行速度慢,可靠性低,很難滿足實際導(dǎo)彈制導(dǎo)系統(tǒng)實時性的要求??刂扑惴ㄓ布崿F(xiàn)的最大特點就是可提高控制算法的實時運算速度和可靠性。本課題針對導(dǎo)彈制導(dǎo)系統(tǒng),以FPGA為硬件平臺研究神經(jīng)網(wǎng)絡(luò)控制算法的硬件實現(xiàn)。本文首先對BP神經(jīng)網(wǎng)絡(luò)算法思想進行了深入分析,并對BP網(wǎng)絡(luò)的各個階段進行了理論推導(dǎo),最后對BP神經(jīng)網(wǎng)絡(luò)PID飛行控制算法進行了研究和總結(jié),為硬件實現(xiàn)提供了理論基礎(chǔ)?;趯ι鲜隼碚摰纳钊胙芯亢头治?,本文提出了一種適合FPGA實現(xiàn)該神經(jīng)網(wǎng)絡(luò)控制算法的硬件實現(xiàn)模型。在該模型中,神經(jīng)網(wǎng)絡(luò)各層之間采用串行執(zhí)行數(shù)據(jù)方式,層間則采用并行運行方式,可有效提高系統(tǒng)的運算速度。由于模塊化、層次化的自頂向下的模塊化設(shè)計方法可有效減少錯誤的產(chǎn)生,是設(shè)計復(fù)雜大規(guī)模系統(tǒng)的理想設(shè)計方法。本文采用了此設(shè)計方法,通過把系統(tǒng)模塊化,對各個子模塊分別用VHDL硬件描述語言進行描述,并基于QUARTUS II軟件開發(fā)平臺進行綜合和仿真,直到達到研究設(shè)計要求。最后將仿真程序源代碼下載配置到具體的Cyclone II系列EP2C70 FPGA芯片中,應(yīng)用于某實際導(dǎo)彈控制系統(tǒng)的研究。理論分析和實驗結(jié)果表明該神經(jīng)網(wǎng)絡(luò)飛行控制算法的FPGA硬件實現(xiàn)是有效可行的,可滿足系統(tǒng)實時性的要求,為制導(dǎo)系統(tǒng)的實際工程實現(xiàn)提供了基礎(chǔ)。

    標(biāo)簽: FPGA PID 神經(jīng)網(wǎng)絡(luò) 飛行控制

    上傳時間: 2013-04-24

    上傳用戶:冇尾飛鉈

  • 基于DSP的AdaBoost人臉檢測算法實現(xiàn)

    ·摘要:  為解決人臉檢測實時性問題,提出了基于DSP實現(xiàn)人臉檢測算法.改進了AdaBoost人臉檢測算法,在層次型AdaBoost檢測算法的基礎(chǔ)上,改進了特征定義方式,提出模糊層次型人臉檢測器結(jié)構(gòu).介紹了TI公司的DSP芯片及其外圍電路,描述了系統(tǒng)中各個模塊的工作流程.最后,闡述了利用CCS對DSP程序進行優(yōu)化.實驗結(jié)果表明,在輸入圖像大小為256×256像素的條件下,檢測速度達到每秒2

    標(biāo)簽: AdaBoost DSP 人臉檢測算法

    上傳時間: 2013-04-24

    上傳用戶:qqiang2006

  • 200多個常見的VC++加密算法源碼

    200多個常見的VC++加密算法代碼,像DES、ASN、hex、rsa等等算法,你可以先下載保存在電腦上,以后或許能用到,加密也是常用的一種程序數(shù)據(jù)處理方式,實用性比較大。

    標(biāo)簽: 200 VC 加密算法 源碼

    上傳時間: 2013-04-24

    上傳用戶:iswlkje

  • 基于改進粒子群算法的艦船電力系統(tǒng)網(wǎng)絡(luò)重構(gòu)

    艦船電力系統(tǒng)網(wǎng)絡(luò)重構(gòu)可以看作為一個多目標(biāo)、多約束、多時段、離散化的非線性規(guī)劃最優(yōu)問題。根據(jù)艦船電力系統(tǒng)特點,提出了一種改進的粒子群優(yōu)化算法。在傳統(tǒng)粒子群算法的基礎(chǔ)上,運用混沌優(yōu)化理論進行初始化粒子的初始種群,提升初始解質(zhì)量;同時,引進遺傳操作以改進粒子群算法易陷入局部極值的缺點。通過對典型的模型仿真表明,該算法具有更好的尋優(yōu)性能,并且有效地提高了故障恢復(fù)的速度與精度。

    標(biāo)簽: 粒子群算法 電力系統(tǒng) 艦船 網(wǎng)絡(luò)

    上傳時間: 2014-12-23

    上傳用戶:AbuGe

  • 數(shù)字圖像處理算法在QR碼識別中的應(yīng)用

    介紹了基于數(shù)字圖像處理的QR碼識別算法。該方案綜合運用了圖像灰度化、濾波去噪、二值化、邊緣檢測、圖像旋轉(zhuǎn)等多種圖像處理方法對條碼圖像進行預(yù)處理。理論分析和實驗結(jié)果表明:該算法提高了識讀的靈活性和可靠性,為QR碼識別提供了一種新途徑。

    標(biāo)簽: 數(shù)字圖像處理 QR碼 中的應(yīng)用 算法

    上傳時間: 2013-11-13

    上傳用戶:cccole0605

  • 基于遺傳算法的組合邏輯電路設(shè)計的FPGA實現(xiàn)

    基于遺傳算法的組合邏輯電路的自動設(shè)計,依據(jù)給出的真值表,利用遺傳算法自動生成符合要求的組合邏輯電路。由于遺傳算法本身固有的并行性,采用軟件實現(xiàn)的方法在速度上往往受到本質(zhì)是串行計算的計算機制約,因此采用硬件化設(shè)計具有重要的意義。為了證明基于FPGA的遺傳算法的高效性,設(shè)計了遺傳算法的各個模塊,實現(xiàn)了基于FPGA的遺傳算法。

    標(biāo)簽: FPGA 算法 電路設(shè)計 組合邏輯

    上傳時間: 2014-01-08

    上傳用戶:909000580

主站蜘蛛池模板: 定安县| 阿坝| 界首市| 青川县| 资阳市| 武强县| 聂荣县| 缙云县| 庆城县| 海林市| 大城县| 全南县| 洪江市| 塔河县| 贺州市| 巩留县| 石城县| 清河县| 德化县| 惠安县| 甘泉县| 甘肃省| 噶尔县| 乐清市| 神农架林区| 冀州市| 大城县| 马龙县| 龙山县| 武川县| 河北区| 西林县| 玉环县| 宁强县| 武汉市| 石楼县| 曲周县| 遵义市| 阳曲县| 库伦旗| 珲春市|