亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

在線事務(wù)處理

  • 在系統設計中學習PLC

    針對當今職業院校PLC教學中,主要側重于梯形圖、語句表、順序功能圖的程序設計,而忽略了PLC控制系統的整體設計,造成學生不能真正學懂PLC的問題,通過一個完整的基于S7-200可編程控制器和組態王6.53軟件的遠程監控十字路口交通燈模擬系統設計實例,闡述了學生完成系統設計在PLC課程學習中的作用在于,有利于進一步調動學生自主學習的積極性,有利于全面理解和掌握理論知識,使學生真正掌握PLC。

    標簽: PLC 系統設計

    上傳時間: 2013-10-16

    上傳用戶:tyler

  • 電流型運算放大器在應用電路中的特性研究

      文中簡要介紹了電流型運放的特性,著重對電流型運放的應用電路進行測試,研究電流型運放的應用特性。實驗中,選擇典型電流型運放及電壓型運放構建負阻變換器、電壓跟隨器和同相比例放大器,通過對此3類應用電路的測試,分析、總結運放參數對特殊應用電路的影響,為電路設計者在具體電路的設計中恰當選擇適合的放大器提供參考。

    標簽: 電流型 應用電路 運算放大器

    上傳時間: 2013-10-18

    上傳用戶:13736136189

  • 數據多路轉換器在LED顯示驅動器上增加光標功能

    轉換器是指將一種信號轉換成另一種信號的裝置。信號是信息存在的形式或載體。在自動化儀表設備和自動控制系統中,常將一種信號轉換成另一種與標準量或參考量比較后的信號,以便將兩類儀表聯接起來,因此,轉換器常常是兩個儀表(或裝置)間的中間環節。

    標簽: LED 數據 多路 光標

    上傳時間: 2013-11-18

    上傳用戶:a3318966

  • 傳輸線變壓器在射頻功率放大器中的應用

    介紹由傳輸線變壓器(又稱為魔T 混合網絡) 構成功率合成和功率分配的工作原理以及在射頻大功率放大器中的應用。

    標簽: 傳輸線變壓器 中的應用 射頻功率放大器

    上傳時間: 2014-08-15

    上傳用戶:ghostparker

  • 射頻遙控在家電遙控器中的應用電路圖

    射頻遙控在家電遙控器中的應用電路圖

    標簽: 射頻遙控 家電遙控器 中的應用 電路圖

    上傳時間: 2013-11-19

    上傳用戶:erkuizhang

  • 模擬乘法器及其在運算電路中的應用

      模擬乘法器在運算電路中的應用   8.6.1 乘法運算電路   8.6.2 除法運算電路   8.6.3 開方運算電路

    標簽: 模擬乘法器 中的應用 運算電路

    上傳時間: 2013-10-10

    上傳用戶:270189020

  • 時鐘分相技術應用

    摘要: 介紹了時鐘分相技術并討論了時鐘分相技術在高速數字電路設計中的作用。 關鍵詞: 時鐘分相技術; 應用 中圖分類號: TN 79  文獻標識碼:A   文章編號: 025820934 (2000) 0620437203 時鐘是高速數字電路設計的關鍵技術之一, 系統時鐘的性能好壞, 直接影響了整個電路的 性能。尤其現代電子系統對性能的越來越高的要求, 迫使我們集中更多的注意力在更高頻率、 更高精度的時鐘設計上面。但隨著系統時鐘頻率的升高。我們的系統設計將面臨一系列的問 題。 1) 時鐘的快速電平切換將給電路帶來的串擾(Crosstalk) 和其他的噪聲。 2) 高速的時鐘對電路板的設計提出了更高的要求: 我們應引入傳輸線(T ransm ission L ine) 模型, 并在信號的匹配上有更多的考慮。 3) 在系統時鐘高于100MHz 的情況下, 應使用高速芯片來達到所需的速度, 如ECL 芯 片, 但這種芯片一般功耗很大, 再加上匹配電阻增加的功耗, 使整個系統所需要的電流增大, 發 熱量增多, 對系統的穩定性和集成度有不利的影響。 4) 高頻時鐘相應的電磁輻射(EM I) 比較嚴重。 所以在高速數字系統設計中對高頻時鐘信號的處理應格外慎重, 盡量減少電路中高頻信 號的成分, 這里介紹一種很好的解決方法, 即利用時鐘分相技術, 以低頻的時鐘實現高頻的處 理。 1 時鐘分相技術 我們知道, 時鐘信號的一個周期按相位來分, 可以分為360°。所謂時鐘分相技術, 就是把 時鐘周期的多個相位都加以利用, 以達到更高的時間分辨。在通常的設計中, 我們只用到時鐘 的上升沿(0 相位) , 如果把時鐘的下降沿(180°相位) 也加以利用, 系統的時間分辨能力就可以 提高一倍(如圖1a 所示)。同理, 將時鐘分為4 個相位(0°、90°、180°和270°) , 系統的時間分辨就 可以提高為原來的4 倍(如圖1b 所示)。 以前也有人嘗試過用專門的延遲線或邏輯門延時來達到時鐘分相的目的。用這種方法產生的相位差不夠準確, 而且引起的時間偏移(Skew ) 和抖動 (J itters) 比較大, 無法實現高精度的時間分辨。 近年來半導體技術的發展, 使高質量的分相功能在一 片芯片內實現成為可能, 如AMCC 公司的S4405, CY2 PRESS 公司的CY9901 和CY9911, 都是性能優異的時鐘 芯片。這些芯片的出現, 大大促進了時鐘分相技術在實際電 路中的應用。我們在這方面作了一些嘗試性的工作: 要獲得 良好的時間性能, 必須確保分相時鐘的Skew 和J itters 都 比較小。因此在我們的設計中, 通常用一個低頻、高精度的 晶體作為時鐘源, 將這個低頻時鐘通過一個鎖相環(PLL ) , 獲得一個較高頻率的、比較純凈的時鐘, 對這個時鐘進行分相, 就可獲得高穩定、低抖動的分 相時鐘。 這部分電路在實際運用中獲得了很好的效果。下面以應用的實例加以說明。2 應用實例 2. 1 應用在接入網中 在通訊系統中, 由于要減少傳輸 上的硬件開銷, 一般以串行模式傳輸 圖3 時鐘分為4 個相位 數據, 與其同步的時鐘信號并不傳輸。 但本地接收到數據時, 為了準確地獲取 數據, 必須得到數據時鐘, 即要獲取與數 據同步的時鐘信號。在接入網中, 數據傳 輸的結構如圖2 所示。 數據以68MBös 的速率傳輸, 即每 個bit 占有14. 7ns 的寬度, 在每個數據 幀的開頭有一個用于同步檢測的頭部信息。我們要找到與它同步性好的時鐘信號, 一般時間 分辨應該達到1ö4 的時鐘周期。即14. 7ö 4≈ 3. 7ns, 這就是說, 系統時鐘頻率應在300MHz 以 上, 在這種頻率下, 我們必須使用ECL inp s 芯片(ECL inp s 是ECL 芯片系列中速度最快的, 其 典型門延遲為340p s) , 如前所述, 這樣對整個系統設計帶來很多的困擾。 我們在這里使用鎖相環和時鐘分相技術, 將一個16MHz 晶振作為時鐘源, 經過鎖相環 89429 升頻得到68MHz 的時鐘, 再經過分相芯片AMCCS4405 分成4 個相位, 如圖3 所示。 我們只要從4 個相位的68MHz 時鐘中選擇出與數據同步性最好的一個。選擇的依據是: 在每個數據幀的頭部(HEAD) 都有一個8bit 的KWD (KeyWord) (如圖1 所示) , 我們分別用 這4 個相位的時鐘去鎖存數據, 如果經某個時鐘鎖存后的數據在這個指定位置最先檢測出這 個KWD, 就認為下一相位的時鐘與數據的同步性最好(相關)。 根據這個判別原理, 我們設計了圖4 所示的時鐘分相選擇電路。 在板上通過鎖相環89429 和分相芯片S4405 獲得我們所要的68MHz 4 相時鐘: 用這4 個 時鐘分別將輸入數據進行移位, 將移位的數據與KWD 作比較, 若至少有7bit 符合, 則認為檢 出了KWD。將4 路相關器的結果經過優先判選控制邏輯, 即可輸出同步性最好的時鐘。這里, 我們運用AMCC 公司生產的 S4405 芯片, 對68MHz 的時鐘進行了4 分 相, 成功地實現了同步時鐘的獲取, 這部分 電路目前已實際地應用在某通訊系統的接 入網中。 2. 2 高速數據采集系統中的應用 高速、高精度的模擬- 數字變換 (ADC) 一直是高速數據采集系統的關鍵部 分。高速的ADC 價格昂貴, 而且系統設計 難度很高。以前就有人考慮使用多個低速 圖5 分相技術應用于采集系統 ADC 和時鐘分相, 用以替代高速的ADC, 但由 于時鐘分相電路產生的相位不準確, 時鐘的 J itters 和Skew 比較大(如前述) , 容易產生較 大的孔徑晃動(Aperture J itters) , 無法達到很 好的時間分辨。 現在使用時鐘分相芯片, 我們可以把分相 技術應用在高速數據采集系統中: 以4 分相后 圖6 分相技術提高系統的數據采集率 的80MHz 采樣時鐘分別作為ADC 的 轉換時鐘, 對模擬信號進行采樣, 如圖5 所示。 在每一采集通道中, 輸入信號經過 緩沖、調理, 送入ADC 進行模數轉換, 采集到的數據寫入存儲器(M EM )。各個 采集通道采集的是同一信號, 不過采樣 點依次相差90°相位。通過存儲器中的數 據重組, 可以使系統時鐘為80MHz 的采 集系統達到320MHz 數據采集率(如圖6 所示)。 3 總結 靈活地運用時鐘分相技術, 可以有效地用低頻時鐘實現相當于高頻時鐘的時間性能, 并 避免了高速數字電路設計中一些問題, 降低了系統設計的難度。

    標簽: 時鐘 分相 技術應用

    上傳時間: 2013-12-17

    上傳用戶:xg262122

  • 信號分離電路(ppt)

    第四章  信號分離電路 第四章  信號分離電路 第一節  濾波器的基本知識一、濾波器的功能和類型1、功能:濾波器是具有頻率選擇作用的電路或運算處理系統,具有濾除噪聲和分離各種不同信號的功能。2、類型:按處理信號形式分:模擬濾波器和數字濾波器按功能分:低通、高通、帶通、帶阻按電路組成分:LC無源、RC無源、由特殊元件構成的無源濾波器、RC有源濾波器按傳遞函數的微分方程階數分:一階、二階、高階第一節  濾波器的基本知識 第一節  濾波器的基本知識二、模擬濾波器的傳遞函數與頻率特性(一)模擬濾波器的傳遞函數模擬濾波電路的特性可由傳遞函數來描述。傳遞函數是輸出與輸入信號電壓或電流拉氏變換之比。經分析,任意個互相隔離的線性網絡級聯后,總的傳遞函數等于各網絡傳遞函數的乘積。這樣,任何復雜的濾波網絡,可由若干簡單的一階與二階濾波電路級聯構成。 第一節  濾波器的基本知識(二)模擬濾波器的頻率特性模擬濾波器的傳遞函數H(s)表達了濾波器的輸入與輸出間的傳遞關系。若濾波器的輸入信號Ui是角頻率為w的單位信號,濾波器的輸出Uo(jw)=H(jw)表達了在單位信號輸入情況下的輸出信號隨頻率變化的關系,稱為濾波器的頻率特性函數,簡稱頻率特性。頻率特性H(jw)是一個復函數,其幅值A(w)稱為幅頻特性,其幅角∮(w)表示輸出信號的相位相對于輸入信號相位的變化,稱為相頻特性。 

    標簽: 信號分離 電路

    上傳時間: 2014-12-23

    上傳用戶:wutong

  • 信號放大電路

    2-1 何謂測量放大電路?對其基本要求是什么? 在測量控制系統中,用來放大傳感器輸出的微弱電壓,電流或電荷信號的放大電路稱為測量放大電路,亦稱儀用放大電路。對其基本要求是:①輸入阻抗應與傳感器輸出阻抗相匹配;②一定的放大倍數和穩定的增益;③低噪聲;④低的輸入失調電壓和輸入失調電流以及低的漂移;⑤足夠的帶寬和轉換速率(無畸變的放大瞬態信號);⑥高輸入共模范圍(如達幾百伏)和高共模抑制比;⑦可調的閉環增益;⑧線性好、精度高;⑨成本低。   2-2 圖2-2a所示斬波穩零放大電路中,為什么采用高、低頻兩個通道,即R3、C3組成的高頻通道和調制、解調、交流放大器組成的低頻通道? 采用高頻通道是為了使斬波穩零放大電路能在較寬的頻率范圍內工作,而采用低頻通道則能對微弱的直流或緩慢變化的信號進行低漂移和高精度的放大。   2-3 請參照圖2-3,根據手冊中LF347和CD4066的連接圖(即引腳圖),將集成運算放大器LF347和集成模擬開關CD4066接成自動調零放大電路。 LF347和CD4066接成的自動調零放大電路如圖X2-1。

    標簽: 信號放大電路

    上傳時間: 2013-10-09

    上傳用戶:ysjing

  • 山寨制作電路板七種方法

    電路板是電子電路的載體,任何的電路設計都需要被安裝在一塊電路板上,才可以實現其功能。而加工電路板,又是業余電子愛好者感到最頭痛的事,往往是:半天時間就設計好的電路,可加工電路板卻花費了幾天的時間。甚至一些很好的電路設計創意,卻因為加工電路板太花時間而放棄了實驗,無法繼續實現。 站長10多年前就開始搞電路實驗,最暈菜的也是做電路板,可謂是想盡了一切辦法:油漆、石蠟、復寫紙、雕刻刀,都未能達到高效、高質制作實驗電路板的目的。

    標簽: 山寨 電路板

    上傳時間: 2013-11-09

    上傳用戶:caiguoqing

主站蜘蛛池模板: 鸡泽县| 来凤县| 班玛县| 齐河县| 洛南县| 鄂尔多斯市| 高碑店市| 灵寿县| 祁阳县| 金华市| 宜兰县| 英山县| 临朐县| 锦屏县| 麻栗坡县| 贡觉县| 阳新县| 桃江县| 湘乡市| 大竹县| 茶陵县| 米泉市| 泽库县| 耒阳市| 仙游县| 斗六市| 田东县| 湘潭县| 富源县| 民丰县| 松阳县| 建湖县| 荆门市| 民权县| 尤溪县| 股票| 故城县| 体育| 华蓥市| 营山县| 龙江县|