亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

在線編程器

  • 超高頻射頻識別標簽基準測試研究.rar

    射頻識別(Radio Frequency Identification,RFID)是一種允許非接觸式數據采集的自動識別技術。其中工作在超高頻(Ultra High Frequency,UHF)頻段的無源RFID系統,由于在物流與供應鏈管理等領域的潛在應用,近年來得到了人們的廣泛關注。這種系統所使用的無源標簽具有識別距離長、體積小、成本低廉等突出特點。目前在市場上出現了各種品牌型號的UHF RFID無源標簽,由于不同品牌型號的標簽在設計與制造工藝上的差異,這些標簽在性能表現上各不相同,這就給終端用戶選擇合適自己應用的標簽帶來了困難。RFID基準測試就是在實際部署RFID系統前對RFID標簽的性能進行科學評估的有效手段。然而為了在常規實驗室條件下得到準確公正的測試結果,需要對基準測試的性能指標及測試方法學開展進一步的研究。本文正是研究符合EPC Class1 Gen2標準的RFID標簽基準測試。 本文首先分析了當前廣泛應用的超高頻無源RFID標簽基準測試性能指標與測試方法上的局限性與不足之處。例如,在真實的應用環境中,由于受到各種環境因素的影響,對同一品牌型號的標簽,很難得到一致的識讀距離測試結果。另外,在某些測試場景中,使用識讀速率作為測試指標,所得到的測試結果數值非常接近,以致分辨度不足以區分不同品牌型號標簽的性能差異。在這些分析基礎上,本文把路徑損耗引入了RFID基準測試,通過有限點的測量與數據擬合分別得到不同類型標簽的路徑損耗方程,結合讀寫器天線的輻射方向圖,進一步得到各種標簽受限于讀寫器接收靈敏度的覆蓋區域。無源標簽由于其被動式能量獲取方式,其實際工作區域仍然受限于前向鏈路。本文通過實驗測試出這些標簽的最小激活功率后,得出了各種標簽在一定讀寫器發射功率下的激活區域。完成這些步驟后,根據這兩種區域的交集可以確定標簽的工作區域,從而進行標簽間的比較并達到基準測試的目的,并能找出限制標簽工作范圍的瓶頸。 本文最后從功率損耗的角度研究了標簽之間的相互干擾,為用戶在密集部署RFID標簽的場景中設置標簽之間的最小間隔距離具有重要的參考意義。

    標簽: 超高頻 射頻識別 基準測試

    上傳時間: 2013-04-24

    上傳用戶:hbsunhui

  • 車載數字開關電源的研究與實現.rar

    在以節能、環保和安全為中心的現代汽車中,電氣設備越來越多,電氣負荷越來越大,用新的42V車載電源系統取代現有的14V電源系統將是大勢所趨。目前車載開關電源大都采用模擬控制方案,具有很多缺點,因此非常有必要研究數字控制方案,以便提高變換性能。鑒于此,開展了以車載數字開關電源的理論與設計為對象的研究內容: 基于L4981B的Boost DC/DC變換器的實現。在Boost DC/DC變換器理論分析的基礎上,利用有源PFC電路板,基于模擬控制器L4981B制作成最大輸出功率1kW的24VDC-42VDC變換器。 基于TL494的推挽DC/DC和Boost DC/DC變換器的實現。在推挽變換器理論分析的基礎上,基于模擬控制器TL494進行了功率電路、控制電路和保護電路的原理圖設計和PCB設計,制作成最大輸出功率0.5kW、系統效率87%的24VDC-42VDC車載開關電源。利用此電路板,基于模擬控制器TL494制作成最大輸出功率1kW的24VDC-42VDC變換器。 基于TMS320F2808的Boost DC/DC變換器和單相逆變器的實現。在Boost DC/DC變換器和單相逆變器相關理論分析的基礎上,采用數字PI控制,基于數字控制器TMS320F2808進行了功率電路、輸出電壓閉環控制電路、檢測電路和驅動電路的原理圖設計和PCB設計以及軟件設計,制作成額定輸出功率0.5kW、系統效率86%的24VDC-42VDC車載數字開關電源和24VDC-97VDC-330VDC、42VDC-24VAC變換器。

    標簽: 車載 數字 開關電源

    上傳時間: 2013-07-04

    上傳用戶:dong

  • 1553B總線接口技術研究及FPGA實現.rar

    本論文在詳細研究MIL-STD-1553B數據總線協議以及參考國外芯片設計的基礎上,結合目前新興的EDA技術和大規模可編程技術,提出了一種全新的基于FPGA的1553B總線接口芯片的設計方法。 從專用芯片實現的具體功能出發,結合自頂向下的設計思想,給出了總線接口的總體設計方案,考慮到電路的具體實現對結構進行模塊細化。在介紹模擬收發器模塊的電路設計后,重點介紹了基于FPGA的BC、RT、MT三種類型終端設計,最終通過工作方式選擇信號以及其他控制信號將此三種終端結合起來以達到通用接口的功能。同時給出其設計邏輯框圖、算法流程圖、引腳說明以及部分模塊的仿真結果。為了資源的合理利用,對其中相當部分模塊進行復用。在設計過程中采用自頂向下、碼型轉換中的全數字鎖相環、通用異步收發器UART等關鍵技術。本設計使用VHDL描述,在此基礎之上采用專門的綜合軟件對設計進行了綜合優化,在FPGA芯片EP1K100上得以實現。通過驗證證明該設計能夠完成BC/RT/MT三種模式的工作,能處理多種消息格式的傳輸,并具有較強的檢錯能力。 最后設計了總線接口芯片測試系統,選擇TMS320LF2407作為主處理器,測試主要包括主處理器的自發自收驗證,加入RS232串口調試過程提高測試數據的直觀性。驗證的結果表明本文提出的設計方案是合理的。

    標簽: 1553B FPGA 總線接口

    上傳時間: 2013-06-04

    上傳用戶:ayfeixiao

  • 紅外焦平面陣列非均勻校正算法研究及其FPGA硬件實現

      本文結合中國科技大學大規模集成電路實驗室和中國科學院上海技術物理研究所合作的星載紅外相機項目,為了解決紅外相機上的不同波段的紅外探測元陣列存在的非均勻性問題,對紅外焦平面探測元陣列存在的非均勻性問題展開了深入的分析和研究。 主要研究和分析了兩類算法的基本原理,重點研究和實現了定標校正算法,通過對積分球定標數據進行深入的分析,將探測元分成線性探測元和非線性探測元,對線性探測元采用兩點校正法,對非線性探測元采用多點分段校正算法,在利用FPGA硬件實現非均勻校正時,分析設計了基于乘法運算和加法運算的FPGA實現,在基于乘加器運算的FPGA實現中。設計出了乘法和加法整體運算的乘加器,內部采用流水線wallace樹壓縮結構,大大加快乘法和加法的速度。

    標簽: FPGA 紅外焦平面 校正 算法研究

    上傳時間: 2013-04-24

    上傳用戶:weddps

  • JPEG2000標準中算術編碼的FPGA設計與碼率控制算法的研究

    JPEG2000是由ISO/ITU-T組織下的IECJTC1/SC29/WG1小組制定的下一代靜止圖像壓縮標準,其優良的壓縮特性使得它將具有廣泛的應用領域。JPEG2000算法非常復雜,圖像編碼過程占用了大量的處理器時間開銷和內存開銷,因而通過對JPEG2000算法進行優化并采用硬件電路來實現JPEG2000標準的部分或全部內容,對加快編碼速度從而擴展其應用領域有重要的意義。 本文的研究主要包括兩方面的內容,其一是JPEG2000算術編碼器算法的研究與硬件設計,其二是JPEG2000碼率控制算法的研究與優化算法的設計。在研究算術編碼器過程中,首先研究了JPEG2000中基于上下文的MQ算術編碼器的編碼原理和編碼流程,之后采用有限狀態機和二級流水線技術,并在不影響關鍵路徑的情況下通過對算術編碼步驟優化采用硬件描述語言對算術編碼器進行了設計,并通過了功能仿真與綜合。實驗證明該設計不但編碼速度快,而且流水線短,硬件設計的復雜度低且易于控制。 在研究碼率控制算法過程中,首先結合率失真理論建立了算法的數學模型,并驗證了該算法的有效性,之后深入分析了該數學模型的實現流程,找出影響算法效率的關鍵路徑。在對算法優化時采用黃金分割點算法代替原來的二分查找法,并使用了碼塊R-D斜率最值記憶和碼率誤差控制算法。實驗證明,采用優化算法在增加少量系統資源的情況下使得計算效率提高了60%以上。之后,分析了率失真理論與JPEG2000中PCRD-opt算法的具體實現,又提出了一種失真更低的比特分配方案,即按照“失真/碼長”值從大到小通道編碼順序進行編碼,通過對該算法的仿真驗證,得出在固定碼率條件下新算法將產生更少的失真。

    標簽: JPEG 2000 FPGA 標準

    上傳時間: 2013-07-13

    上傳用戶:long14578

  • OFDMMIMO系統接收機關鍵技術研究與FPGA實現

    近年來,移動通信技術在全球范圍內得到了迅猛的發展及應用,各種全新的無線通信概念層出不窮、各種新的體制及其關鍵技術日新月異。由于正交頻分復用(OFDM)技術可以高效地利用頻譜資源并有效地對抗頻率選擇性衰落,多入多出(MIMO)利用多個天線實現多發多收,在不增加帶寬和發送功率的情況下,可以成倍提高信道容量,因此OFDM-MIMO技術被廣泛認為是后三代通信系統(B3G)的關鍵技術,是當今移動通信領域研究的熱點。 本文對OFDM-MIMO通信系統接收機的關鍵技術--數字下變頻,OFDM同步、解調進行了相關研究,在多天線接收板的XC2VP70-5FF1704芯片上,完成了數字下變頻,OFDM同步和解調的FPGA設計與實現。通過功能仿真、時序仿真、板級電路測試,驗證了該設計的正確性。 本文首先介紹了OFDM基本原理以其特點,然后對同步技術和數字下變頻技術作了相應的介紹。同步是OFDM系統設計中的一項關鍵技術,即是針對系統中存在的時間偏差、頻率偏差進行定時恢復、頻偏的估計與補償,來減少各種同步偏差對系統性能的影響。數字下變頻是軟件無線電的核心技術之一,其基本功能是從高速中頻數字信號中提取所需的窄帶信號,將其下變頻為基帶信號,降低數據率,以供后續DSP器件作進一步處理。 在數字下變頻器的設計和實現方面,本文先介紹了數字下變頻器的原理和基本結構,然后根據系統要求對其進行了設計,并在實現上作了一些簡化,節約了硬件資源。 在對時間同步的設計和實現方面,本文采用了利用PN序列進行時間同步的算法。在實現上根據系統實際情況將數據分為四路分別與本地PN碼做滑動相關運算,更有效的利用了同步數據,達到了更好的同步性能。 在OFDM的頻率同步的設計和實現方面,本文采用重復的PN碼兩兩相關來估計頻偏值,并聯合一個二階負反饋環路進行補償。該算法利用環路自身噪聲帶寬抑制噪聲,提高頻率估計精度,并同時利用負反饋擴大頻偏估計范圍。本文在對算法的詳細研究分析的基礎上對其進行了FPGA設計與實現。

    標簽: OFDMMIMO FPGA 接收機

    上傳時間: 2013-04-24

    上傳用戶:heminhao

  • 基于FPGA的32位RISC處理器設計與實現

    隨著SOC技術、IP技術以及集成電路技術的發展,RISC軟核處理器的研究與開發設計開始受到了人們的重視。基于FPGA的RISC軟核處理器在各個行業開始得到了廣泛的應用,特別是在一些基于FPGA的嵌入式系統中有著越來越廣泛的應用前景。 該論文在研究了大量國內外技術文獻的基礎上,總結了RISC處理器發展的現狀與水平。認真分析了RISC處理器的基本結構,包括總線結構,流水線處理的原理,以及流水線數據通路和流水線控制的原理;并詳細分析了該設計采用的指令集——MIPS指令集的內在結構。設計出了一個32位RISC軟核處理器,這個軟核處理器采用五級流水線結構,能完成加法、減法、邏輯與、邏輯或、左移右移等算術邏輯操作,以及它們的組合操作。通過軟件仿真和在Altera的FPGA開發板上進行驗證,證明了所設計的32位RISC處理器能準確的執行所選用的MIPS指令集,運行速度能達到30MHz,功能良好。 通過對所設計對象特點及其可行性的研究,選用了Altera公司QuartusⅡ軟件作為設計與仿真驗證的環境。在設計方法上,該課題采用了自頂向下的設計方法。在設計過程中采用了邊設計邊驗證這種設計與驗證相結合的設計流程,大大提高了設計的可靠性。該課題在設計過程中還提出了兩個有效的設計思路:第一是在32位寄存器的設計中利用FPGA的內部RAM資源來設計,減少了傳輸延時,提高了運行速度,并大大減少了對FPGA內部資源的占用;第二是在系統架構上采用了柔性化的設計方法,使得設計可以根據實際的需求適當的增減相應的部件,以達到需求與性能的統一。這兩個方法都有效地解決了設計中出現的問題,提高了處理器的性能。

    標簽: FPGA RISC 處理器

    上傳時間: 2013-07-21

    上傳用戶:caozhizhi

  • 1553B總線接口技術研究及FPGA實現

    本論文在詳細研究MIL-STD-1553B數據總線協議以及參考國外芯片設計的基礎上,結合目前新興的EDA技術和大規模可編程技術,提出了一種全新的基于FPGA的1553B總線接口芯片的設計方法。 從專用芯片實現的具體功能出發,結合自頂向下的設計思想,給出了總線接口的總體設計方案,考慮到電路的具體實現對結構進行模塊細化。在介紹模擬收發器模塊的電路設計后,重點介紹了基于FPGA的BC、RT、MT三種類型終端設計,最終通過工作方式選擇信號以及其他控制信號將此三種終端結合起來以達到通用接口的功能。同時給出其設計邏輯框圖、算法流程圖、引腳說明以及部分模塊的仿真結果。為了資源的合理利用,對其中相當部分模塊進行復用。在設計過程中采用自頂向下、碼型轉換中的全數字鎖相環、通用異步收發器UART等關鍵技術。本設計使用VHDL描述,在此基礎之上采用專門的綜合軟件對設計進行了綜合優化,在FPGA芯片EP1K100上得以實現。通過驗證證明該設計能夠完成BC/RT/MT三種模式的工作,能處理多種消息格式的傳輸,并具有較強的檢錯能力。 最后設計了總線接口芯片測試系統,選擇TMS320LF2407作為主處理器,測試主要包括主處理器的自發自收驗證,加入RS232串口調試過程提高測試數據的直觀性。驗證的結果表明本文提出的設計方案是合理的。

    標簽: 1553B FPGA 總線接口 技術研究

    上傳時間: 2013-04-24

    上傳用戶:sz_hjbf

  • 算法FPGA實現的直接數字頻率合成器

    高精度的信號源是各種測試和實驗過程中不可缺少的工具,在通信、雷達、測量、控制、教學等領域應用十分廣泛。傳統的頻率合成方法設計的信號源在功能、精度、成本等方面均存在缺陷和不足,不能滿足電子技術的發展要求,直接數字合成(Direct Digital Synthesis)DDS技術可以提供高性能、高頻高精度的信號源,方便地獲得分辨率高且相位連續的信號,基于FPGA的DDS技術提供了升級方便并且成本低廉的解決方案。    本文對DDS的基本原理和輸出頻譜特性進行理論分析,總結出雜散分布規律。同時以DDS的頻譜分析為基礎,給出了幾種改善雜散的方法。本文結合相關文獻資料采用傅立葉變換的方法對相位截斷時DDS雜散信號的頻譜特性進行了研究,得到了雜散分布的規律性結論,并應用在程序設計程中;DDS技術的實現依賴于高速、高性能的數字器件,本文將FPGA器件和DDS技術相結合,確定了FPGA器件的整體設計方案,詳細說明了各個模塊的功能和設計方法,并對其關鍵部分進行了優化設計,從而實現了波形發生器數字電路部分的功能。軟件部分采用模塊設計方法,十分方便調試。為了得到滿足設計要求的模擬波形,本文還設計了幅度調節、D/A轉換和低通濾波等外圍硬件電路。    實驗結果表明,本文設計的基于DDS技術的多波形信號源基本能夠滿足普通學生實驗室的要求。

    標簽: FPGA 算法 數字頻率合成器

    上傳時間: 2013-06-11

    上傳用戶:woshiayin

  • CCS上FFT運算的實現

    · 摘要:  FFT運算足數亨信號處理技術的基礎,DSP經常要用到FFT的運算,但FFT算法程序的編定調試費時費力.TI公司提供了以TMS320C28x系列芯片為基礎的CCS FFT Library庫函數,該庫函數專門用于FFT運算,使在TMS320C28x系列芯片上實現FFT變得容易,本文就在CCS軟件仿真器模式情況下對FFT Library庫函數進行介紹并就使用方法進行說明.

    標簽: CCS FFT 運算

    上傳時間: 2013-05-21

    上傳用戶:cwyd0822

主站蜘蛛池模板: 德格县| 肥城市| 佛坪县| 平塘县| 樟树市| 三台县| 紫阳县| 新化县| 进贤县| 皮山县| 彭山县| 紫阳县| 尼玛县| 保山市| 合江县| 洪雅县| 怀仁县| 资中县| 承德市| 福安市| 阜宁县| 太谷县| 南丹县| 南康市| 浪卡子县| 东明县| 鲁甸县| 冷水江市| 延寿县| 东光县| 镇原县| 怀柔区| 蕉岭县| 雷山县| 德惠市| 府谷县| 金坛市| 深泽县| 时尚| 互助| 大新县|