頻率合成技術(shù)廣泛應(yīng)用于通信、航空航天、儀器儀表等領(lǐng)域,目前,常用的頻率合成技術(shù)有直接頻率合成、鎖相頻率合成和直接數(shù)字頻率合成(DDS)等。其中DDS是一種新的頻率合成方法,是頻率合成的一次革命。全數(shù)字化的DDS技術(shù)由于具有頻率分辨率高、頻率切換速度快、相位噪聲低和頻率穩(wěn)定度高等優(yōu)點而成為現(xiàn)代頻率合成技術(shù)中的佼佼者。隨著數(shù)字集成電路、微電子技術(shù)和EDA技術(shù)的深入研究,DDS技術(shù)得到了飛速的發(fā)展。 DDS是把一系列數(shù)字量化形式的信號通過D/A轉(zhuǎn)換形成模擬量形式的信號的合成技術(shù)。主要是利用高速存儲器作查尋表,然后通過高速D/A轉(zhuǎn)換產(chǎn)生已經(jīng)用數(shù)字形式存入的正弦波(或其它任意波形)。一個典型的DDS系統(tǒng)應(yīng)包括以下三個部分:相位累加器可以時鐘的控制下完成相位的累加;相位一幅度碼轉(zhuǎn)換電路一般由ROM實現(xiàn);D/A轉(zhuǎn)換電路,將數(shù)字形式的幅度碼轉(zhuǎn)換成模擬信號。 現(xiàn)場可編程門陣列(FPGA)設(shè)計靈活、速度快,在數(shù)字專用集成電路的設(shè)計中得到了廣泛的應(yīng)用。本論文主要討論了如何利用FPGA來實現(xiàn)一個DDS系統(tǒng),該DDS系統(tǒng)的硬件結(jié)構(gòu)是以FPGA為核心實現(xiàn)的,使用Altera公司的Cyclone系列FPGA。 文章首先介紹了頻率合成器的發(fā)展,闡述了基于FPGA實現(xiàn)DDS技術(shù)的意義;然后介紹了DDS的基本理論;接著介紹了FPGA的基礎(chǔ)知識如結(jié)構(gòu)特點、開發(fā)流程、使用工具等;隨后介紹了利用FPGA實現(xiàn)直接數(shù)字頻率合成(DDS)的原理、電路結(jié)構(gòu)、優(yōu)化方法等。重點介紹DDS技術(shù)在FPGA中的實現(xiàn)方法,給出了部分VHDL源程序。采用該方法設(shè)計的DDS系統(tǒng)可以很容易地嵌入到其他系統(tǒng)中而不用外接專用DDS芯片,具有高性能、高性價比,電路結(jié)構(gòu)簡單等特點;接著對輸出信號頻譜進行了分析,特別是對信號的相位截斷誤差和幅度量化誤差進行了詳細的討論,由此得出了改善系統(tǒng)性能的幾種方法;最后給出硬件實物照片和測試結(jié)果,并對此作了一定的分析。
上傳時間: 2013-04-24
上傳用戶:yx007699
Integrating A/D converters have two characteristics incommon. First, as the name implies, their
標(biāo)簽: 7135 ICL D轉(zhuǎn)換 斜率
上傳時間: 2013-04-24
上傳用戶:matlab
在雷達信號偵察中運用寬帶數(shù)字接收技術(shù)是電子偵察的一個重要發(fā)展方向。數(shù)字信號處理由于其精度高、靈活性強、以及易于集成等特點而應(yīng)用廣泛。電子系統(tǒng)數(shù)字化的最大障礙是寬帶高速A/D變換器的高速數(shù)據(jù)流與通用DSP處理能力的不匹配。而FPGA的廣泛應(yīng)用,為解決上述矛盾提供了一種有效的方法。 本文利用FPGA技術(shù),設(shè)計了具備高速信號處理能力的寬帶數(shù)字接收機平臺,并提出了數(shù)字接收機實現(xiàn)的可行性方法,以及對這些方法的驗證。具體來說就是如何利用單片的FPGA實現(xiàn)對雷達信號并行地實時檢測和參數(shù)估計。所做工作主要分為兩大部分: 1、適合于FPGA硬件實現(xiàn)的算法的確定及仿真:對A/D采樣信號采用自相關(guān)累加算法進行信號檢測,利用信號的相關(guān)性和噪聲的獨立性提高信噪比,通過給出檢測門限來估計信號的起止點。對于常規(guī)信號的頻率估計,采用Rife算法。通過Matlab仿真,表明上述算法在運算量和精度方面均有良好性能,適合用作FPGA硬件實現(xiàn)。 2、算法的FPGA硬件實現(xiàn):針對原算法中極大消耗運算量的相關(guān)運算,考慮到FPGA并行處理的特點,將原算法修改為并行相關(guān)算法,并加入流水線,這樣處理極大地提高了系統(tǒng)的數(shù)據(jù)吞吐率。采用Xilinx公司的Virtex-4系列中的XC4VSX55芯片作為開發(fā)平臺完成設(shè)計,系統(tǒng)測試結(jié)果表明,本設(shè)計能正常工作,滿足系統(tǒng)設(shè)計要求。 文章的最后,結(jié)合系統(tǒng)設(shè)計給出幾種VHDL優(yōu)化方法,主要圍繞系統(tǒng)的速度、結(jié)構(gòu)和面積等問題展開討論。
標(biāo)簽: FPGA 雷達信號 數(shù)字接收機
上傳時間: 2013-06-25
上傳用戶:songnanhua
《計算機組成原理》是計算機系的一門核心課程。但是它涉及的知識面非常廣,內(nèi)容包括中央處理器、指令系統(tǒng)、存儲系統(tǒng)、總線和輸入輸出系統(tǒng)等方面,學(xué)生在學(xué)習(xí)該課程時,普遍覺得內(nèi)容抽象難于理解。但借助于該計算機組成原理實驗系統(tǒng),學(xué)生通過實驗環(huán)節(jié),可以進一步融會貫通學(xué)習(xí)內(nèi)容,掌握計算機各模塊的工作原理,相互關(guān)系的來龍去脈。 為了增強實驗系統(tǒng)的功能,提高系統(tǒng)的靈活性,降低實驗成本,我們采用FPGA芯片技術(shù)來徹底更新現(xiàn)有的計算器組成原理實驗平臺。該技術(shù)可根據(jù)用戶要求為芯片加載由VHDL語言所編寫出的不同的硬件邏輯,F(xiàn)PGA芯片具有重復(fù)編程能力,使得系統(tǒng)內(nèi)硬件的功能可以像軟件一樣被編程,這種稱為“軟”硬件的全新系統(tǒng)設(shè)計概念,使實驗系統(tǒng)具有極強的靈活性和適應(yīng)性。它不僅使該系統(tǒng)性能的改進和擴充變得十分簡易和方便,而且使學(xué)生自己設(shè)計不同的實驗變?yōu)榭赡堋S嬎銠C組成原理實驗的最終目的是讓學(xué)生能夠設(shè)計CPU,但首先,學(xué)生必須知道CPU的各個功能部件是如何工作,以及相互之間是如何配合構(gòu)成CPU的。因此,我們必須先設(shè)計出一個教學(xué)用的以FPGA芯片為核心的硬件平臺,然后在此基礎(chǔ)上開發(fā)出VHDL部件庫及主要邏輯功能,并設(shè)計出一套實驗。 本文重點研究了基于FPGA芯片的VHDL硬件系統(tǒng),由于VHDL的高標(biāo)準(zhǔn)化和硬件描述能力,現(xiàn)代CPU的主要功能如計算,存儲,I/O操作等均可由VHDL來實現(xiàn)。同時設(shè)計實驗內(nèi)容,包括時序電路的組成及控制原理實驗、八位運算器的組成及復(fù)合運算實驗、存儲器實驗、數(shù)據(jù)通路實驗、浮點運算器實驗、多流水線處理器實驗等,這些實驗形成一個相互關(guān)聯(lián)的系統(tǒng)。每個實驗先由教師講解原理及原理圖,學(xué)生根據(jù)教師提供的原理圖,自己用MAX+PLUSII完成電路輸入,學(xué)生實驗實際上是編寫VHDL,不需要寫得很復(fù)雜,只要能調(diào)用接口,然后將程序燒入平臺,這樣既不會讓學(xué)生花太多的時間在畫電路圖上,又能讓學(xué)生更好的理解每個部件的工作原理和工作過程。 論文首先研究分析了FPGA硬件實驗平臺,即實驗系統(tǒng)的硬件組成。系統(tǒng)采用FPGA-XC4010EPC84,62256CPLD以及其他外圍芯片(例如74LS244,74LS275)組成。根據(jù)不同的實驗要求,規(guī)劃不同實驗控制邏輯。用戶可選擇不同的實驗邏輯,通過把實驗邏輯下載到FPGA芯片中構(gòu)成自己的實驗平臺。 其次,論文詳細的闡述了VHDL模塊化設(shè)計,如何運用VHDL技術(shù)來依次實現(xiàn)CPU的各個功能部件。VHDL語言作為一種國際標(biāo)準(zhǔn)化的硬件描述語言,自1987年獲得IEEE批準(zhǔn)以來,經(jīng)過了1993年和2001年兩次修改,至今已被眾多的國際知名電子設(shè)計自動化(EDA)工具研發(fā)商所采用,并隨同EDA設(shè)計工具一起廣泛地進入了數(shù)字系統(tǒng)設(shè)計與研發(fā)領(lǐng)域,目前已成為電子業(yè)界普遍接受的一種硬件設(shè)計技術(shù)。再次,論文針對實驗平臺中遇到的較為棘手的多流水線等問題,也進行了深入的闡述和剖析。學(xué)生需要什么樣的實驗條件,實驗內(nèi)容及步驟才能了解當(dāng)今CPU所采用的核心技術(shù),才能掌握CPU的設(shè)計,運行原理。另外,本論文的背景是需要學(xué)生熟悉基本的VHDL知識或技能,因為實驗是在編寫VHDL代碼的前提下完成的。 本文在基于實驗室的環(huán)境下,基本上較為完整的實現(xiàn)了一個基于FPGA的實驗平臺方案。在此基礎(chǔ)上,進行了部分功能的測試和部分性能方面的分析。本論文的研究,為FPGA在實際系統(tǒng)中的應(yīng)用提供研究思路和參考方案。論文的研究結(jié)果將對FPGA與VHDL標(biāo)準(zhǔn)的進一步發(fā)展具有重要的理論和現(xiàn)實意義。
上傳時間: 2013-04-24
上傳用戶:小強mmmm
本文內(nèi)容來源于實際工程項目,屬于FPGA技術(shù)在航空電子系統(tǒng)中的應(yīng)用范疇。該項目的主要任務(wù)是通過設(shè)計—總線適配器將嵌入式航路控制器接入航電總線,使之成為航空電子系統(tǒng)的一部分。本文主要介紹航電總線適配器的設(shè)計,包括總線適配器接口協(xié)議分析、系統(tǒng)總體規(guī)劃、主控制器的FPGA實現(xiàn)、硬件設(shè)計和軟件設(shè)計等內(nèi)容。 首先,本立在對項目背景、項目需求和總線適配器接口協(xié)議進行分析的基礎(chǔ)上,規(guī)劃了系統(tǒng)的總體結(jié)構(gòu)。并且根據(jù)此系統(tǒng)結(jié)構(gòu)制定了相應(yīng)的轉(zhuǎn)換協(xié)議,以規(guī)范數(shù)據(jù)傳輸。其次,根據(jù)系統(tǒng)設(shè)計要求選擇主控制器和外圍器件,并以此搭建硬件平臺,完成系統(tǒng)硬件設(shè)計。本部分內(nèi)容包括主控制器的FPGA實現(xiàn)分析以及系統(tǒng)硬件各功能模塊如MIL-STD-1553B協(xié)議控制器模塊、RS-422電平轉(zhuǎn)換模塊、FPGA配置模塊和電源模塊等的設(shè)計。最后介紹了系統(tǒng)的軟件開發(fā),此部分主要完成了軟件的總體設(shè)計、功能模塊的劃分以及各功能模塊的軟件實現(xiàn),包括BU-61580接口模塊、異步串口模塊和協(xié)議控制模塊等的具體設(shè)計。
上傳時間: 2013-05-22
上傳用戶:小強mmmm
隨著電子科學(xué)、圖像傳輸處理技術(shù)與理論的迅速發(fā)展,機器人視頻監(jiān)控技術(shù)的實際研究與應(yīng)用曰益得到重視,并不斷地在許多領(lǐng)域取得驕人的成果。特別是近年來,機器人視頻監(jiān)控技術(shù)已成為高技術(shù)領(lǐng)域一個重要的研究課題。 本論文詳細介紹了一種機器人視頻監(jiān)視系統(tǒng)的設(shè)計方案,實現(xiàn)了具有前端視頻采集、圖像傳輸處理功能的FPGA系統(tǒng)。該系統(tǒng)采用Altera公司的FPGA芯片作為中央處理器,由視頻采集模塊、異步FIFO模塊、I
標(biāo)簽: FPGA 機器人 視頻監(jiān)視系統(tǒng)
上傳時間: 2013-07-21
上傳用戶:ybysp008
軟件無線電已成為無線通信非常關(guān)鍵的技術(shù)之一。其基本思想是將寬帶A/D、D/A盡可能靠近天線,在一個開放式、模塊化的通用硬件平臺上用盡可能多的軟件來實現(xiàn)無線電臺的各種功能。 本文所討論的多相濾波器組信道化接收機(PPCR)及信道非均勻劃分,即是應(yīng)用了軟件無線電理念的一種新技術(shù)。該技術(shù)針對傳統(tǒng)無線電接收機存在的結(jié)構(gòu)不靈活、系統(tǒng)升級困難、同時處理多信號能力弱及系統(tǒng)規(guī)模過大等問題,應(yīng)用現(xiàn)代多速率信號處理理論對之進行了改進。改進后的軟件無線電PPCR.具有全概率接收能力,能對信號進行下變頻并降低其采樣率處理,實現(xiàn)后資源耗費較低,而且依托現(xiàn)場可編程門陣列(FPGA)建立的平臺是開放式的,在需要時可在不改變硬件系統(tǒng)的情況下通過軟件更改系統(tǒng)的功能,極大地提高了系統(tǒng)的靈活性。諸多的優(yōu)點使其具有十分廣泛的應(yīng)用前景,也成為當(dāng)前研究熱點之一。 本文首先介紹了課題的應(yīng)用背景,并深入討論了軟件無線電的基本理論:信號采樣理論及多速率信號處理理論,介紹了應(yīng)用PPCR的采樣處理過程,給出了推導(dǎo)PPCR的數(shù)學(xué)模型,并在此基礎(chǔ)上分析闡述了信道非均勻劃分的原理。 在本文的系統(tǒng)仿真及實現(xiàn)部分,首先介紹了應(yīng)用現(xiàn)代DSP開發(fā)工具DSPBuilder進行開發(fā)的設(shè)計流程,然后對應(yīng)用DSP Builder來設(shè)計PPCR中的主要模塊一多相濾波器組及快速傅立葉變換模塊做了詳細闡述,最后對系統(tǒng)仿真及實現(xiàn)過程的實驗結(jié)果圖進行了分析。 本文主要是在實驗室階段對算法在硬件實現(xiàn)上進行研究。成果可以作為后續(xù)應(yīng)用研究的基礎(chǔ),對各種應(yīng)用軟件無線電理念的通信系統(tǒng)都具有一定的參考價值。
上傳時間: 2013-06-17
上傳用戶:xfbs821
近年來,人們對無線數(shù)據(jù)和多媒體業(yè)務(wù)的需求迅猛增加,促進了寬帶無線通信新技術(shù)的發(fā)展和應(yīng)用。正交頻分復(fù)用 (Orthogonal Frequency Division Multiolexing,OFDM)技術(shù)已經(jīng)廣泛應(yīng)用于各種高速寬帶無線通信系統(tǒng)中。然而 OFDM 系統(tǒng)相比單載波系統(tǒng)更容易受到頻偏和時偏的影響,因此如何有效地消除頻偏和時偏,實現(xiàn)系統(tǒng)的時頻同步是 OFDM 系統(tǒng)中非常關(guān)鍵的技術(shù)。 本文討論了非同步對 OFDM 系統(tǒng)的影響,分析了當(dāng)前用于 OFDM 系統(tǒng)中基于數(shù)據(jù)符號的同步算法,并簡單介紹非基于數(shù)據(jù)符號同步技術(shù)。基于數(shù)據(jù)符號的同步技術(shù)通過加入訓(xùn)練符號或?qū)ьl等附加信息,并利用導(dǎo)頻或訓(xùn)練符號的相關(guān)性實現(xiàn)時頻同步。此算法由于加入了附加信息,降低了帶寬利用率,但同步精度相對較高,同步捕獲時間較短。 隨著電子芯片技術(shù)的快速發(fā)展,電子設(shè)計自動化 (Electronic DesignAutomation,EDA) 技術(shù)和可編程邏輯芯片 (FPGA/CPLD) 的應(yīng)用越來越受到大家的重視,為此文中對 EDA 技術(shù)和 Altera 公司制造的 FPGA 芯片的原理和結(jié)構(gòu)特點進行了闡述,還介紹了在相關(guān)軟件平臺進行開發(fā)的系統(tǒng)流程。 論文在對基于數(shù)據(jù)符號三種算法進行較詳細的分析和研究的基礎(chǔ)上,尤其改進了基于導(dǎo)頻符號的同步算法之后,利用 Altera 公司的 FPGA 芯片EP1S25F102015 在 OuartusⅡ5.0 工具平臺上實現(xiàn)了 OFDM 同步的硬件設(shè)計,然后進行了軟件仿真。其中對基于導(dǎo)頻符號同步的改進算法硬件設(shè)計過程了進行了詳細闡述。不僅如此,對于基于 PN 序列幀的同步算法和基于循環(huán)前綴 (Cycle Prefix,CP) 的極大似然 (Maximam Likelihood,ML)估計同步算法也有具體的仿真實現(xiàn)。 最后,文章還對它們進行了比較,基于導(dǎo)頻符號同步設(shè)計的同步精度比較高,但是耗費芯片的資源多,另一個缺點是沒有頻偏估計,因此運用受到一定限制。基于 PN 序列幀的同步設(shè)計使用了最少的芯片資源,但要提取 PN 序列中的信號數(shù)據(jù)有一定困難。基于循環(huán)前綴的同步設(shè)計占用了芯片 I/O 腳稍顯多。這幾種同步算法各有優(yōu)缺點,但可以根據(jù)不同的信道環(huán)境選用它們。
標(biāo)簽: FPGA 數(shù)據(jù) 同步的 仿真實現(xiàn)
上傳時間: 2013-04-24
上傳用戶:斷點PPpp
IPC-A-610D是目前全球范圍內(nèi)應(yīng)用最為廣泛的電子組裝標(biāo)準(zhǔn)。 IPC-A-610D用全彩照片和插圖形象地羅列了電子組裝行業(yè)通行的工藝標(biāo)準(zhǔn),是所有質(zhì)保和組裝部門必備的法典。 該標(biāo)準(zhǔn)內(nèi)容涵蓋無鉛焊接、元器件極性和通孔的焊接標(biāo)準(zhǔn)、表面貼裝和分立導(dǎo)線組件、機械組裝、清潔、標(biāo)記、涂覆以及層壓板要求。 IPC-A-610對所有的質(zhì)檢員、操作員和培訓(xùn)人員來說都具有很大的借鑒意義。 D版本中新增了超過730幅關(guān)于可接受性標(biāo)準(zhǔn)的插圖,其清晰度和準(zhǔn)確度都經(jīng)過了嚴格的審核。
上傳時間: 2013-05-17
上傳用戶:源弋弋
測試儀廣泛應(yīng)用于國民經(jīng)濟和國防建設(shè)的各個領(lǐng)域,是科研和生產(chǎn)不可或缺的重要裝備之一。其工作原理是由信號發(fā)生裝置向被測對象發(fā)送激勵信號,同時由信號采集與處理裝置通過傳感器采集被測對象的響應(yīng)信號,并送到上位機進行數(shù)據(jù)分析和處理。本文研究采用靈活的現(xiàn)場可編程邏輯陣列FPGA為核心,協(xié)調(diào)整個儀器的運轉(zhuǎn),并采用先進的USB總線技術(shù),將信號發(fā)生、信號采集與處理有機地集成為一體的多功能測試儀。 本文的第一章介紹了測試儀及其研究應(yīng)用現(xiàn)狀,根據(jù)儀器的成本、便攜性和通用性要求不斷提高的發(fā)展趨勢,提出了本課題的研究任務(wù)和關(guān)鍵技術(shù); 第二章從硬件和軟件兩個方面討論了測試儀的總體設(shè)計方案,并且分別詳述了電源模塊、USB模塊、FPGA模塊、DSP模塊、A/D模塊、D/A模塊這六個功能模塊的硬件設(shè)計; 第三章討論了USB模塊相關(guān)的軟件設(shè)計,其中包含USB固件設(shè)計、驅(qū)動程序設(shè)計和客戶應(yīng)用程序設(shè)計三個方面的內(nèi)容,詳細論述了各部分軟件的架構(gòu)和主要功能模塊的實現(xiàn)。 第四章討論了主控器FPGA的設(shè)計,是本文的核心部分。先從總體上介紹了FPGA的設(shè)計方案,然后從MCU模塊、信號采集模塊、信號發(fā)生模塊三部分具體描述了其實現(xiàn)方式。軟件設(shè)計上采用了模塊化的設(shè)計思想,使得結(jié)構(gòu)清晰,可讀性強,易于進一步開發(fā);并且靈活的使用了有限狀態(tài)機,大大提高了程序的穩(wěn)定性和運行效率。 第五章介紹了DSP模塊的設(shè)計,討論了波形生成的原理及實現(xiàn),并提出了與FPGA接口的方式。 第六章詳細描述了實驗的步驟和結(jié)果,分別從單通道采樣和多通道采樣兩方面實驗,驗證了儀器的性能和設(shè)計的可行性。
上傳時間: 2013-06-25
上傳用戶:moqi
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1