亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲(chóng)蟲(chóng)首頁(yè)| 資源下載| 資源專(zhuān)輯| 精品軟件
登錄| 注冊(cè)

執(zhí)(zhí)行流

  • VC++中實(shí)現(xiàn)PC機(jī)與單片機(jī)的串行通訊

    要:應(yīng)用VC++中的MSComm控件實(shí)現(xiàn)了在工業(yè)控制領(lǐng)域中常用的PC機(jī)與單片機(jī)的異步串行通訊。使用M~omm控件編程簡(jiǎn)單,能夠滿(mǎn)足串行通訊的要求,對(duì)于工業(yè)監(jiān)控系統(tǒng)和數(shù)據(jù)采集系統(tǒng)都是非常有用的參考。

    標(biāo)簽: VC PC機(jī)與單片機(jī) 串行通訊

    上傳時(shí)間: 2013-08-05

    上傳用戶(hù):chuckbassboy

  • HT2106系列PFM DCDC升壓恒流白光LED驅(qū)動(dòng)器

    計(jì)的PFM 控制模式的開(kāi)關(guān)型DC/DC 升壓恒流芯片,通過(guò)外接電阻可使輸出電流值恒定在0mA~500mA。

    標(biāo)簽: 2106 DCDC PFM LED

    上傳時(shí)間: 2013-04-24

    上傳用戶(hù):lo25643

  • 單片機(jī)溫度采集器與PC104分站的串行通信

    單片機(jī)溫度采集器與PC104分站的串行通信:用PC104 模塊組建的礦井變電所采集分站,具有強(qiáng)大的以太網(wǎng)和CAN 總線(xiàn)通信功能。在PC104模塊底板上,設(shè)計(jì)了一個(gè)基于89C2051 單片機(jī)的溫度采集器

    標(biāo)簽: 104 PC 單片機(jī)

    上傳時(shí)間: 2013-07-04

    上傳用戶(hù):xyipie

  • 自動(dòng)檢測(cè)80C51串行通訊中的波特率

    自動(dòng)檢測(cè)80C51串行通訊中的波特率:本文介紹一種在80C51 串行通訊應(yīng)用中自動(dòng)檢測(cè)波特率的方法。按照經(jīng)驗(yàn),程序起動(dòng)后所接收到的第1 個(gè)字符用于測(cè)量波特率。這種方法可以不用設(shè)定難于記憶的開(kāi)關(guān),還可以

    標(biāo)簽: 80C51 自動(dòng)檢測(cè) 串行通訊 波特率

    上傳時(shí)間: 2013-04-24

    上傳用戶(hù):dyctj

  • 基于運(yùn)動(dòng)補(bǔ)償?shù)娜ジ粜邢到y(tǒng)的研究與FPGA設(shè)計(jì)

    本文采用基于運(yùn)動(dòng)補(bǔ)償?shù)乃惴?對(duì)去隔行系統(tǒng)及其FPGA設(shè)計(jì)作了深入的研究.該系統(tǒng)包括三個(gè)關(guān)鍵模塊運(yùn)動(dòng)估計(jì)模塊是去隔行系統(tǒng)的設(shè)計(jì)重點(diǎn),設(shè)計(jì)為雙向運(yùn)動(dòng)估計(jì),采用菱形快速搜索算法,主要分為計(jì)算和控制兩大部分.計(jì)算部分為SAD計(jì)算模塊,采用累加樹(shù)和流水線(xiàn)技術(shù);控制部分根據(jù)菱形搜索算法的第三步搜索的特點(diǎn),對(duì)比較模塊、SAD暫存器等模塊做了具體的設(shè)計(jì).對(duì)于運(yùn)動(dòng)補(bǔ)償模塊采用雙向補(bǔ)償?shù)乃惴?補(bǔ)償精度為半像素.根據(jù)半像素點(diǎn)的位置將運(yùn)動(dòng)補(bǔ)償計(jì)算分為四個(gè)狀態(tài),并通過(guò)對(duì)四個(gè)狀態(tài)計(jì)算特點(diǎn)的分析設(shè)計(jì)了加法器的結(jié)構(gòu)復(fù)用.同時(shí)基于視頻數(shù)據(jù)處理的需要,設(shè)計(jì)了四個(gè)具有雙體存儲(chǔ)結(jié)構(gòu)的內(nèi)部緩存器,由FPGA內(nèi)部的嵌入式陣列塊實(shí)現(xiàn).根據(jù)運(yùn)動(dòng)估計(jì)模塊和運(yùn)動(dòng)補(bǔ)償模塊的計(jì)算特點(diǎn),分別對(duì)緩存器的結(jié)構(gòu)、讀寫(xiě)時(shí)序和列序號(hào)控制進(jìn)行設(shè)計(jì),有效提高了數(shù)據(jù)的存取效率.本文對(duì)于這三個(gè)去隔行系統(tǒng)的關(guān)鍵模塊都給出了RTL級(jí)設(shè)計(jì)和模塊的功能仿真,并在最后一章中給出了去隔行系統(tǒng)的FPGA設(shè)計(jì).

    標(biāo)簽: FPGA 補(bǔ)償 去隔行

    上傳時(shí)間: 2013-06-11

    上傳用戶(hù):han_zh

  • 基于FPGA的MPEG-2預(yù)處理TS流復(fù)用設(shè)計(jì)及驗(yàn)證

      本文著重研究了多路數(shù)字節(jié)目復(fù)用器中的對(duì)多路預(yù)處理TS流復(fù)用的原理和基于FPGA的實(shí)現(xiàn)方法。首先論述了關(guān)于數(shù)字電視系統(tǒng)的一些基本概念,介紹了MPEG-2/DVB標(biāo)準(zhǔn)以及數(shù)字電視節(jié)目專(zhuān)用信息(PSI),并結(jié)合多路數(shù)字節(jié)目復(fù)用的基本原理提出了一套基于FPGA的設(shè)計(jì)方案。通過(guò)對(duì)復(fù)用器輸入部分、復(fù)用控制邏輯和PCR校正等一系列模塊的設(shè)計(jì)及仿真驗(yàn)證,達(dá)到了設(shè)計(jì)的要求,取得了一定的研究成果。

    標(biāo)簽: FPGA MPEG 預(yù)處理 TS流

    上傳時(shí)間: 2013-06-09

    上傳用戶(hù):bugtamor

  • MPEG-2傳送流特殊信息處理的FPGA實(shí)現(xiàn)研究

      本文介紹了如何利用FPGA(FieldProgrammableGateArray)技術(shù)來(lái)實(shí)現(xiàn)傳送流特殊信息的處理,其主要內(nèi)容如下:1.介紹了MPEG-2傳送流系統(tǒng)層的語(yǔ)法規(guī)范;2.描述了傳送流特殊信息之間的結(jié)構(gòu)關(guān)系;3.簡(jiǎn)要介紹了傳送流復(fù)用的原理和實(shí)現(xiàn)方法;4.詳細(xì)討論了如何用FPGA技術(shù)來(lái)實(shí)現(xiàn)對(duì)特殊信息的處理;整個(gè)項(xiàng)目的設(shè)計(jì)采用VHDL作為程序設(shè)計(jì)語(yǔ)言,都是以Xilinx的FPGA芯片及其ISE5.2i作為開(kāi)發(fā)系統(tǒng)進(jìn)行的。

    標(biāo)簽: MPEG FPGA 傳送 信息處理

    上傳時(shí)間: 2013-06-11

    上傳用戶(hù):410805624

  • 傳輸流復(fù)用器的FPGA建模與實(shí)現(xiàn)

    數(shù)字電視近年來(lái)飛速發(fā)展,它最終取代模擬電視是一個(gè)必然趨勢(shì)??删幊踢壿嫾夹g(shù)以及EDA技術(shù)的升溫也帶來(lái)了電子系統(tǒng)設(shè)計(jì)的巨大變革。本論文將迅速發(fā)展的FPGA技術(shù)應(yīng)用于數(shù)字電視系統(tǒng)中,研究探討了數(shù)字電視前端系統(tǒng)中的關(guān)鍵設(shè)備——傳輸流復(fù)用器的FPGA建模和實(shí)現(xiàn),以及相關(guān)的關(guān)鍵技術(shù)。本論文首先介紹了數(shù)字電視的發(fā)展現(xiàn)狀和前景,概述了數(shù)字電視前端系統(tǒng)的組成結(jié)構(gòu)與關(guān)鍵技術(shù),以及可編程邏輯技術(shù)的發(fā)展和優(yōu)勢(shì)。然后介紹了數(shù)字電視系統(tǒng)中的重要標(biāo)準(zhǔn)MPEG-2以及傳輸流復(fù)用器的原理和系統(tǒng)結(jié)構(gòu),并且從理論上闡述了復(fù)用器設(shè)計(jì)的關(guān)鍵技術(shù):PSI重組和PCR調(diào)整。接著詳細(xì)說(shuō)明了如何運(yùn)用創(chuàng)新思路,采用獨(dú)特的硬件架構(gòu)在一片F(xiàn)PGA上實(shí)現(xiàn)整個(gè)復(fù)用器的軟件和硬件系統(tǒng)的方案,并且舉例說(shuō)明了復(fù)用器硬件邏輯設(shè)計(jì)中所運(yùn)用的幾個(gè)FPGA設(shè)計(jì)技巧。最后對(duì)本文進(jìn)行總結(jié),并提出了數(shù)字電視系統(tǒng)中復(fù)用器設(shè)備未來(lái)發(fā)展的設(shè)想。本文中介紹的基于SOPC的硬件復(fù)用器設(shè)計(jì)方案,將系統(tǒng)的軟件和硬件集成在一款A(yù)ltera公司新推出的低成本高密度cyclone系列FPGA上,并且將FPGA設(shè)計(jì)技巧運(yùn)用于復(fù)用器的硬件邏輯設(shè)計(jì)中。整個(gè)設(shè)計(jì)方案不但簡(jiǎn)化了系統(tǒng)設(shè)計(jì),而且實(shí)現(xiàn)了穩(wěn)定,高速,低成本,可擴(kuò)展性強(qiáng)的復(fù)用器系統(tǒng)。

    標(biāo)簽: FPGA 傳輸流 復(fù)用器 建模

    上傳時(shí)間: 2013-06-02

    上傳用戶(hù):gtzj

  • 采用FPGA實(shí)現(xiàn)基于ATCA架構(gòu)的2.5Gbps串行背板接口

    當(dāng)前,在系統(tǒng)級(jí)互連設(shè)計(jì)中高速串行I/O技術(shù)迅速取代傳統(tǒng)的并行I/O技術(shù)正成為業(yè)界趨勢(shì)。人們已經(jīng)意識(shí)到串行I/O“潮流”是不可避免的,因?yàn)樵诟哂?Gbps的速度下,并行I/O方案已經(jīng)達(dá)到了物理極限,不能再提供可靠和經(jīng)濟(jì)的信號(hào)同步方法。基于串行I/O的設(shè)計(jì)帶來(lái)許多傳統(tǒng)并行方法所無(wú)法提供的優(yōu)點(diǎn),包括:更少的器件引腳、更低的電路板空間要求、減少印刷電路板(PCB)層數(shù)、PCB布局布線(xiàn)更容易、接頭更小、EMI更少,而且抵抗噪聲的能力也更好。高速串行I/O技術(shù)正被越來(lái)越廣泛地應(yīng)用于各種系統(tǒng)設(shè)計(jì)中,包括PC、消費(fèi)電子、海量存儲(chǔ)、服務(wù)器、通信網(wǎng)絡(luò)、工業(yè)計(jì)算和控制、測(cè)試設(shè)備等。迄今業(yè)界已經(jīng)發(fā)展出了多種串行系統(tǒng)接口標(biāo)準(zhǔn),如PCI Express、串行RapidIO、InfiniBand、千兆以太網(wǎng)、10G以太網(wǎng)XAUI、串行ATA等等。 Aurora協(xié)議是為私有上層協(xié)議或標(biāo)準(zhǔn)上層協(xié)議提供透明接口的串行互連協(xié)議,它允許任何數(shù)據(jù)分組通過(guò)Aurora協(xié)議封裝并在芯片間、電路板間甚至機(jī)箱間傳輸。Aurora鏈路層協(xié)議在物理層采用千兆位串行技術(shù),每物理通道的傳輸波特率可從622Mbps擴(kuò)展到3.125Gbps。Aurora還可將1至16個(gè)物理通道綁定在一起形成一個(gè)虛擬鏈路。16個(gè)通道綁定而成的虛擬鏈路可提供50Gbps的傳輸波特率和最大40Gbps的全雙工數(shù)據(jù)傳輸速率。Aurora可優(yōu)化支持范圍廣泛的應(yīng)用,如太位級(jí)路由器和交換機(jī)、遠(yuǎn)程接入交換機(jī)、HDTV廣播系統(tǒng)、分布式服務(wù)器和存儲(chǔ)子系統(tǒng)等需要極高數(shù)據(jù)傳輸速率的應(yīng)用。 傳統(tǒng)的標(biāo)準(zhǔn)背板如VME總線(xiàn)和CompactPCI總線(xiàn)都是采用并行總線(xiàn)方式。然而對(duì)帶寬需求的不斷增加使新興的高速串行總線(xiàn)背板正在逐漸取代傳統(tǒng)的并行總線(xiàn)背板?,F(xiàn)在,高速串行背板速率普遍從622Mbps到3.125Gbps,甚至超過(guò)10Gbps。AdvancedTCA(先進(jìn)電信計(jì)算架構(gòu))正是在這種背景下作為新一代的標(biāo)準(zhǔn)背板平臺(tái)被提出并得到快速的發(fā)展。它由PCI工業(yè)計(jì)算機(jī)制造商協(xié)會(huì)(PICMG)開(kāi)發(fā),其主要目的是定義一種開(kāi)放的通信和計(jì)算架構(gòu),使它們能被方便而迅速地集成,滿(mǎn)足高性能系統(tǒng)業(yè)務(wù)的要求。ATCA作為標(biāo)準(zhǔn)串行總線(xiàn)結(jié)構(gòu),支持高速互聯(lián)、不同背板拓?fù)洹⒏咝盘?hào)密度、標(biāo)準(zhǔn)機(jī)械與電氣特性、足夠步線(xiàn)長(zhǎng)度等特性,滿(mǎn)足當(dāng)前和未來(lái)高系統(tǒng)帶寬的要求。 采用FPGA設(shè)計(jì)高速串行接口將為設(shè)計(jì)帶來(lái)巨大的靈活性和可擴(kuò)展能力。Xilinx Virtex-IIPro系列FPGA芯片內(nèi)置了最多24個(gè)RocketIO收發(fā)器,提供從622Mbps到3.125Gbps的數(shù)據(jù)速率并支持所有新興的高速串行I/O接口標(biāo)準(zhǔn)。結(jié)合其強(qiáng)大的邏輯處理能力、豐富的IP核心支持和內(nèi)置PowerPC處理器,為企業(yè)從并行連接向串行連接的過(guò)渡提供了一個(gè)理想的連接平臺(tái)。 本文論述了采用Xilinx Virtex-IIPro FPGA設(shè)計(jì)傳輸速率為2.5Gbps的高速串行背板接口,該背板接口完全符合PICMG3.0規(guī)范。本文對(duì)串行高速通道技術(shù)的發(fā)展背景、現(xiàn)狀及應(yīng)用進(jìn)行了簡(jiǎn)要的介紹和分析,詳細(xì)分析了所涉及到的主要技術(shù)包括線(xiàn)路編解碼、控制字符、逗點(diǎn)檢測(cè)、擾碼、時(shí)鐘校正、通道綁定、預(yù)加重等。同時(shí)對(duì)AdvancedTCA規(guī)范以及Aurora鏈路層協(xié)議進(jìn)行了分析, 并在此基礎(chǔ)上給出了FPGA的設(shè)計(jì)方法。最后介紹了基于Virtex-IIPro FPGA的ATCA接口板和MultiBERT設(shè)計(jì)工具,可在標(biāo)準(zhǔn)ATCA機(jī)框內(nèi)完成單通道速率為2.5Gbps的全網(wǎng)格互聯(lián)。

    標(biāo)簽: FPGA ATCA Gbps 2.5

    上傳時(shí)間: 2013-05-29

    上傳用戶(hù):frank1234

  • 一種高精度恒流源電路的設(shè)計(jì)與實(shí)現(xiàn).pdf

    恒流電路高精度,現(xiàn)了簡(jiǎn)單實(shí)用,由基準(zhǔn)電壓源,集成運(yùn)算放大器及復(fù)合管組成的

    標(biāo)簽: 高精度 恒流源電路

    上傳時(shí)間: 2013-07-26

    上傳用戶(hù):qin1208

主站蜘蛛池模板: 五华县| 宁化县| 黑河市| 夏河县| 绿春县| 麦盖提县| 日土县| 敦煌市| 岐山县| 凭祥市| 资讯 | 京山县| 岳普湖县| 卓资县| 饶平县| 孝义市| 昭平县| 方山县| 泰州市| 海原县| 准格尔旗| 谷城县| 民勤县| 大庆市| 邢台县| 凌源市| 双峰县| 双流县| 凤凰县| 揭东县| 平安县| 平谷区| 常德市| 镶黄旗| 高要市| 渝北区| 运城市| 梁山县| 昭平县| 高碑店市| 宜章县|