亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

基于單片機(jī)

  • 基于硬件損耗均衡算法的片上norflash控制器設計

    該文檔為基于硬件損耗均衡算法的片上norflash控制器設計講解文檔,是一份很不錯的參考資料,具有較高參考價值,感興趣的可以下載看看………………

    標簽: 硬件損耗 均衡算法 norflash 控制器

    上傳時間: 2022-04-12

    上傳用戶:jiabin

  • 基于DSP的數字式勵磁調節器的設計.rar

    勵磁裝置是同步發電機的重要控制部件,直接影響電機及電力系統的特性,本文介紹了一種基于DSP(TMS320F2812)微控制器的同步發電機勵磁調節器的設計研究。 本文以新型同步發電機勵磁調節器的開發研制為主要內容,首先介紹了同步發電機勵磁系統的重要作用,然后介紹了常用的DSP 芯片特點與構成,最后著重介紹了新型勵磁調節器的軟、硬件設計實現方法,給出了硬件原理圖和軟件流程圖。硬件設計主要有交、直流的調理電路的設計,鐵電儲存設計以及通訊電路、D/A 電路等其它外圍電路的具體設計;軟件由主程序和中斷程序構成。其中,主程序主要完成系統的初始化;中斷程序主要完成數據的采集和算法實現, PID 調節、限制保護模塊等部分以及通訊部份等。 本設計充分利用TMS320F2812 芯片的強大的數據處理能力和豐富的片內外設及高速的實時控制能力,來完成各功能的實現。

    標簽: DSP 數字式 勵磁調節器

    上傳時間: 2013-05-20

    上傳用戶:wsf950131

  • 基于全數字控制的有源濾波器的軟件設計.rar

    隨著非線性負載在電網應用中的不斷增加,給電網造成的諧波污染日益嚴重,已成為影響電能質量的重要因素之一。與無源濾波器相比,有源濾波器具有濾波特性好,受電網阻抗影響小,可同時補償諧波和無功等優點,所以,有源電力濾波裝置作為一項有效措施,被廣泛地研究和應用。 本文首先介紹了諧波產生及其嚴重的危害性,綜述了國內外電力系統諧波抑制技術的發展概況以及有源電力濾波器在諧波抑制中的應用前景。闡明了以DSP為核心控制芯片的有源電力濾波器數字控制系統的特點。介紹了有源電力濾波器的結構和工作原理,在瞬時無功功率理論的基礎上設計了諧波電流的檢測方案,提出了有源電力濾波器全數字化控制系統的實施方案,包括信號調理、過零檢測、交流采樣、鎖相和濾波等,同時給出部分程序框圖及程序和程序運行結果。為了進行更加深入的理論分析,本文在MATLAB的SIMULINK仿真環境下建立了有源電力濾波器系統的仿真模型,并對諧波電流檢測方法進行了仿真對比。同時,重點進行了軟件設計,包括數字鎖相環、低通濾波器等,程序運行結果取得了令人滿意的效果。 本文以三相并聯有源電力濾波器為研究對象,設計了基于DSP芯片的數字化控制方案,該方案用一片DSP芯片TMS320F2812實現諧波指令電流計算和控制環節。并詳細介紹了該控制方案的軟件設計。 從目前國外的研究和使用情況來看,有源電力濾波器具有廣闊的應用前景。本題目今后的重點發展方向是進行實用化研究。

    標簽: 全數字 控制 有源濾波器

    上傳時間: 2013-04-24

    上傳用戶:lifangyuan12

  • 基于DSP的IGBT勵磁系統研究與仿真.rar

    勵磁調節系統是同步發電機的重要組成部分,對同步發電機乃至電力系統的安全穩定運行有著重要影響。隨著電力系統規模的不斷增大,系統結構和運行方式日趨復雜,對同步發電機勵磁控制系統運行的可靠性、穩定性、經濟性和靈活性提出了更高的要求。本文根據勵磁調節器的國內外發展趨勢,研究開發了以TMS320F2812芯片為控制核心的同步發電機DSP勵磁調節器。 本文首先介紹了數字勵磁的發展歷程、特點及應用范圍,然后介紹了同步發電機勵磁控制系統的國內外發展狀況及趨勢,提出了基于數字信號處理器 TMS320F2812 控制的絕緣柵雙極晶體管(IGBT)微機勵磁系統的結構和設計方案。 在詳細解釋功率器件 IGBT 和控制器件TMS320F2812芯片基礎上,提出了勵磁系統的主要硬件設計及軟件實現方法;完成了IGBT勵磁裝置主回路和 IGBT 保護及驅動單元的設計;進行調節器硬件設計,給出了硬件原理圖和軟件流程圖;利用TMS320F2812芯片強大的數據處理能力和豐富的片內外設和高速的實時處理能力,用單片系統結構實現了交流采樣、變速積分 PID控制算法、PWM功率調節和系統保護等功能。TMS320F2812芯片的引入,大大簡化了勵磁控制器的硬件結構,提高了勵磁系統的抗干擾能力和可靠性。 最后,為驗證所設計的勵磁調節器的有效性和控制效果,采用 MATLAB 中 SIMULINK 仿真平臺,設計了勵磁控制系統各環節的仿真模型。仿真結果表明,采用 TMS320F2812的同步發電機IGBT勵磁系統具有響應快速、調節靈敏、控制性能優良等特點。

    標簽: IGBT DSP 勵磁

    上傳時間: 2013-07-29

    上傳用戶:tb_6877751

  • 基于FPGA的多功能電子測量系統的研究與實現.rar

    隨著計算機和微電子技術的飛速發展,基于數字信號處理的示波器、信號發生器、邏輯分析儀和頻譜分析儀等測量儀器已經應用到各個領域并且發揮著重要作用,但這些儀器昂貴的價格阻礙了它們的普遍使用。 本文針對電子測量儀器技術發展和普及的情況,結合用FPGA實現數字信號處理的優勢,研究一種基于FPGA的輔助性獨立電予測量儀器的軟件系統。這種儀器可以作為數模混合電路測試和驗證的工具,用來觀察模擬信號波形、數字信號時序波形、模擬信號的幅度頻譜,也可以用來產生DDS信號。在硬件選擇上,使用具有Altera公司CycloneⅡ器件的平臺來實現單片DSP系統,這種芯片成本低廉、工作速度快、技術兼容性好;在軟件設計上,采用基于FPGA的可編程數字邏輯設計方法,這種方法具有開發難度小、功能擴展簡單等優點。設計中采用的關鍵技術包括:基于FPGA和IP Core的Verilog HDL設計、數據采集、數據存儲、數據處理以及數據波形的實時顯示。對這些技術的研究探討不僅有理論研究價值,在科學實驗和產品設計中同樣具有重要的實用價值。系統的設計以低資源、高性能為目標,設計中采用了科學的模塊劃分、設計與集成的方法,在保持原四種信號處理功能不變的前提下,盡量多的節約各種FPGA資源,為實現低成本的輔助電子測量儀器提供了可能。

    標簽: FPGA 多功能電子 測量系統

    上傳時間: 2013-06-05

    上傳用戶:love_stanford

  • 基于LabVIEW和SOPC的智能型函數發生器的研究與設計.rar

    函數發生器又名任意波形發生器,是一種常用的信號源,廣泛應用于通信、雷達、導航等現代電子技術領域。信號發生器的核心技術是頻率合成技術,主要方法有:直接模擬頻率合成、鎖相環頻率合成(PLL)、直接數字合成技術(DDS)。DDS是開環系統,無反饋環節,輸出響應速度快,頻率穩定度高。因此直接數字頻率合成技術是目前頻率合成的主要技術之一,其輸出信號具有相對較大的帶寬、快速的相位捷變、極高的相位分辨率和相位連續等優點。本文的主要工作是采用SOPC結合虛擬儀器技術,進行DDS智能函數發生器的研制。 本文介紹了虛擬儀器技術的基本理論,簡要闡述了儀器驅動程序、VISA等相關技術。對SOPC技術進行了深入的研究:SOPC技術是基于可編程邏輯器件的可重構片上系統,它作為SOC和CPLD/FPGA相結合的一項綜合技術,結合了兩者的優點,集成了硬核或軟核CPU、DSP、鎖相環、存儲器、I/O接口及可編程邏輯,可以靈活高效地解決SOC方案,而且設計周期短,設計成本低,非常適合本設計的應用。本文還對基于DDS原理的設計方案進行了分析,介紹了DDS的基本理論以及數學綜合,在研究DDS原理的基礎上,利用SOPC技術,在一片FPGA芯片上實現了整個函數發生器的硬件集成。 本文就函數發生器的設計制定了整體方案,對軟硬件設計原理及實現方法進行了具體的介紹,包括整個系統的硬件電路,SOPC片上系統和PC端軟件的設計。在設計中,LabVIEW波形編輯軟件和函數發生器二者采用異步串口進行通信。利用LabVIEW的強大功能,把波形的編輯,系統的設置放到計算機上完 成,具有人機界面友好、系統升級方便、節約硬件成本等諸多優勢。同時充分利用了FPGA內部大量的邏輯資源,將DDS模塊和微處理器模塊集成到一個單片FPGA上,改變了傳統的系統設計思路。通過對系統仿真和實際測試,結果表明該智能型函數發生器不僅能產生理想的輸出信號,還具有集成度高、穩定性好和擴展性強等優點。關鍵詞:智能型函數發生器,虛擬儀器,可編程片上系統,直接數字合成技術,NiosⅡ處理器。

    標簽: LabVIEW SOPC 智能型

    上傳時間: 2013-07-09

    上傳用戶:zw380105939

  • 基于DSP的無刷直流電機控制系統的設計與研究.rar

    由于永磁無刷直流電機既具備交流電機結構簡單、運行可靠、維護方便等一系列優點,又兼有普通有刷直流電機調速特性好、運行效率高的優點,因此它在當今國民經濟各個領域得到了越來越廣泛的應用。本文對基于DSP的無刷直流電機控制系統進行了設計和研究。 本論文首先回顧了無刷直流電機的產生、發展歷程,介紹了目前的熱點研究方向和最新研究成果。 第二章對無刷直流電機的組成環節、結構、工作原理、運行特性進行了分析,并且建立了無刷直流電機的數學模型,對其控制方法進行了討論。同時,DSP控制器由于其高速的處理能力和豐富的片上資源,已經廣泛的應用于電機控制領域。 第三章介紹了TI的高性能DSP芯片 TMS320LF2407A的結構和性能,提出了基于 TMS320LF2407A 的 BLDCM 的控制方案,并且對系統的相關環節進行了討論和分析。 第四、五兩章分別完成了硬件和軟件的設計。此系統是基于PWM技術和PID算法的雙閉環控制系統。硬件電路包括了控制電路、主電路、檢測電路、保護電路幾個部分;軟件采用模塊化的編程思想,編制了各程序模塊的控制流程圖,并論述了其實現方面的若干問題。 第六章給出了系統的仿真實驗結果及分析。 第七章對全文內容進行了總結,并對無刷直流電機控制系統提出了展望。

    標簽: DSP 無刷直流電機 控制系統

    上傳時間: 2013-04-24

    上傳用戶:xiaoxiang

  • 基于FPGA和DSP的實時圖像處理系統設計.rar

    數字信息時代帶來了“信息大爆炸”,使數據量大增,而數字圖像數據更是如此,如果不對圖像數據進行有效的壓縮,那么圖像信息的存儲與傳輸將無法進行。顯然,尋求一種高效的圖像壓縮系統具有很大的現實意義。 本文基于大規模現場可編程邏輯陣列(FPGA)和高速數字信號處理器(DSP)協同作業,來完成實時圖像處理的系統設計。出于對系統設計上的性能和功耗方面的考慮,系統中FPGA 選用的是ALTERA公司的Cyclone系列芯片EP1C12Q240C8,DSP選用的是TI公司的55x系列芯片TMS320VC5502。該系統集圖像采集、壓縮、顯示和存儲功能于一體,其中DSP為主處理器負責圖像處理,FPGA為協處理器負責系統的所有數字邏輯控制。FPGA和DSP的工作之間形成流水,并且借助于一片雙口RAM(CY7C025AV-15AI)完成兩者的通訊。結合FPGA和DSP自身的特點,本文提出一種新穎的信息通信方式,借助于一片雙口RAM,其內部按其存儲空間等分兩塊,利用乒乓技術完成對高速實時的圖像數據緩沖。 該系統從視頻采集、傳輸、壓縮到圖像存儲等整個過程的工作,分別由FPGA和DSP承擔。充分考慮到它們自身的優缺點,在滿足系統實時性要求的同時,結構靈活,便于以后的擴展與升級。結果表明,在TMS320VC5502實現了對采集圖像的JPEG壓縮,效果良好且滿足了實時性的要求,因此系統的功能得到了總體上的驗證。 關鍵詞:圖像處理;FPGA;DSP;JPEG

    標簽: FPGA DSP 實時圖像

    上傳時間: 2013-06-11

    上傳用戶:hjshhyy

  • 基于FPGA的ADC并行測試方法研究.rar

    高性能ADC產品的出現,給混合信號測試領域帶來前所未有的挑戰。并行ADC測試方案實現了多個ADC測試過程的并行化和實時化,減少了單個ADC的平均測試時間,從而降低ADC測試成本。 本文實現了基于FPGA的ADC并行測試方法。在閱讀相關文獻的基礎上,總結了常用ADC參數測試方法和測試流程。使用FPGA實現時域參數評估算法和頻域參數評估算法,并對2個ADC在不同樣本數條件下進行并行測試。 通過在FPGA內部實現ADC測試時域算法和頻域算法相結合的方法來搭建測試系統,完成音頻編解碼器WM8731L的控制模式接口、音頻數據接口、ADC測試時域算法和頻域算法的FPGA實現。整個測試系統使用Angilent 33220A任意信號發生器提供模擬激勵信號,共用一個FPGA內部實現的采樣時鐘控制模塊。并行測試系統將WM8731.L片內的兩個獨立ADC的串行輸出數據分流成左右兩通道,并對其進行串并轉換。然后對左右兩個通道分別配置一個FFT算法模塊和時域算法模塊,并行地實現了ADC參數的評估算法。 在樣本數分別為128和4096的實驗條件下,對WM8731L片內2個被測.ADC并行地進行參數評估,被測參數包括增益GAIN、偏移量OFFSET、信噪比SNR、信號與噪聲諧波失真比SINAD、總諧波失真THD等5個常用參數。實驗結果表明,通過在FPGA內配置2個獨立的參數計算模塊,可并行地實現對2個相同ADC的參數評估,減小單個ADC的平均測試時間。 FPGA片內實時評估算法的實現節省了測試樣本傳輸至自動測試機PC端的時間。而且只需將HDL代碼多次復制,就可實現多個被測ADC在同一時刻并行地被評估,配置靈活。基于FPGA的ADC并行測試方法易于實現,具有可行性,但由于噪聲的影響,測試精度有待進一步提高。該方法可用于自動測試機的混合信號選項卡或測試子系統。 關鍵詞:ADC測試;并行;參數評估;FPGA;FFT

    標簽: FPGA ADC 并行測試

    上傳時間: 2013-07-11

    上傳用戶:tdyoung

  • 基于FPGA利用FFT算法實現GPSCA碼捕獲的研究.rar

    隨著中國二代導航系統的建設,衛星導航的應用將普及到各個行業,具有自主知識產權的衛星導航接收機的研究與設計是該領域的一個研究熱點。在接收機的設計中,對于成熟技術將利用ASIC芯片進行批量生產,該芯片是專用芯片,一旦制造成型不能改變。但是對于正在研究的接收機技術,特別是在需要利用接收機平臺進行提高接收機性能研究時,利用FPGA通用可編程門陣列芯片是非常方便的。在FPGA上的研究成果,一旦成熟可以很方便的移植到ASIC芯片,進行批量生產。本課題就是基于FPGA研究GPS并行捕獲技術的硬件電路,著重進行了其中一個捕獲通道的設計和實現。 GPS信號捕獲時間是影響GPS接收機性能的一個關鍵因素,尤其是在高動態和實時性要求高的應用中或者對弱GPS信號的捕獲方面。因此,本文在滑動相關法基礎上引出了基于FFT的并行快速捕獲方法,采用自頂向下的方法對系統進行總體功能劃分和結構設計,并采用自底向上的方法對系統進行功能實現和驗證。 本課題以Xilinx公司的Spartan3E開發板為硬件開發平臺,以ISE9.2i為軟件開發平臺,采用Verilog HDL編程實現該系統。并利用Nemerix公司的GPS射頻芯片NJ1006A設計制作了GPS中頻信號產生平臺。該平臺可實時地輸出采樣頻率為16.367MHz的GPS數字中頻信號。 本課題主要是基于采樣率變換和FFT實現對GPS C/A碼的捕獲。該算法利用平均采樣的方法,將信號的采樣率降低到1.024 MHz,在低采樣率下利用成熟的1024點FFT IP核對C/A碼進行粗捕,給出GPS信號的碼相位(精度大約為1/4碼片)和載波的多普勒頻率,符合GPS后續跟蹤的要求。 同時,由于FFT算法是以資源換取時間的方法來提高GPS捕獲速度的,所以在設計時,合理地采用FPGA設計思想與技巧優化系統。基于實用性的要求,詳細的給出了基于FFT的GPS并行捕獲各個模塊的實現原理、實現結構以及仿真結果。并達到降低系統硬件資源,能夠快速、高效地實現對GPS C/A碼捕獲的要求。 本研究是導航研究所承擔的國家863課題“利用多徑信號提高GNSS接收機性能的新技術研究”中關于接收機信號捕獲算法的一部分,對接收機的設計具有一定的參考價值。

    標簽: GPSCA FPGA FFT

    上傳時間: 2013-07-22

    上傳用戶:user08x

主站蜘蛛池模板: 镶黄旗| 九江县| 南溪县| 三门县| 台南县| 富源县| 清新县| 东阿县| 武乡县| 闻喜县| 左权县| 金乡县| 静安区| 若尔盖县| 通山县| 喜德县| 江津市| 乐平市| 若尔盖县| 淮安市| 渑池县| 怀安县| 仁寿县| 涞源县| 景泰县| 济宁市| 泉州市| 马山县| 望城县| 金华市| 太康县| 通许县| 汾阳市| 贵港市| 炉霍县| 江阴市| 潞城市| 白山市| 伊金霍洛旗| 田东县| 金湖县|