基于DSP 的擴(kuò)頻通信系統(tǒng),本文介紹了基于DSP 的高速擴(kuò)頻通信系統(tǒng)的構(gòu)成,詳細(xì)討論了系統(tǒng)構(gòu)成中的關(guān)鍵技術(shù)問題,并給出了具 體解決方案。
標(biāo)簽: DSP 擴(kuò)頻通信
上傳時(shí)間: 2014-12-01
上傳用戶:xz85592677
Sru,可以將整個(gè)PCI總線上的設(shè)備全部讀寫出來.包括具體的總線位置
標(biāo)簽: Sru PCI
上傳時(shí)間: 2014-01-11
上傳用戶:66666
基于1394協(xié)議之上的IP協(xié)議,需要1394協(xié)議和1394OHCI協(xié)議
標(biāo)簽: 1394 OHCI 協(xié)議 IP協(xié)議
上傳時(shí)間: 2015-11-28
上傳用戶:teddysha
三篇關(guān)于Viterbi FPGA編譯碼器的優(yōu)化設(shè)計(jì)文檔: 1、Viterbi譯碼器的FPGA設(shè)計(jì)實(shí)現(xiàn)與優(yōu)化.pdf 2、Viterbi譯碼器的低功耗設(shè)計(jì).pdf 3、基于FPGA的高速并行Viterbi譯碼器的設(shè)計(jì)與實(shí)現(xiàn).pdf
標(biāo)簽: Viterbi FPGA Vit
上傳時(shí)間: 2013-11-27
上傳用戶:邶刖
基于FPGA的高速圖像采集和處理卡 能用于視覺檢測系統(tǒng)
標(biāo)簽: FPGA 高速圖像采集 視覺檢測
上傳時(shí)間: 2015-12-08
上傳用戶:ommshaggar
介紹了一種基于新型FPGA的高速數(shù)字下變頻的實(shí)現(xiàn)方法 它充分利用數(shù)字下變頻的優(yōu)化算法以及FPGA領(lǐng)域的新技術(shù)去除由于數(shù)據(jù)速率過高而造成的各種瓶頸,極大地減少了計(jì)算量 和FPGA片內(nèi)資源的消耗.
標(biāo)簽: FPGA 高速數(shù)字 下變頻 實(shí)現(xiàn)方法
上傳時(shí)間: 2016-01-27
上傳用戶:z754970244
基于PCB 仿真的高速時(shí)鐘電路設(shè)計(jì)研究,基于PCB 仿真的高速時(shí)鐘電路設(shè)計(jì)研究?;赑CB 仿真的高速時(shí)鐘電路設(shè)計(jì)研究
標(biāo)簽: PCB 仿真 時(shí)鐘 電路設(shè)計(jì)
上傳時(shí)間: 2013-12-19
上傳用戶:yzy6007
介紹了一種基于CPCI 總線的高速數(shù)據(jù)采集卡硬件及其WDM 驅(qū)動(dòng)程序設(shè)計(jì)方法,詳細(xì)說明了計(jì)算機(jī)通過驅(qū)動(dòng)程 序與數(shù)據(jù)采集卡硬件進(jìn)行高速數(shù)據(jù)交換的方法,利用DriverWorks 完成了滿足高速數(shù)據(jù)傳輸要求的WDM 驅(qū)動(dòng)程序設(shè)計(jì),實(shí)現(xiàn) 了數(shù)據(jù)采集卡與主機(jī)內(nèi)存之間數(shù)據(jù)傳輸?shù)腄MA 方法。
標(biāo)簽: CPCI WDM 總線 高速數(shù)據(jù)
上傳用戶:釣鰲牧馬
介紹一個(gè)基于USB2.0接口和DSP的高速數(shù)據(jù)采集處理系統(tǒng)的工作原理、設(shè)計(jì)及實(shí)現(xiàn)。該高速數(shù)據(jù)采集處理系統(tǒng)采用TI公司TMS320C6000數(shù)字信號(hào)處理器和CYPRESS公司的USB2.0接口芯片,可以實(shí)現(xiàn)高速采集和實(shí)時(shí)處理,有著廣泛的應(yīng)用前景。
標(biāo)簽: USB 2.0 CYPRESS C6000
上傳時(shí)間: 2016-03-13
上傳用戶:wyc199288
單片機(jī)控制下的基于DMA的高速數(shù)據(jù)采集系統(tǒng)
標(biāo)簽: DMA 單片機(jī)控制 高速數(shù)據(jù) 采集系統(tǒng)
上傳時(shí)間: 2014-01-20
上傳用戶:qilin
蟲蟲下載站版權(quán)所有 京ICP備2021023401號(hào)-1