亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

基于IEEE 1394總線的高速相機(jī)數(shù)據(jù)傳輸方案設(shè)計(jì)

  • 基于DSP28335+IR2110芯片的移相全橋驅動電路設計

    為解決移相全橋電路驅動及相角控制問題,設計了一種數字控制的移相全橋驅動電路.以TPL521為光耦隔離、IR2110為柵極驅動芯片.由DSP產生PWM信號,經過光耦隔離和邏輯電路后送至IR2110進行相角控制.文章對IR2110驅動電路原理進行分析及參數進行設計,對TMS320F28335進行設置并給出部分代碼.實驗結果表明:通過TMS320F28335可產生的不同相角的PWM波形,滿足了移相全橋對不同相角控制的要求.In order to solve the problem of phase-shifted full-bridge circuit driving and phase angle control,a digitally controlled phaseshifted full-bridge driving circuit was designed. TPL521 optocoupler isolation,IR2110 gate driver chip. PWM signals are generated by the DSP and sent to the IR2110 for phase angle control after optocoupler isolation and logic circuits. This text carries on the analysis to the principle of IR2110 drive circuit and parameter design,set up and give out some code to TMS320F28335. The experimental results show that the PWM waveforms with different phase angles generated by TMS320F28335 can meet the requirements of phase-shifted full-bridge control for different phase angles.

    標簽: dsp28335 ir2110 芯片

    上傳時間: 2022-05-03

    上傳用戶:zhanglei193

  • 基于DSP的單相有源電力濾波器的硬件設計.rar

    有源電力濾波器是一種新型諧波,無功補償裝置。和傳統無源的補償裝置相比,有源電力濾波器具有很大的優勢,可以對諧波,無功以及負序電流實現實時、準確的補償。因此,有源電力濾波器得到了廣泛的研究,并開始進入工業應用階段。隨著數字信號處理技術的高速發展,以全數字化控制技術實現的有源電力濾波器必將成為電力電子技術中新的研究熱點。 本論文闡述了諧波抑制的背景和目的以及國內外諧波抑制技術的發展現狀,深入分析、比較了目前常用的有源濾波器的結構和工作原理,本論文探討了單相系統的諧波檢測算法的各種方案及其特點,選用負荷電流基波有功分量法對諧波電流進行檢測。該方法結構簡單,不僅適用于單相系統而且適用于三相系統。本文對單相有源電力濾波器進行了硬件和軟件設計,對各硬件部分實現的功能進行了具體的介紹,并給出了實現原理圖。軟件設計部分給出了主要程序的設計流程圖。以上設計方案在MATLAB 仿真軟件包的SIMULINK 環境下進行了仿真實現,仿真結果證實了本文設計的有源電力濾波器的正確性和諧波補償的實時性。 在理論分析和仿真研究的基礎上,設計了基于TMS320F2812 DSP 控制的單相并聯型電力有源濾波器,研制了實驗樣機,對并聯型有源電力濾波器進行了初實驗結果表明,本論文采用的負載電流基波有功分量算法能夠實時,準確地提取出諧波和無功分量,同時也表明,這種基于TMS320F2812 DSP 的單相有源電力濾波器具有優良的諧波補償特性。

    標簽: DSP 單相 有源電力濾波器

    上傳時間: 2013-06-19

    上傳用戶:qsbbear

  • 基于USB2.0FPGA的高速數據采集系統的研究與設計.rar

    隨著科學技術的快速發展和數據采集系統的廣泛應用,人們對數據采集系統的速度、精度、易操作性以及實時性的要求也在不斷地提高。通用串行總線USB作為一種新型的微機總線接口規范,以其使用方便、易于擴展、速度快等優點而被廣泛地應用于數據采集系統中。現場可編程門陣列最大的特點是結構靈活,開發周期較短,適合于實時信號處理,已被廣泛應用于通信、數據采集、圖像處理等諸多領域。 @@ 本文充分利用USB和FPGA的上述優點,設計了一種基于USB2.0技術和FPGA技術相結合的高速數據采集系統。 @@ 首先,對數據采集基本理論及系統相關技術進行了簡單地介紹。 @@ 其次,對以ADC轉換器(TLC5510)、FPGA芯片(EP1C6Q240C8)為控制器和USB接口芯片(CY7C68013A-56,簡稱FX2)為主的數據采集系統進行了硬件設計和分析,并在此設計的基礎上給出相應的原理圖、PCB。硬件設計主要包括FPGA與ADC和FX2之間的接口電路設計以及硬件邏輯設計。 @@ 再次,根據系統需求,對系統軟件部分進行了設計,分三部分:一是為滿足FX2在USB上的最大傳輸速率而編寫的固件程序;二是在PC機中的WindowsXP系統下利用GPD編寫USB設備驅動程序;三是充分了解FX2的主要功能特點,并編寫出應用程序。 @@ 最后,對系統的軟硬件進行了調試,給出了調試結果和分析,對出現的問題給出了解決方案。結果表明,系統符合設計要求。 @@關鍵詞:USB2.0;FPGA;SOPC;數據采集;固件;

    標簽: FPGA USB 2.0

    上傳時間: 2013-06-21

    上傳用戶:cath

  • 基于FPGA的高速矩陣運算算法研究.rar

    矩陣運算是描述許多工程問題中不可缺少的數學關系,矩陣運算具有執行效率好、速度快、集成度高等優點,并且隨著動態可配置技術的發展,靈活性也有了很大的提高。因此,尋找矩陣運算的高速實現方法是具有很大的現實意義,能夠為高速運算應用提供技術支持。 為了提高研究成果的實用性與商用性,本文主要針對某種體積小、運算速度和性能要求很高的特殊場合設計并實現基于FPGA的矩陣運算功能。通過系統地研究FPGA功能結構、設計原理、DSP接口、IEEE-754標準,深入學習浮點數及矩陣的基礎運算以及硬件編程語言等內容,根據矩陣運算的特點和原理,討論了硬件設計方面重點對具體核心器件結構、特點以及有關FPGA的設計流程和控制器Verilog HDL硬件編程語言代碼方面內容,確定了基于FPGA浮點運算及矩陣運算單元的Verilog HDL設計方法,在Quartus II平臺上對其仿真、記錄運算結果,并對采集到的數據結果進行了深入分析與總結。 本設計通過幾種矩陣算法利用FPGA和MATLAB分別進行了實現測試,驗證了設計結果的正確性,證明了本設計中矩陣運算速率的實用性與高效性,提高了系統資源利用率和系統可靠性,為今后在工程、軍事、通訊等生產生活各個領域應用打下良好基礎。

    標簽: FPGA 矩陣運算 算法研究

    上傳時間: 2013-07-07

    上傳用戶:xuanjie

  • 基于FPGA的高速串行接口模塊仿真設計.rar

    現代社會信息量爆炸式增長,由于網絡、多媒體等新技術的發展,用戶對帶寬和速度的需求快速增加。并行傳輸技術由于時鐘抖動和偏移,以及PCB布線的困難,使得傳輸速率的進一步提升面臨設計的極限;而高速串行通信技術憑借其帶寬大、抗干擾性強和接口簡單等優勢,正迅速取代傳統的并行技術,成為業界的主流。 本論文針對目前比較流行并且有很大發展潛力的兩種高速串行接口電路——高速鏈路口和Rocket I/O進行研究,并以Xilinx公司最新款的Virtex-5 FPGA為研究平臺進行仿真設計。本論文的主要工作是以某低成本相控陣雷達信號處理機為設計平臺,在其中的一塊信號處理板上,進行了基于LVDS(Low VoltageDifferential Signal)技術的高速LinkPort(鏈路口)設計和基于CML(Current ModeLogic)技術的Rocket I/O高速串行接口設計。首先在FPGA的軟件中進行程序設計和功能、時序的仿真,當仿真驗證通過之后,重點是在硬件平臺上進行調試。硬件調試驗證的方法是將DSP TS201的鏈路口功能與在FPGA中的模擬高速鏈路口相連接,進行數據的互相傳送,接收和發送的數據相同,證明了高速鏈路口設計的正確性。并且在硬件調試時對Rocket IO GTP收發器進行回環設計,經過回環之后接收到的數據與發送的數據相同,證明了Rocket I/O高速串行接口設計的正確性。

    標簽: FPGA 高速串行 接口模塊

    上傳時間: 2013-04-24

    上傳用戶:戀天使569

  • 基于ARM的高速繡花機控制器的研究與開發

    隨著我國加入WTO,我國逐漸成為世界縫制設備生產和銷售中心。在縫制設備行業占據極其重要地位的繡花機行業也因此而得到迅速發展,我國繡花機產量已占據全球繡花機產量的70%。但是,我國的繡花機行業在發展的過程中仍存在和面臨著很多問題。一方面是產品結構和產品質量,我國的繡花機主要以中低檔為主,在噪聲、刺繡質量、效率、產品壽命以及維護性等方面與國外先進機型存在較大差距;另一方面是技術實力和創新能力,作為繡花機全部技術核心的控制器,國內能開發的公司屈指可數,缺乏有效的競爭,且技術實力和創新能力無法與國際企業相抗衡。 針對上述情況,本文分析了繡花機的工作原理和當前主流繡花機的控制方式及特點,在研究室已完成的中低速平繡型工業繡花機課題的基礎上,設計了一種基于硬實時嵌入式操作系統WinCE5.0,以32位RISC架構ARM9處理器S3C2440A為主控芯片,以MAXII系列CPLDEPM1270為接口芯片的高速繡花機控制器。整個繡花機以高速,高質量為目標,以伺服電機作為主軸驅動,步進電機作為X/Y軸驅動,帶USB接口和Ethernet接口,預留特種繡接口,帶高分辨率彩色觸摸屏,功能豐富,操作方便。 本文分7章,第一章闡述了課題背景,繡花機發展現狀和關鍵技術;第二章從原理出發完成了需求分析,硬件和操作系統選型和項目規劃;第三章完成了總體硬件系統設計并重點介紹了驅動系統,CPLD單元,主控制板的設計和各種資源的分配;第四章在分析WinCE及其項目開發流程和環境構建的基礎上,完成了軟件的總體框架設計并介紹了相關設計要點。第五章主要是驅動程序和運動控制模塊并以步進電機驅動的開發為例介紹了流驅動的開發過程和相關的技術要點。第六章設計了一種自主的內部花樣格式并完成了相應的測試。最后一章是對本課題的總結和展望。 本文不僅從項目研究與開發和軟件工程的高度詳細探討了基丁ARM和WinCE5.0的繡花機控制器的整個開發過程,也具體的從硬件設計,資源配置,軟件編寫,驅動開發,運動控制和花樣處理等多個方面進行了深入的分析和研究。本課題的工作對于高速高檔繡花機的開發具有很好的參考價值和實踐意義,對于提升國內繡花機行業在高端市場與國外企業的競爭力,提升民族品牌價值,改變國內繡花機控制器被少數公司所壟斷,增加良性有效競爭有積極影響。

    標簽: ARM 繡花機 控制器

    上傳時間: 2013-06-29

    上傳用戶:qazwsxedc

  • 基于MC8051軟核的星載智能1394終端

    提出了一種星載IEEE 1394智能終端的設計方案,介紹了基于MC8051軟核與Actel APA系列FPGA開發IEEE 1394總線接口的設計過程與要點,實現了靈活、小型化、易于擴展的1394總線接口。

    標簽: 8051 1394 MC 軟核

    上傳時間: 2014-12-27

    上傳用戶:Aeray

  • 基于DSP28035的高速永磁無刷直流電機驅動系統

    基于DSP28035的高速永磁無刷直流電機驅動系統,包括論文和軟硬設計資料。摘要參賽作品為基于DSP28035的高速永磁無刷直流電機驅動系統。該系統以一臺額定轉速60 krpm的高速永磁無刷直流電機、交錯并聯的Buck電路以及全橋電路為硬件平臺,以DSP28035為控制核心,實現了調壓調速功能和基于坐標變換的無位置傳感器新技術。為實現該系統要求,本作品充分利用了DSP28035的資源例如:CLA模塊,模擬比較器、HPWM模塊以及AD轉換模塊等。AbstractThis work is the drive system for a high speed permanent magnet burshless dc motor based on DSP28035. The hardware platform consists of a BLDC motor(rated speed is 60000rpm), a Buck circuit and an inverter. Under the control of DSP28035, this system can achieve the goal of adjusting the motor’s speed with voltage and the function of sensorless control based on the coordinate transformation. By making full use of resources of the core, such as CLA, analog comparator, HPWM and AD converters, the whole system can meet the requirements.1 引言高速永磁無刷直流電機驅動系統由于基波頻率較高(一般在1kHZ以上),利用逆變橋斬波進行調速的控制方式通常會受到開關管開關頻率的限制,因此該系統多采用三相全橋前級加Buck電路進承擔調壓調速的功能,而三相全橋主要承擔邏輯換相的功能。然而,傳統Buck電路所需電感的體積較大,增加了系統的體積,降低了系統的功率密度。

    標簽: dsp28035 直流電機

    上傳時間: 2022-05-08

    上傳用戶:bluedrops

  • 基于FPGA的RS255,223編解碼器的高速并行實現.rar

    隨著信息時代的到來,用戶對數據保護和傳輸可靠性的要求也在不斷提高。由于信道衰落,信號經信道傳輸后,到達接收端不可避免地會受到干擾而出現信號失真。因此需要采用差錯控制技術來檢測和糾正由信道失真引起的信息傳輸錯誤。RS(Reed—Solomon)碼是差錯控制領域中一類重要的線性分組碼,由于它編解碼結構相對固定,性能強,不但可以糾正隨機差錯,而且對突發錯誤的糾錯能力也很強,被廣泛應用在數字通信、數據存儲系統中,以滿足對數據傳輸通道可靠性的要求。因此設計一款高性能的RS編解碼器不但具有很大的應用意義,而且具有相當大的經濟價值。 本文首先介紹了線形分組碼及其子碼循環碼、BCH碼的基礎理論知識,重點介紹了BCH碼的重要分支RS碼的常用編解碼算法。由于其算法在有限域上進行,接著介紹了有限域的有關理論。基于RS碼傳統的單倍結構,本文提出了一種八倍并行編碼及九倍并行解碼方案,并用Verilog HDL語言實現。其中編碼器基于傳統的線性反饋移位寄存器除法電路并進行八倍并行擴展,譯碼器關鍵方程求解模塊基于修正的歐幾里德算法設計了一種便于硬件實現的脈動關鍵方程求解結構,其他模塊均采用九倍并行實現。由于進行了超前運算、流水線及并行處理,使編解碼的數據吞吐量大為提高,同時延時更小。 本論文設計了C++仿真平臺,并與HDL代碼結果進行了對比驗證。Verilog HDL代碼經過modelsim仿真驗證,并在ALTERA STRATIX3 EP3SL15OF1152C2 FPGA上進行綜合驗證以及靜態時序分析,綜合軟件為QUATURSⅡ V8.0。驗證及測試表明,本設計在滿足編解碼基本功能的基礎上,能夠實現數據的高吞吐量和低延時傳輸,達到性能指標要求。本論文在基于FPGA的RS(255,223)編解碼器的高速并行實現方面的研究成果,具有通用性、可移植性,有一定的理論及經濟價值。

    標簽: FPGA 255 223

    上傳時間: 2013-04-24

    上傳用戶:思琦琦

  • 基于FPGA的高速數據采集存儲系統設計.rar

    高速大容量數據采集存儲技術在通信、航天、氣象、雷達等多個領域中擁有著廣泛應用。各領域科技與信息技術不斷發展,對數據的采集和傳輸速率要求越來越高,對數據存儲的速度和容量要求也越來越高。高速數據存儲主要包括存儲介質選取、存儲器控制、數據存儲和總線應用等,如何實時、高速、連續大量地采集存儲數據是一個關鍵性問題。 本文設計了一種基于FPGA控制的高速數據采集存儲系統。該系統選用符合ATA-6規范的IDE硬盤作為數據存儲介質,采用RAID0配置的磁盤陣列形式,并配合板載的128MB內存實現對數據的高速大容量穩定存儲。 該磁盤陣列同時管理五個IDE硬盤,平均數據流達到250MB/s,峰值傳輸速率達到500MB/s,也可以擴展更多硬盤構成大容量的磁盤陣列。系統采用PCI-9054橋芯片與計算機連接,可同時存儲四路AD數據,可以通過人機交互界面實時監控數據采集情況,在計算機上實現整個磁盤陣列的實時控制。

    標簽: FPGA 高速數據 采集

    上傳時間: 2013-06-14

    上傳用戶:2404

主站蜘蛛池模板: 盖州市| 中超| 彩票| 五河县| 兴国县| 龙里县| 佳木斯市| 彩票| 玉田县| 台安县| 钟祥市| 中宁县| 贵溪市| 时尚| 宝坻区| 青岛市| 阜城县| 温泉县| 务川| 杨浦区| 文昌市| 高台县| 淮安市| 柳林县| 闽清县| 马龙县| 田阳县| 昌宁县| 枝江市| 洛隆县| 韶山市| 奎屯市| 泰顺县| 固原市| 敖汉旗| 吴江市| 明水县| 岳池县| 广南县| 靖边县| 石城县|