亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

基于fpga的超聲波避障系統(tǒng)設(shè)計

  • 基于FPGA的GPIB接口IP核的研究與設(shè)計

    基于FPGA的GPIB接口IP核的研究與設(shè)計

    標(biāo)簽: FPGA GPIB 接口 IP核

    上傳時間: 2013-11-04

    上傳用戶:bensonlly

  • 采用基于FPGA 的方法縮短高級醫(yī)療內(nèi)窺鏡系統(tǒng)的開發(fā)時間

      電子發(fā)燒友網(wǎng)核心提示:醫(yī)療內(nèi)窺鏡的市場發(fā)展帶來了各種挑戰(zhàn),例如,要求增強(qiáng)功能,更高的精度,更好的處理性能,以及更小的體積等。本文介紹Altera高級醫(yī)療內(nèi)窺鏡系統(tǒng)解決方案,它使用了1080p視頻設(shè)計工作臺、DSP 構(gòu)建模塊、參考設(shè)計,以及 Stratix® V、Cyclone® V 和 Arria® V FPGA 等。通過下文介紹,資深專家向您支招,教你懂得如何通過采用基于FPGA的方法來縮短高級醫(yī)療內(nèi)窺鏡系統(tǒng)的開發(fā)時間。   引言   對內(nèi)窺鏡檢查的需求在不斷增長,同時還需要不斷改進(jìn)檢查過程,增強(qiáng)醫(yī)療設(shè)備的功能。全球競爭不斷加劇,導(dǎo)致各種新功能的出現(xiàn),新市場的變化也非???,開發(fā)周期越來越短,工程團(tuán)隊必須集中精力提高核心競爭力,加強(qiáng)系統(tǒng)知識。工程師需要靈活的硬件平臺和支持各種平臺的工作臺工具,使他們能夠針對新標(biāo)準(zhǔn)或者標(biāo)準(zhǔn)的變化而對產(chǎn)品進(jìn)行更新。此外,設(shè)計團(tuán)隊必須更高效的進(jìn)行開發(fā)工作。Altera® 1080p 視頻設(shè)計工作臺和28-nm FPGA提供了靈活的系統(tǒng)方法來滿足當(dāng)前以及不斷發(fā)展的功能需求。   不斷增長的全球需求   很多因素導(dǎo)致對內(nèi)窺鏡檢查的需求越來越強(qiáng)。今后數(shù)十年內(nèi),世界60歲以上的人口數(shù)量將會大幅度增長,對醫(yī)療衛(wèi)生服務(wù)的需求也會隨之增長。而且,胃腸道患病人口在不斷增加,需要進(jìn)行檢查和治療。越來越多的醫(yī)生采用內(nèi)窺鏡檢查方法。很多政府報銷政策鼓勵非置入式治療,這有利于患者更快的恢復(fù),從而降低了治療總成本,患者的體驗會更好。   很多國家增加了在醫(yī)療基礎(chǔ)設(shè)施上的投入,特別是加大了醫(yī)療設(shè)備的采購。反過來,這些新市場需求也擴(kuò)大了對下一代內(nèi)窺鏡系統(tǒng)的需求。設(shè)計團(tuán)隊體驗到需求的不斷增長,而全球競爭導(dǎo)致他們推遲其產(chǎn)品發(fā)布計劃。

    標(biāo)簽: FPGA 內(nèi)窺鏡

    上傳時間: 2014-12-28

    上傳用戶:huxiao341000

  • 利用Verilog_HDL實(shí)現(xiàn)基于FPGA的分頻方法

    利用Verilog_HDL實(shí)現(xiàn)基于FPGA的分頻方法

    標(biāo)簽: Verilog_HDL FPGA 分頻

    上傳時間: 2013-10-18

    上傳用戶:feitian920

  • 基于FPGA的多路視頻合成系統(tǒng)的設(shè)計

      摘 要:研究一種基于FPGA的多路視頻合成系統(tǒng)。系統(tǒng)接收16路ITU656格式的視頻數(shù)據(jù),按照畫面分割的要求對視頻數(shù)據(jù)流進(jìn)行有效抽取和幀合成處理,經(jīng)過視頻編碼芯片轉(zhuǎn)換成模擬信號輸出到顯示器,以全屏或多窗口模式顯示多路視頻畫面。系統(tǒng)利用FPGA的高速并行處理能力的優(yōu)勢,應(yīng)用靈活的的多路視頻信號的合成技術(shù)和數(shù)字圖像處理算法,實(shí)現(xiàn)實(shí)時處理多路視頻數(shù)據(jù)。

    標(biāo)簽: FPGA 多路 視頻合成

    上傳時間: 2014-12-05

    上傳用戶:jiangfire

  • 基于FPGA的四階IIR數(shù)字濾波器

    基于FPGA的四階IIR數(shù)字濾波器

    標(biāo)簽: FPGA IIR 數(shù)字濾波器

    上傳時間: 2013-10-17

    上傳用戶:fanxiaoqie

  • 基于FPGA的數(shù)字濾波系統(tǒng)設(shè)計

    基于FPGA的數(shù)字濾波系統(tǒng)設(shè)計

    標(biāo)簽: FPGA 數(shù)字濾波 系統(tǒng)設(shè)計

    上傳時間: 2013-11-07

    上傳用戶:erkuizhang

  • 基于fpga的cic濾波器的設(shè)計

    軟件無線電中 基于FPGA的 CIC抽取濾波器的 設(shè)計 主要目的用于給高速信號進(jìn)行減速處理

    標(biāo)簽: fpga cic 濾波器

    上傳時間: 2014-12-28

    上傳用戶:chukeey

  • 基于FPGA的視頻圖像處理系統(tǒng)

    很有用的一篇基于FPGA的視頻圖像處理系統(tǒng)的論文

    標(biāo)簽: FPGA 視頻圖像 處理系統(tǒng)

    上傳時間: 2013-10-18

    上傳用戶:dave520l

  • 基于FPGA的實(shí)時視頻信號處理平臺的設(shè)計

    提出一種基于FPGA的實(shí)時視頻信號處理平臺的設(shè)計方法,該系統(tǒng)接收低幀率數(shù)字YCbCr 視頻信號,對接收的視頻信號進(jìn)行格式和彩色空間轉(zhuǎn)換、像素和,利用片外SDRAM存儲器作為幀緩存且通過時序控制器進(jìn)行幀率提高,最后通過VGA控制模塊對圖像信號進(jìn)行像素放大并在VGA顯示器上實(shí)時顯示。整個設(shè)計使用Verilog HDL語言實(shí)現(xiàn),采用Altera公司的EP2S60F1020C3N芯片作為核心器件并對功能進(jìn)行了驗證。

    標(biāo)簽: FPGA 實(shí)時視頻 信號處理平臺

    上傳時間: 2013-11-10

    上傳用戶:sjb555

  • 基于FPGA的數(shù)字穩(wěn)定校正單元的實(shí)現(xiàn)

      為了實(shí)現(xiàn)對非相干雷達(dá)的接收相參處理,基于數(shù)字穩(wěn)定校正(DSU)的原理,采用ALTERA公司的StratixⅡ系列芯片和VHDL編程語言,設(shè)計了一種基于FPGA的DSU硬件實(shí)現(xiàn)方法。實(shí)驗結(jié)果表明基于FPGA的DSU方法可以提高程序的執(zhí)行效率和系統(tǒng)的實(shí)時性,可實(shí)現(xiàn)非相參雷達(dá)的相參化功能。

    標(biāo)簽: FPGA 數(shù)字穩(wěn)定校正

    上傳時間: 2013-10-14

    上傳用戶:603100257

主站蜘蛛池模板: 民乐县| 沁源县| 赣州市| 尼玛县| 甘德县| 嵊泗县| 上思县| 丰原市| 顺昌县| 五河县| 石狮市| 延吉市| 嘉荫县| 砀山县| 宁波市| 通渭县| 峨眉山市| 延津县| 黔东| 任丘市| 旅游| 陵川县| 阳朔县| 理塘县| 鲜城| 运城市| 任丘市| 桐梓县| 宁明县| 安丘市| 兴山县| 昔阳县| 巴楚县| 澄迈县| 东宁县| 吉木乃县| 定远县| 河南省| 灵台县| 彭水| 商都县|