亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲(chóng)蟲(chóng)首頁(yè)| 資源下載| 資源專(zhuān)輯| 精品軟件
登錄| 注冊(cè)

基本流程

  • 基于FPGA和DSP技術(shù)的二次雷達(dá)應(yīng)答處理器

    該論文介紹二次雷達(dá)的基本概念、發(fā)展歷史、工作流程和運(yùn)作機(jī)理以及單脈沖二次雷達(dá)的系統(tǒng)原理,并且對(duì)傳統(tǒng)的單脈沖二次雷達(dá)應(yīng)答信號(hào)處理器的硬件結(jié)構(gòu)進(jìn)行改進(jìn),提出一種全新的應(yīng)答處理器硬件結(jié)構(gòu),即FPGA+DSP的混合結(jié)構(gòu).這種硬件結(jié)構(gòu)的特點(diǎn)是結(jié)構(gòu)靈活,有較強(qiáng)的通用性.該論文圍繞FPGA+DSP這種數(shù)字信號(hào)處理的硬件結(jié)構(gòu),闡述了它在單脈沖二次雷達(dá)應(yīng)答數(shù)字信號(hào)處理器中的應(yīng)用,使用VHDL語(yǔ)言設(shè)計(jì)FPGA程序,并且給出主要模塊的仿真結(jié)果.FPGA主要完成距離計(jì)數(shù)、方位計(jì)數(shù)、脈沖分解、產(chǎn)生應(yīng)答數(shù)據(jù)送給DSP、與PC104交換報(bào)表等功能.長(zhǎng)時(shí)間的成功試驗(yàn)表明,基于FPGA和DSP技術(shù)的二次雷達(dá)應(yīng)答信號(hào)處理器在3毫秒內(nèi)可以同時(shí)處理四個(gè)重疊應(yīng)答,計(jì)算所接收的每一個(gè)脈沖的到達(dá)方向,得到真實(shí)脈沖并且給出脈沖置信度.系統(tǒng)達(dá)到了預(yù)期的目的.該課題的另外一個(gè)重要意義是對(duì)傳統(tǒng)的二次監(jiān)視雷達(dá)應(yīng)答信號(hào)處理器進(jìn)行了改進(jìn),使單脈沖二次雷達(dá)系統(tǒng)的應(yīng)答處理能力在可靠性、穩(wěn)定性和系統(tǒng)精度三個(gè)方面有質(zhì)的飛躍.

    標(biāo)簽: FPGA DSP 二次雷達(dá) 處理器

    上傳時(shí)間: 2013-04-24

    上傳用戶(hù):gokk

  • 基于XC2S300E芯片的高級(jí)加密標(biāo)準(zhǔn)算法的FPGA設(shè)計(jì)

    加密算法一直在信息安全領(lǐng)域起著無(wú)可替代的作用,它直接影響著國(guó)家的未來(lái)和發(fā)展.隨著密碼分析水平、芯片處理能力和計(jì)算技術(shù)的不斷進(jìn)步,原有的數(shù)據(jù)加密標(biāo)準(zhǔn)(DES)算法及其變形的安全強(qiáng)度已經(jīng)難以適應(yīng)新的安全需要,其實(shí)現(xiàn)速度、代碼大小和跨平臺(tái)性均難以繼續(xù)滿(mǎn)足新的應(yīng)用需求.在未來(lái)的20年內(nèi),高級(jí)加密標(biāo)準(zhǔn)(AES)將替代DES成為新的數(shù)據(jù)加密標(biāo)準(zhǔn).高級(jí)加密標(biāo)準(zhǔn)算法是采用對(duì)稱(chēng)密鑰密碼實(shí)現(xiàn)的分組密碼,支持128比特分組長(zhǎng)度及128比特、192比特與256比特可變密鑰長(zhǎng)度.無(wú)論在反饋模式還是在非反饋模式中使用AES算法,其軟件和硬件對(duì)計(jì)算環(huán)境的適應(yīng)性強(qiáng),性能穩(wěn)定,密鑰建立時(shí)間優(yōu)良,密鑰靈活性強(qiáng).存儲(chǔ)需求量低,即使在空間有限的環(huán)境使用也具備良好的性能.在分析高級(jí)加密標(biāo)準(zhǔn)算法原理的基礎(chǔ)上,描述了圈變換及密鑰擴(kuò)展的詳細(xì)編制原理,用硬件描述語(yǔ)言(VHDL)描述了該算法的整體結(jié)構(gòu)和算法流程.詳細(xì)論述了分組密碼的兩種運(yùn)算模式(反饋模式和非反饋模式)下算法多種體系結(jié)構(gòu)的實(shí)現(xiàn)原理,重點(diǎn)論述了基本體系結(jié)構(gòu)、循環(huán)展開(kāi)結(jié)構(gòu)、內(nèi)部流水線結(jié)構(gòu)、外部流水線結(jié)構(gòu)、混合流水線結(jié)構(gòu)及資源共享結(jié)構(gòu)等.最后在XILINX公司XC2S300E芯片的基礎(chǔ)上,采用自頂向下設(shè)計(jì)思想,論述了高級(jí)加密標(biāo)準(zhǔn)算法的FPGA設(shè)計(jì)方法,提出了具體模塊劃分方法并對(duì)各個(gè)模塊的實(shí)現(xiàn)進(jìn)行了詳細(xì)論述.圈變換采用內(nèi)部流水線結(jié)構(gòu),多個(gè)圈變換采用資源共享結(jié)構(gòu),密鑰調(diào)度與加密運(yùn)算并行執(zhí)行.占用芯片面積及引腳資源較少,在芯片選型方面具有很好的適應(yīng)性.

    標(biāo)簽: S300 300E FPGA 300

    上傳時(shí)間: 2013-06-20

    上傳用戶(hù):fairy0212

  • 手把手教你學(xué)AVR單片機(jī)C程序設(shè)計(jì)實(shí)驗(yàn)程序

    目錄 第1章 概述 1.1 采用C語(yǔ)言提高編制單片機(jī)應(yīng)用程序的效率 1.2 C語(yǔ)言具有突出的優(yōu)點(diǎn) 1.3 AvR單片機(jī)簡(jiǎn)介 1.4 AvR單片機(jī)的C編譯器簡(jiǎn)介 第2章 學(xué)習(xí)AVR單片機(jī)C程序設(shè)計(jì)所用的軟件及實(shí)驗(yàn)器材介紹 2.1 IAR Enlbedded Workbench IDE C語(yǔ)言編譯器 2.2 AVR Studio集成開(kāi)發(fā)環(huán)境 2.3 PonyProg2000下載軟件及SL—ISP下載軟件 2.4 AVR DEM0單片機(jī)綜合實(shí)驗(yàn)板 2.5 AvR單片機(jī)JTAG仿真器 2.6 并口下載器 2.7 通用型多功能USB編程器 第3章 AvR單片機(jī)開(kāi)發(fā)軟件的安裝及第一個(gè)入門(mén)程序 3.1 安裝IAR for AVR 4.30集成開(kāi)發(fā)環(huán)境 3.2 安裝AVR Studio集成開(kāi)發(fā)環(huán)境 3.3 安裝PonyProg2000下載軟件 3.4 安裝SLISP下載軟件 3.5 AvR單片機(jī)開(kāi)發(fā)過(guò)程 3.6 第一個(gè)AVR入門(mén)程序 第4章 AVR單片機(jī)的主要特性及基本結(jié)構(gòu) 4.1 ATMEGA16(L)單片機(jī)的產(chǎn)品特性 4.2 ATMEGA16(L)單片機(jī)的基本組成及引腳配置 4.3 AvR單片機(jī)的CPU內(nèi)核 4.4 AvR的存儲(chǔ)器 4.5 系統(tǒng)時(shí)鐘及時(shí)鐘選項(xiàng) 4.6 電源管理及睡眠模式 4.7 系統(tǒng)控制和復(fù)位 4.8 中斷 第5章 C語(yǔ)言基礎(chǔ)知識(shí) 5.1 C語(yǔ)言的標(biāo)識(shí)符與關(guān)鍵字 5.2 數(shù)據(jù)類(lèi)型 5.3 AVR單片機(jī)的數(shù)據(jù)存儲(chǔ)空間 5.4 常量、變量及存儲(chǔ)方式 5.5 數(shù)組 5.6 C語(yǔ)言的運(yùn)算 5.7 流程控制 5.8 函數(shù) 5.9 指針 5.10 結(jié)構(gòu)體 5.11 共用體 5.12 中斷函數(shù) 第6章 ATMEGA16(L)的I/O端口使用 6.1 ATMEGAl6(L)的I/O端口 6.2 ATMEGAl6(L)中4組通用數(shù)字I/O端口的應(yīng)用設(shè)置 6.3 ATMEGA16(L)的I/O端口使用注意事項(xiàng) 6.4 ATMEGAl6(L)PB口輸出實(shí)驗(yàn) 6.5 8位數(shù)碼管測(cè)試 6.6 獨(dú)立式按鍵開(kāi)關(guān)的使用 6.7 發(fā)光二極管的移動(dòng)控制(跑馬燈實(shí)驗(yàn)) 6.8 0~99數(shù)字的加減控制 6.9 4×4行列式按鍵開(kāi)關(guān)的使用 第7章 ATMEGAl6(L)的中斷系統(tǒng)使用 7.1 ATMEGA16(L)的中斷系統(tǒng) 7.2 相關(guān)的中斷控制寄存器 7.3 INT1外部中斷實(shí)驗(yàn) 7.4 INTO/INTl中斷計(jì)數(shù)實(shí)驗(yàn) 7.5 INTO/INTl中斷嵌套實(shí)驗(yàn) 7.6 2路防盜報(bào)警器實(shí)驗(yàn) 7.7 低功耗睡眠模式下的按鍵中斷 7.8 4×4行列式按鍵的睡眠模式中斷喚醒設(shè)計(jì) 第8章 ATMEGAl6(L)驅(qū)動(dòng)16×2點(diǎn)陣字符液晶模塊 8.1 16×2點(diǎn)陣字符液晶顯示器概述 8.2 液晶顯示器的突出優(yōu)點(diǎn) 8.3 16×2字符型液晶顯示模塊(LCM)特性 8.4 16×2字符型液晶顯示模塊(LCM)引腳及功能 8.5 16×2字符型液晶顯示模塊(LCM)的內(nèi)部結(jié)構(gòu) 8.6 液晶顯示控制驅(qū)動(dòng)集成電路HD44780特點(diǎn) 8.7 HD44780工作原理 8.8 LCD控制器指令 8.9 LCM工作時(shí)序 8.10 8位數(shù)據(jù)傳送的ATMEGAl6(L)驅(qū)動(dòng)16×2點(diǎn)陣字符液晶模塊的子函數(shù) 8.11 8位數(shù)據(jù)傳送的16×2 LCM演示程序1 8.12 8位數(shù)據(jù)傳送的16×2 LCM演示程序2 8.13 4位數(shù)據(jù)傳送的ATMEGA16(L)驅(qū)動(dòng)16×2點(diǎn)陣字符液晶模塊的子函數(shù) 8.14 4位數(shù)據(jù)傳送的16×2 LCM演示程序 第9章 ATMEGA16(L)的定時(shí)/計(jì)數(shù)器 9.1 預(yù)分頻器和多路選擇器 9.2 8位定時(shí)/計(jì)時(shí)器T/C0 9.3 8位定時(shí)/計(jì)數(shù)器0的寄存器 9.4 16位定時(shí)/計(jì)數(shù)器T/C1 9.5 16位定時(shí)/計(jì)數(shù)器1的寄存器 9.6 8位定時(shí)/計(jì)數(shù)器T/C2 9.7 8位T/C2的寄存器 9.8 ICC6.31A C語(yǔ)言編譯器安裝 9.9 定時(shí)/計(jì)數(shù)器1的計(jì)時(shí)實(shí)驗(yàn) 9.10 定時(shí)/計(jì)數(shù)器0的中斷實(shí)驗(yàn) 9.11 4位顯示秒表實(shí)驗(yàn) 9.12 比較匹配中斷及定時(shí)溢出中斷的測(cè)試實(shí)驗(yàn) 9.13 PWM測(cè)試實(shí)驗(yàn) 9.14 0~5 V數(shù)字電壓調(diào)整器 9.15 定時(shí)器(計(jì)數(shù)器)0的計(jì)數(shù)實(shí)驗(yàn) 9.16 定時(shí)/計(jì)數(shù)器1的輸入捕獲實(shí)驗(yàn) ......

    標(biāo)簽: AVR 手把手 單片機(jī) C程序

    上傳時(shí)間: 2013-07-30

    上傳用戶(hù):yepeng139

  • 無(wú)線擴(kuò)頻集成電路開(kāi)發(fā)中信道編解碼技術(shù)研究與FPGA實(shí)現(xiàn)

    本論文主要對(duì)無(wú)線擴(kuò)頻集成電路設(shè)計(jì)中的信道編解碼算法進(jìn)行研究并對(duì)其FPGA實(shí)現(xiàn)思路和方法進(jìn)行相關(guān)研究。 近年來(lái)無(wú)線局域網(wǎng)IEEE802.11b標(biāo)準(zhǔn)建議物理層采用無(wú)線擴(kuò)頻技術(shù),所以開(kāi)發(fā)一套擴(kuò)頻通信芯片具有重大的現(xiàn)實(shí)意義。無(wú)線擴(kuò)頻通信系統(tǒng)與常規(guī)通信相比,具有很強(qiáng)的抗干擾能力,并具有信息蔭蔽、多址保密通信等特點(diǎn)。無(wú)線信道的特性較復(fù)雜,因此在無(wú)線擴(kuò)頻集成電路設(shè)計(jì)中,加入信道編碼是提高芯片穩(wěn)定性的重要方法。 在了解擴(kuò)頻通信基本原理的基礎(chǔ)上,本文提出了“串聯(lián)級(jí)聯(lián)碼+兩次交織”的信道編碼方案。串聯(lián)的級(jí)聯(lián)碼由外碼——(15,9,4)里德-所羅門(mén)(Reed-Solomon)碼,和內(nèi)碼-(2,1,3)卷積碼構(gòu)成,交織則采用交織深度為4的塊交織。重點(diǎn)對(duì)RS碼的時(shí)域迭代譯碼算法和卷積碼的維特比譯碼算法進(jìn)行了詳細(xì)的討論,并完成信道編譯碼方案的性能仿真及用FPGA實(shí)現(xiàn)的方法。 計(jì)算機(jī)仿真的結(jié)果表明,采用此信道編碼方案可以較好的改善現(xiàn)有仿真系統(tǒng)的誤符號(hào)率。 本論文的內(nèi)容安排如下:第一章介紹了無(wú)線擴(kuò)頻通信技術(shù)的發(fā)展?fàn)顟B(tài)以及國(guó)內(nèi)外開(kāi)發(fā)擴(kuò)頻通信芯片的現(xiàn)狀,并給出了本論文的研究?jī)?nèi)容和安排。第二章主要介紹了擴(kuò)頻通信的基本原理,主要包括擴(kuò)頻通信的定義、理論基礎(chǔ)和分類(lèi),直接序列擴(kuò)頻通信方式的數(shù)學(xué)模型。第三章介紹了基本的信道編碼原理,信道編碼的分類(lèi)和各自的特點(diǎn)。第四章給出了本課題選擇的信道編碼方案——“串聯(lián)級(jí)聯(lián)碼+兩次交織”,詳細(xì)討論了方案中里德-所羅門(mén)(Reed-Solomon)碼和卷積碼的基本原理、編碼算法和譯碼算法。最后給出編碼方案的實(shí)際參數(shù)。第五章對(duì)第四章提出的編碼方案進(jìn)行了性能仿真。第六章結(jié)合項(xiàng)目實(shí)際,討論了FPGA開(kāi)發(fā)基帶擴(kuò)頻通信系統(tǒng)的設(shè)計(jì)思路和方法。首先對(duì)FPGA開(kāi)發(fā)流程以及實(shí)際開(kāi)發(fā)的工具進(jìn)行了簡(jiǎn)要的介紹,然后給出了擴(kuò)頻通信系統(tǒng)的總體設(shè)計(jì)。對(duì)發(fā)射和接收子系統(tǒng)中信道編碼、解碼等相關(guān)功能模塊的實(shí)現(xiàn)原理和方法進(jìn)行分析。第七章對(duì)論文的工作進(jìn)行總結(jié)。

    標(biāo)簽: FPGA 無(wú)線擴(kuò)頻 信道編解 技術(shù)研究

    上傳時(shí)間: 2013-07-18

    上傳用戶(hù):hbsunhui

  • 基于ARM的嵌入式Web服務(wù)器的研究與實(shí)現(xiàn)

    近年來(lái),隨著嵌入式系統(tǒng)的快速發(fā)展,越來(lái)越多的嵌入式設(shè)備被用于工業(yè)控制、智能家居等領(lǐng)域。同時(shí)伴隨著網(wǎng)絡(luò)技術(shù)的發(fā)展,嵌入式設(shè)備通過(guò)網(wǎng)絡(luò)接入局域網(wǎng)或者Internet已經(jīng)逐步成為發(fā)展的趨勢(shì)。通過(guò)在嵌入式設(shè)備中內(nèi)置Web服務(wù)器,用戶(hù)可以在任何一臺(tái)聯(lián)網(wǎng)的計(jì)算機(jī)上通過(guò)瀏覽器來(lái)獲取設(shè)備的信息,用戶(hù)還可以通過(guò)網(wǎng)絡(luò)對(duì)設(shè)備進(jìn)行配置和管理。因此研究和開(kāi)發(fā)嵌入式Web服務(wù)器具有重要的實(shí)際意義和應(yīng)用價(jià)值。 本文在S3C44BOX開(kāi)發(fā)板上使用μClinux操作系統(tǒng)作為開(kāi)發(fā)平臺(tái),開(kāi)發(fā)并實(shí)現(xiàn)了嵌入式Web服務(wù)器。文中提出了2種實(shí)現(xiàn)方案,一種是基于boa的嵌入式Web服務(wù)器,所做的主要工作是boa在gClinux中的移植和CGI的編寫(xiě),在此基礎(chǔ)上實(shí)現(xiàn)了動(dòng)、靜態(tài)頁(yè)面的生成和簡(jiǎn)單的控制功能。另一種方案是基于HTTP協(xié)議和socket編程所開(kāi)發(fā)的嵌入式Web服務(wù)器,在此方案中實(shí)現(xiàn)了HTTP協(xié)議的GET和POST請(qǐng)求方式,能夠生成簡(jiǎn)單的動(dòng)態(tài)頁(yè)面,實(shí)現(xiàn)了歷史數(shù)據(jù)的保存功能,還能夠根據(jù)用戶(hù)在瀏覽器端的請(qǐng)求進(jìn)行相應(yīng)的控制和管理。 論文首先對(duì)嵌入式Web服務(wù)器的體系結(jié)構(gòu)進(jìn)行了分析,然后介紹了S3C44BOX硬件開(kāi)發(fā)平臺(tái),并分析了bootloader的基本原理和實(shí)現(xiàn)過(guò)程。隨后對(duì)μClinux操作系統(tǒng)的特點(diǎn)和網(wǎng)卡驅(qū)動(dòng)程序進(jìn)行了分析,并著重介紹了μClinux的移植過(guò)程。在第五章,論文詳細(xì)分析了TCP/IP和HTTP的原理和工作機(jī)制,并介紹了Web服務(wù)器中CGI的工作原理,最后分析了boa服務(wù)器的移植和CGI程序的編寫(xiě)以及Web服務(wù)器的測(cè)試等。在第六章,在HTTP協(xié)議分析和網(wǎng)絡(luò)編程的基礎(chǔ)上,提出了嵌入式Web服務(wù)器的設(shè)計(jì)思想、程序流程圖,重點(diǎn)分析了Web服務(wù)器主程序流程、動(dòng)態(tài)頁(yè)面的生成、歷史數(shù)據(jù)查詢(xún)的實(shí)現(xiàn)等,也分析了Web服務(wù)器中各種控制功能的實(shí)現(xiàn)流程,最后給出了Web服務(wù)器的測(cè)試結(jié)果。

    標(biāo)簽: ARM Web 嵌入式 服務(wù)器

    上傳時(shí)間: 2013-05-17

    上傳用戶(hù):ice_qi

  • 基于ARM的嵌入式系統(tǒng)設(shè)計(jì)

    嵌入式系統(tǒng)是為了專(zhuān)用目的內(nèi)建到產(chǎn)品內(nèi)部,實(shí)現(xiàn)控制、管理、通信等功能的計(jì)算機(jī)電路與軟件的集合體。隨著Internet的發(fā)展和后PC時(shí)代的到來(lái),嵌入式系統(tǒng)的應(yīng)用越來(lái)越廣泛。目前嵌入式系統(tǒng)技術(shù)已經(jīng)成為了最熱門(mén)的技術(shù)之一,嵌入式產(chǎn)品已經(jīng)在IT產(chǎn)業(yè)中占有很大的比重,同時(shí)大量的嵌入式應(yīng)用也對(duì)嵌入式設(shè)備的性能和功能提出了更高的要求。 隨著國(guó)內(nèi)嵌入式應(yīng)用的發(fā)展,ARM因其高性能、低功耗、低成本而成為移動(dòng)通信、便攜設(shè)備、消費(fèi)與圖像應(yīng)用等嵌入式產(chǎn)品的首選。Linux是使用最廣泛的操作系統(tǒng),它能運(yùn)行在包括ARM在內(nèi)的所有主要處理器架構(gòu)上。清晰的結(jié)構(gòu)與開(kāi)放的源碼使Linux成為一個(gè)非常具有活力,節(jié)奏明快的操作系統(tǒng)。近年來(lái)對(duì)嵌入式Linux的研究正進(jìn)行得如火如荼,并獲得了長(zhǎng)足的進(jìn)步。基于ARM與IJnux的嵌入式技術(shù)已經(jīng)成為當(dāng)前嵌入式領(lǐng)域研究的一個(gè)亮點(diǎn),應(yīng)該被廣泛重視和應(yīng)用。 本設(shè)計(jì)的目的正是建立一個(gè)完整的基于ARM9核心處理器和嵌入式IJnux操作系統(tǒng)的嵌入式開(kāi)發(fā)平臺(tái),為嵌入式系統(tǒng)開(kāi)發(fā)提供一個(gè)完整的軟硬件環(huán)境。 論文的背景是教研室的嵌入式圖像處理應(yīng)用項(xiàng)目。作者在項(xiàng)目中承擔(dān)嵌入式系統(tǒng)主板、LCD驅(qū)動(dòng)板、BootLoader軟件、LCD及鍵盤(pán)驅(qū)動(dòng)程序設(shè)計(jì)任務(wù)。因此本論文將研究如何構(gòu)建一個(gè)完整的、性能優(yōu)良的ARM嵌入式系統(tǒng)。論文首先介紹了嵌入式系統(tǒng)的基本概念、嵌入式系統(tǒng)的發(fā)展過(guò)程,然后進(jìn)行功能分析和總體設(shè)計(jì),分析嵌入式系統(tǒng)設(shè)計(jì)關(guān)鍵性問(wèn)題,包括系統(tǒng)框架的設(shè)計(jì)、開(kāi)發(fā)流程和開(kāi)發(fā)原則以及對(duì)于嵌入式處理器和操作系統(tǒng)的選擇,這對(duì)基于嵌入式平臺(tái)的嵌入式應(yīng)用系統(tǒng)設(shè)計(jì)具有普遍意義。隨后我們將重點(diǎn)論述基于ARM的嵌入式硬件平臺(tái)的設(shè)計(jì)、Linux操作系統(tǒng)內(nèi)核的定制和交叉編譯、BootLoader、Linux驅(qū)動(dòng)程序的開(kāi)發(fā)過(guò)程。最后,總結(jié)了本文的主要研究工作,并結(jié)合當(dāng)今信息產(chǎn)業(yè)的先進(jìn)技術(shù)對(duì)該開(kāi)發(fā)平臺(tái)做了展望。 論文提出的基于嵌入式平臺(tái)的應(yīng)用系統(tǒng)潛力非常巨大,有待進(jìn)一步的研究和探索。

    標(biāo)簽: ARM 嵌入式系統(tǒng)設(shè)計(jì)

    上傳時(shí)間: 2013-06-18

    上傳用戶(hù):cknck

  • 基于ARM的無(wú)線通信平臺(tái)開(kāi)發(fā)及USB驅(qū)動(dòng)程序設(shè)計(jì)

    隨著計(jì)算機(jī)技術(shù)的發(fā)展,嵌入式系統(tǒng)已成為計(jì)算機(jī)領(lǐng)域的一個(gè)重要組成部分,并成為近年來(lái)新興的研究熱點(diǎn)。ARM9TDMI是一種高效、低功耗的RISK處理器,以該內(nèi)核為核心的S3C2410X是一款基于以太網(wǎng)應(yīng)用的高性?xún)r(jià)比16/32位微控制器,非常適合嵌入式產(chǎn)品。文本提出并研究了基于ARM-Linux的嵌入式產(chǎn)品平臺(tái),完成了系統(tǒng)的硬件和軟件設(shè)計(jì)、實(shí)現(xiàn)了操作系統(tǒng)的裁減和移植。并且系統(tǒng)充分利用ARM處理器高性能、低功耗、低成本的優(yōu)點(diǎn),擴(kuò)展平臺(tái)通用接口,為今后開(kāi)發(fā)基于該平臺(tái)的應(yīng)用系統(tǒng)提供了捷徑。 Linux由于其代碼開(kāi)放性以及強(qiáng)大的網(wǎng)絡(luò)功能等特點(diǎn),在許多的嵌入式網(wǎng)絡(luò)設(shè)備中有著廣泛應(yīng)用,與其他的嵌入式操作系統(tǒng)相比,具有著更多的優(yōu)勢(shì)。因此本課題將其作為硬件平臺(tái)的操作系統(tǒng),并在這個(gè)系統(tǒng)中實(shí)現(xiàn)Linux的一些基本操作。論文中介紹的硬件和軟件平臺(tái)也可以為實(shí)際應(yīng)用提供很好的開(kāi)發(fā)起點(diǎn)。 USB作為一種總線技術(shù),已經(jīng)得到快速的普及和應(yīng)用,本文實(shí)現(xiàn)了Linux操作系統(tǒng)下USB驅(qū)動(dòng)程序的編程設(shè)計(jì);此外,本文將嵌入式技術(shù)與無(wú)線通信技術(shù)結(jié)合起來(lái),實(shí)現(xiàn)了基于ARM-9處理器的無(wú)線通信平臺(tái)的開(kāi)發(fā)。 歸納起來(lái)本課題具體工作如下: 1)調(diào)研了國(guó)內(nèi)外嵌入式系統(tǒng)開(kāi)發(fā)的現(xiàn)狀和發(fā)展趨勢(shì)。并且詳細(xì)論述了基于ARM-9處理器的硬件結(jié)構(gòu)、嵌入式操作系統(tǒng)以及開(kāi)發(fā)流程。 2)詳細(xì)研究了Linux在ARM-9硬件平臺(tái)上的移植。包括移植環(huán)境的建立、BootLoader的制作、Linux的裁減和移植、根文件的制作等。 3)詳細(xì)分析并開(kāi)發(fā)了Linux下USB驅(qū)動(dòng),包括主機(jī)控制器驅(qū)動(dòng)以及設(shè)備驅(qū)動(dòng)等內(nèi)容。 4)基于ARM-9嵌入式微處理器,利用其性?xún)r(jià)比高,功能豐富,接口完善,可擴(kuò)展性強(qiáng)等優(yōu)點(diǎn)將移動(dòng)通信技術(shù)與嵌入式系統(tǒng)融合在一起。實(shí)現(xiàn)基于ARM-9處理器的無(wú)線通信平臺(tái)的開(kāi)發(fā)。

    標(biāo)簽: ARM USB 無(wú)線通信 平臺(tái)開(kāi)發(fā)

    上傳時(shí)間: 2013-04-24

    上傳用戶(hù):lwt123

  • 基于ARM核的USB2.0AHB接口IP主機(jī)端驅(qū)動(dòng)程序的設(shè)計(jì)與實(shí)現(xiàn)

    本論文以開(kāi)發(fā)基于ARM核的USB2.0-AHB接口IP此項(xiàng)目為依托,致力于在Windows XP操作系統(tǒng)上使用DDK(Driver Development Kit)設(shè)計(jì)和開(kāi)發(fā)一個(gè)基于WDM的主機(jī)端驅(qū)動(dòng)程序。開(kāi)發(fā)該驅(qū)動(dòng)程序的目的是為了對(duì)該IP進(jìn)行FPGA測(cè)試以及配合設(shè)備端驅(qū)動(dòng)程序的開(kāi)發(fā),該驅(qū)動(dòng)程序能夠完成即插即用功能,塊傳輸,同步傳輸,控制傳輸以及對(duì)Flash的操作五項(xiàng)主要功能。 論文首先介紹了基于WDM的USB驅(qū)動(dòng)程序設(shè)計(jì)原理,其中包括了從結(jié)構(gòu)到通信流對(duì)USB主機(jī)系統(tǒng)的介紹,編寫(xiě)WDM驅(qū)動(dòng)程序的基礎(chǔ)理論(主要介紹了數(shù)個(gè)相關(guān)的重要概念、驅(qū)動(dòng)程序的基本組成),以及在開(kāi)發(fā)對(duì)Flash操作的例程會(huì)使用到的Mass Storage類(lèi)協(xié)議的簡(jiǎn)要介紹。在介紹設(shè)計(jì)原理后,論文從總體的系統(tǒng)應(yīng)用環(huán)境和結(jié)構(gòu)薊數(shù)據(jù)傳輸、內(nèi)部模塊以及軟硬件體系結(jié)構(gòu)幾個(gè)方面簡(jiǎn)要描述了該IP的系統(tǒng)設(shè)計(jì)。接著論文通過(guò)分析主機(jī)端驅(qū)動(dòng)程序功能需求,提出了驅(qū)動(dòng)程序的總體構(gòu)架以及分步式的設(shè)計(jì)流程,具體步驟是先實(shí)現(xiàn)驅(qū)動(dòng)程序的正常加載以及基本PnP功能,然后實(shí)現(xiàn)塊傳輸、同步傳輸以及控制傳輸,最后完成對(duì)Flash操作例程的設(shè)計(jì)。隨后論文詳細(xì)闡述了對(duì)上述五項(xiàng)主要功能模塊的設(shè)計(jì);其中對(duì)Flash操作例程的設(shè)計(jì)是難點(diǎn),作者通過(guò)分析Bulk-Only協(xié)議和UFI命令規(guī)范,提出程序的詳細(xì)設(shè)計(jì)方案。論文最后簡(jiǎn)要介紹了調(diào)試驅(qū)動(dòng)程序的方法,以及驅(qū)動(dòng)程序的測(cè)試內(nèi)容、部分測(cè)試結(jié)果以及測(cè)試結(jié)論。 本論文研究對(duì)象為基于ARM核的USB2.0-AHB接口IP主機(jī)端驅(qū)動(dòng)程序,因?yàn)槠溲芯恐黧w是一個(gè)基于WDM的主機(jī)端驅(qū)動(dòng)程序,因此有其普遍性;但是它以開(kāi)發(fā)基于ARM核的USB2.0-AHB接口IP這個(gè)項(xiàng)目為依托,其目的是為項(xiàng)目服務(wù),因此它有其特殊性。它是一項(xiàng)既有普遍性又有特殊性的研究。

    標(biāo)簽: ARM 2.0 AHB USB

    上傳時(shí)間: 2013-05-19

    上傳用戶(hù):2007yqing

  • 基于FPGA的32位RISC處理器設(shè)計(jì)與實(shí)現(xiàn)

    隨著SOC技術(shù)、IP技術(shù)以及集成電路技術(shù)的發(fā)展,RISC軟核處理器的研究與開(kāi)發(fā)設(shè)計(jì)開(kāi)始受到了人們的重視。基于FPGA的RISC軟核處理器在各個(gè)行業(yè)開(kāi)始得到了廣泛的應(yīng)用,特別是在一些基于FPGA的嵌入式系統(tǒng)中有著越來(lái)越廣泛的應(yīng)用前景。 該論文在研究了大量國(guó)內(nèi)外技術(shù)文獻(xiàn)的基礎(chǔ)上,總結(jié)了RISC處理器發(fā)展的現(xiàn)狀與水平。認(rèn)真分析了RISC處理器的基本結(jié)構(gòu),包括總線結(jié)構(gòu),流水線處理的原理,以及流水線數(shù)據(jù)通路和流水線控制的原理;并詳細(xì)分析了該設(shè)計(jì)采用的指令集——MIPS指令集的內(nèi)在結(jié)構(gòu)。設(shè)計(jì)出了一個(gè)32位RISC軟核處理器,這個(gè)軟核處理器采用五級(jí)流水線結(jié)構(gòu),能完成加法、減法、邏輯與、邏輯或、左移右移等算術(shù)邏輯操作,以及它們的組合操作。通過(guò)軟件仿真和在Altera的FPGA開(kāi)發(fā)板上進(jìn)行驗(yàn)證,證明了所設(shè)計(jì)的32位RISC處理器能準(zhǔn)確的執(zhí)行所選用的MIPS指令集,運(yùn)行速度能達(dá)到30MHz,功能良好。 通過(guò)對(duì)所設(shè)計(jì)對(duì)象特點(diǎn)及其可行性的研究,選用了Altera公司QuartusⅡ軟件作為設(shè)計(jì)與仿真驗(yàn)證的環(huán)境。在設(shè)計(jì)方法上,該課題采用了自頂向下的設(shè)計(jì)方法。在設(shè)計(jì)過(guò)程中采用了邊設(shè)計(jì)邊驗(yàn)證這種設(shè)計(jì)與驗(yàn)證相結(jié)合的設(shè)計(jì)流程,大大提高了設(shè)計(jì)的可靠性。該課題在設(shè)計(jì)過(guò)程中還提出了兩個(gè)有效的設(shè)計(jì)思路:第一是在32位寄存器的設(shè)計(jì)中利用FPGA的內(nèi)部RAM資源來(lái)設(shè)計(jì),減少了傳輸延時(shí),提高了運(yùn)行速度,并大大減少了對(duì)FPGA內(nèi)部資源的占用;第二是在系統(tǒng)架構(gòu)上采用了柔性化的設(shè)計(jì)方法,使得設(shè)計(jì)可以根據(jù)實(shí)際的需求適當(dāng)?shù)脑鰷p相應(yīng)的部件,以達(dá)到需求與性能的統(tǒng)一。這兩個(gè)方法都有效地解決了設(shè)計(jì)中出現(xiàn)的問(wèn)題,提高了處理器的性能。

    標(biāo)簽: FPGA RISC 處理器

    上傳時(shí)間: 2013-07-21

    上傳用戶(hù):caozhizhi

  • 多點(diǎn)無(wú)線擴(kuò)頻通信系統(tǒng)

    擴(kuò)頻通信具有較強(qiáng)的抗干擾、抗偵查和抗衰落能力,可以實(shí)現(xiàn)碼分多址,目前廣泛應(yīng)用于通信抗干擾、衛(wèi)星通信、導(dǎo)航、保密通信、測(cè)距和定位等各個(gè)方面。另外,隨著集成電路技術(shù)的飛速發(fā)展,數(shù)字接收機(jī)和軟件無(wú)線電也已經(jīng)是現(xiàn)代通信研究的一個(gè)熱點(diǎn)。 本文正是順應(yīng)這種發(fā)展趨勢(shì),在某工程項(xiàng)目的通信分系統(tǒng)中建立CDMA直接序列擴(kuò)頻通信系統(tǒng)。 本文作者承擔(dān)了多點(diǎn)無(wú)線擴(kuò)頻通信系統(tǒng)的研究,建立了一個(gè)完整的仿真系統(tǒng)。提出了適合于本系統(tǒng)的實(shí)現(xiàn)算法,同時(shí)還建立了基于軟件無(wú)線電平臺(tái)的系統(tǒng)的全FPGA設(shè)計(jì)和實(shí)現(xiàn),包括各個(gè)模塊的測(cè)試和整個(gè)系統(tǒng)的聯(lián)合測(cè)試。 文章的主要內(nèi)容如下: 1.簡(jiǎn)述了擴(kuò)頻通信及軟件無(wú)線電的發(fā)展及現(xiàn)狀。 2. 對(duì)直擴(kuò)系統(tǒng)的基本原理和系統(tǒng)中采用的相關(guān)關(guān)鍵技術(shù)進(jìn)行了闡述。相關(guān)關(guān)鍵技術(shù)包括擴(kuò)頻碼的研究和選取,擴(kuò)頻碼同步的研究,包括捕獲算法和跟蹤算法的研究,以及自適應(yīng)門(mén)限的研究。 3.詳細(xì)討論了該多點(diǎn)無(wú)線通信系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn),提出了適合于本系統(tǒng)的算法。首先闡述了系統(tǒng)的總體設(shè)計(jì)方案和設(shè)計(jì)參數(shù),接著分為物理層和鏈路層詳細(xì)闡述了各個(gè)模塊的設(shè)計(jì)與仿真,包括matlab仿真和modelsim仿真,文中給出了大量的仿真結(jié)果圖。仿真結(jié)果證明算法的正確性,仿真性能也能滿(mǎn)足系統(tǒng)設(shè)計(jì)的要求。 4.介紹了該多點(diǎn)無(wú)線通信系統(tǒng)的硬件平臺(tái)與系統(tǒng)調(diào)試。首先介紹了系統(tǒng)的硬件平臺(tái)和硬件框圖,介紹了系統(tǒng)的相關(guān)器件及其配置,接著介紹了FPGA的開(kāi)發(fā)流程、開(kāi)發(fā)工具、設(shè)計(jì)原則及遇到的相關(guān)問(wèn)題,最后介紹了系統(tǒng)的設(shè)計(jì)驗(yàn)證與性能分析,給出了系統(tǒng)的調(diào)試方案和調(diào)試結(jié)果。 本文所討論的多點(diǎn)無(wú)線通信系統(tǒng)已經(jīng)在某工程項(xiàng)目的通信分系統(tǒng)中實(shí)現(xiàn)。目前工作正常,性能良好,具有通用性、可移植性,有重要的理論及實(shí)用價(jià)值。

    標(biāo)簽: 多點(diǎn) 無(wú)線擴(kuò)頻 通信系統(tǒng)

    上傳時(shí)間: 2013-04-24

    上傳用戶(hù):wzr0701

主站蜘蛛池模板: 新泰市| 德庆县| 霍城县| 大邑县| 德阳市| 浦北县| 定陶县| 舒城县| 普安县| 天全县| 天峻县| 尼木县| 海南省| 白朗县| 昌江| 庄浪县| 延津县| 大冶市| 邮箱| 龙山县| 朝阳县| 中西区| 武陟县| 凌云县| 祁东县| 霍城县| 安化县| 鄯善县| 化隆| 灵石县| 外汇| 都昌县| 扎赉特旗| 宜城市| 泽普县| 永善县| 建德市| 五河县| 光泽县| 巴东县| 方山县|