用Flash AS代碼制作美麗光影變幻動畫 · pic · Flash卡通動畫實例:花叢中的小蜜蜂 · pic · Flash加載外部文件的各種方法與技巧 ...
上傳時間: 2013-12-20
上傳用戶:Yukiseop
文件是程序設計中一個重要概念。所謂“文件”一般指:存處在外部介質上數據的集合。C對文件操作
上傳時間: 2017-02-07
上傳用戶:gdgzhym
此模塊用于"PS/2接口的鼠標或鍵盤"與"具有外部讀寫的8位并口單片機"雙向通信模塊. Verilog HDL語言編寫,在Quartus II 8.1 (32-Bit)軟件中編譯,并下載至EPM7128SLC84-10芯片中通過. 文件中有詳細的注解. 此模塊具有對于PS/2時鐘和數據線的濾波功能,這樣減少外部干擾,保證通信的可靠性!
上傳時間: 2017-02-20
上傳用戶:集美慧
這是一個在電動機運行狀態的邏輯運算中常用的狀態檢測原理的例程。它根據電動機負載的大小和外部開關狀態共同判斷當前電動機的狀態。
上傳時間: 2013-12-19
上傳用戶:hewenzhi
把二維數組數據從外部文本文件導入labview中,并實現對導入數據的按列提取,將提取后的幾組數據組成新的幾個二維數組顯示出來,并顯示其圖形
上傳時間: 2017-06-08
上傳用戶:x4587
GPS中RF模塊(SIGe)的引腳與外部電路的詳細說明
上傳時間: 2017-09-02
上傳用戶:sk5201314
現場可編程門陣列(FPGA,Field Programmable Gate Array)是可編程邏輯器件的一種,它的出現是隨著微電子技術的發展,設計與制造集成電路的任務已不完全由半導體廠商來獨立承擔。系統設計師們更愿意自己設計專用集成電路(ASIC,Application Specific Integrated Circuit).芯片,而且希望ASIC的設計周期盡可能短,最好是在實驗室里就能設計出合適的ASIC芯片,并且立即投入實際應用之中。現在,FPGA已廣泛地運用于通信領域、消費類電子和車用電子。 本文中涉及的I/O端口模塊是FPGA中最主要的幾個大模塊之一,它的主要作用是提供封裝引腳到CLB之間的接口,將外部信號引入FPGA內部進行邏輯功能的實現并把結果輸出給外部電路,并且根據需要可以進行配置來支持多種不同的接口標準。FPGA允許使用者通過不同編程來配置實現各種邏輯功能,在IO端口中它可以通過選擇配置方式來兼容不同信號標準的I/O緩沖器電路??傮w而言,可選的I/O資源的特性包括:IO標準的選擇、輸出驅動能力的編程控制、擺率選擇、輸入延遲和維持時間控制等。 本文是關于FPGA中多標準兼容可編程輸入輸出電路(Input/Output Block)的設計和實現,該課題是成都華微電子系統有限公司FPGA大項目中的一子項,目的為在更新的工藝水平上設計出能夠兼容單端標準的I/O電路模塊;同時針對以前設計的I/O模塊不支持雙端標準的缺點,要求新的電路模塊中擴展出雙端標準的部分。文中以低壓雙端差分標準(LVDS)為代表構建雙端標準收發轉換電路,與單端標準比較,LVDS具有很多優點: (1)LVDS傳輸的信號擺幅小,從而功耗低,一般差分線上電流不超過4mA,負載阻抗為100Ω。這一特征使它適合做并行數據傳輸。 (2)LVDS信號擺幅小,從而使得該結構可以在2.5V的低電壓下工作。 (3)LVDS輸入單端信號電壓可以從0V到2.4V變化,單端信號擺幅為400mV,這樣允許輸入共模電壓從0.2V到2.2V范圍內變化,也就是說LVDS允許收發兩端地電勢有±1V的落差。 本文采用0.18μm1.8V/3.3V混合工藝,輔助Xilinx公司FPGA開發軟件ISE,設計完成了可以用于Virtex系列各低端型號FPGA的IOB結構,它有靈活的可配置性和出色的適應能力,能支持大量的I/O標準,其中包括單端標準,也包括雙端標準如LVDS等。它具有適應性的優點、可選的特性和考慮到被文件描述的硬件結構特征,這些特點可以改進和簡化系統級的設計,為最終的產品設計和生產打下基礎。設計中對包括20種IO標準在內的各電器參數按照用戶手冊描述進行仿真驗證,性能參數已達到預期標準。
上傳時間: 2013-05-15
上傳用戶:shawvi
FPGA作為新一代集成電路的出現,引起了數字電路設計的巨大變革。隨著FPGA工藝的不斷更新與改善,越來越多的用戶與設計公司開始使用FPGA進行系統開發,因此,PFAG的市場需求也越來越高,從而使得FPGA的集成電路板的工藝發展也越來越先進,在如此良性循環下,不久的將來,FPGA可以主領集成電路設計領域。正是由于FPGA有著如此巨大的發展前景與市場吸引力,因此,本文采用FPGA作為電路設計的首選。 @@ 隨著FPGA的開發技術日趨簡單化、軟件化,從面向硬件語言的VHDL、VerilogHDL設計語言,到現在面向對象的System Verilog、SystemC設計語言,硬件設計語言開始向高級語言發展。作為一個軟件設計人員,會很容易接受面向對象的語言?,F在軟件的設計中,算法處理的瓶頸就是速度的問題,如果采用專用的硬件電路,可以解決這個問題,本文在第一章第二節詳細介紹了軟硬結合的開發優勢。另外,在第一章中還介紹了知識產權核心(IP Core)的發展與前景,特別是IP Core中軟核的設計與開發,許多FGPA的開發公司開始爭奪軟核的開發市場。 @@ 數字電路設計中最長遇到的就是通信的問題,而每一種通信方式都有自己的協議規范。在CPU的設計中,由于需要高速的處理速度,因此其內部都是用并行總線進行通信,但是由于集成電路資源的問題,不可能所有的外部設備都要用并行總線進行通信,因此其外部通信就需要進行串行傳輸。又因為需要連接的外部設備的不同,因此就需要使用不同的串行通信接口。本文主要介紹了小型CPU中常用的三種通信協議,那就是SPI、I2C、UART。除了分別論述了各自的通信原理外,本文還特別介紹了一個小型CPU的內部構造,以及這三個通信協議在CPU中所處的位置。 @@ 在硬件的設計開發中,由于集成電路本身的特殊性,其開發流程也相對的復雜。本文由于篇幅的問題,只對總的開發流程作了簡要的介紹,并且將其中最復雜但是又很重要的靜態時序分析進行了詳細的論述。在通信協議的開發中,需要注意接口的設計、時序的分析、驗證環境的搭建等,因此,本文以SPI數據通信協議的設計作為一個開發范例,從協議功能的研究到最后的驗證測試,將FPGA 的開發流程與關鍵技術等以實例的方式進行了詳細的論述。在SPI通信協議的開發中,不僅對協議進行了詳細的功能分析,而且對架構中的每個模塊的設計都進行了詳細的論述。@@關鍵詞:FPGA;SPI;I2C;UART;靜態時序分析;驗證環境
上傳時間: 2013-04-24
上傳用戶:vvbvvb123
隨著計算機技術的發展,嵌入式系統已成為計算機領域的一個重要組成部分。本文用嵌入式系統構建了一個電力機車主變壓器故障診斷試驗平臺。 在電力機車主變壓器綜合測試及故障診斷領域中,我國幾個大型的電力機車廠的變壓器測試依然采用人工讀數,而這種方法的特點是:效率比較低,數據存在誤差等。因此非常有必要采用自動測試系統,而如果用工控機作為控制中心來進行測試,成本將比較高,因此,本文采用基于ARM的嵌入式系統作為控制中心來進行測試。這樣系統的成本更低,操作更方便,數據更準確。 本文詳細地介紹了基于ARM微處理器ST2410及Linux操作系統的電力機車主變壓器綜合測試及故障診斷系統的開發與實現過程。主要有三部分:硬件平臺設計與實現部分;軟件平臺設計部分;應用程序的開發等3部分。 本論文的研究主要是基于ARM-linux的平臺。它的內核模塊采用了ARM920T核的S3C2410,外部有SDRAM、FLASH、串口、網卡、鼠標、鍵盤、LCD等,同時還提供有擴展插槽,該平臺主要面向高性能的電力、工業控制等,適用于網絡的研究;本文探討嵌入式軟件開發模式,宿主機與目標機,交叉編譯環境的搭建,Linux內核和外設驅動的移植,以及圖形用戶界面QT和應用程序開發移植等;另外,在該平臺開發了應用程序,具體包括串口通信,網絡通信,數據庫編程等。
上傳時間: 2013-07-10
上傳用戶:gzming
本文的目的在于,介紹如何計算具有狹窄氣隙的圓形轉子電機中的繞組感應。我們僅處理理想化的氣隙磁場,不考慮槽、外部周邊或傾斜電抗。但我們將考察繞組磁動勢(MMF)的空間諧頻。 在圖1中,給出了12槽定子的軸截面示意圖。實際上,所顯示的是薄鋼片的形狀,或用于構成磁路的層片。鐵芯由薄片構成,以控制渦流電流損耗。厚度將根據工作頻率而變,在60Hz的電機中(大體積電機,工業用)層片的厚度典型為.014”(.355毫米)。它們堆疊在一起,以構成具有恰當長度的磁路。繞組位于該結構的槽內。 在圖1中,給出了帶有齒結構的梯形槽,在大部分長度方向上具有近乎均勻的截面,靠近氣隙處較寬。齒端與相對狹窄的槽凹陷區域結合在一起,通過改善氣隙場的均勻性、增加氣隙磁導、將繞組保持在槽中,有助于控制很多電機轉子中的寄生損耗。請注意,對于具有名為“形式纏繞”線圈的大型電機,它具有直邊矩形槽,以及非均勻截面齒。下面的介紹針對兩類電機。
上傳時間: 2013-10-13
上傳用戶:我干你啊