亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

多<b>功能</b>編程器

  • 程序功能 : 蜂鳴器實驗 為了有更多實用的實驗程序供大家學習

    程序功能 : 蜂鳴器實驗 為了有更多實用的實驗程序供大家學習,部分程序參考網上的資源,在此謝謝這些無私奉獻的朋友!!!

    標簽: 程序 實驗 蜂鳴器

    上傳時間: 2016-12-18

    上傳用戶:rishian

  • 實現了用vhdl語言完成在編碼過程中的插B功能

    實現了用vhdl語言完成在編碼過程中的插B功能,

    標簽: vhdl 語言 編碼 過程

    上傳時間: 2013-12-21

    上傳用戶:zhengjian

  • 8對3編碼器 解多工器 用於整合 可輕易改成16對4

    8對3編碼器 解多工器 用於整合 可輕易改成16對4

    標簽:

    上傳時間: 2013-11-26

    上傳用戶:lanwei

  • 是一個可以快速實現的多功能六路搶答器 包括源代碼和運行文件

    是一個可以快速實現的多功能六路搶答器 包括源代碼和運行文件

    標簽: 快速實現 多功能 搶答器 源代碼

    上傳時間: 2017-07-28

    上傳用戶:klin3139

  • 實現http的多項功能

    實現http的多項功能,post功能,多線程功能,錯誤檢測機制等等。實現Ftp上傳下載數據的功能 能夠與FTP服務器建立連接 商量通信端口 上傳和下載數據 權限的控制

    標簽: http

    上傳時間: 2013-12-17

    上傳用戶:l254587896

  • 基于ARM920T和Linux的具有轉儲功能的MP4播放器的設計與實現.rar

    河北工業大學碩士學位論文 論文研究在 ARM920T硬件平臺以及Linux軟件平臺上, 通過構建完整的嵌入式Linux系統并移植多媒體播放器MPlayer,完成一款具有轉儲功能的MP4播放器。在這個過程中研究了Linux系統移植、探索了USB驅動程序、學習了文件系統的構建并完成了多媒體播 放器 MPlayer 的移植,最終實現了一款基于嵌入式 Linux 軟件平臺具有轉儲功能的 MP4 播放器,使得 MP4 播放器可以通過 USB 接口對可移動硬盤上的信息進行操作。通過該研究過程構建了嵌入式軟件系統,以實現更好的系統性能,最重要的是可以在實踐基礎上增加對系統移植和驅動開發理論的理解并積累豐富的系統移植經驗,以促進我們去理解軟件開 發項目及其與目標硬件移植和優化的關系。

    標簽: Linux 920T ARM 920

    上傳時間: 2013-07-08

    上傳用戶:sclyutian

  • Altium Designer的Protel中多通道功能在原理圖及PCB中的使用技巧

    Altium Designer 的Protel 中多通道功能在原理圖及PCB

    標簽: Designer Altium Protel PCB

    上傳時間: 2013-10-08

    上傳用戶:王楚楚

  • 基于FPGA的多路高速串并轉換器設計

    高速串并轉換器的設計是FPGA 設計的一個重要方面,傳統設計方法由于采用FPGA 的內部邏輯資源來實現,從而限制了串并轉換的速度。該研究以網絡交換調度系統的FGPA 驗證平臺中多路高速串并轉換器的設計為例,詳細闡述了1 :8DDR 模式下高速串并轉換器的設計方法和16 路1 :8 串并轉換器的實現。結果表明,采用Xilinx Virtex24 的ISERDES 設計的多路串并轉換器可以實現800 Mbit/ s 輸入信號的串并轉換,并且減少了設計復雜度,縮短了開發周期,能滿足設計要求。關鍵詞:串并轉換;現場可編程邏輯陣列;Xilinx ; ISERDES

    標簽: FPGA 多路 串并轉換

    上傳時間: 2013-11-03

    上傳用戶:王小奇

  • Altium Designer的Protel中多通道功能在原理圖及PCB中的使用技巧

    Altium Designer 的Protel 中多通道功能在原理圖及PCB

    標簽: Designer Altium Protel PCB

    上傳時間: 2013-11-18

    上傳用戶:q3290766

  • 基于FPGA的多路高速串并轉換器設計

    高速串并轉換器的設計是FPGA 設計的一個重要方面,傳統設計方法由于采用FPGA 的內部邏輯資源來實現,從而限制了串并轉換的速度。該研究以網絡交換調度系統的FGPA 驗證平臺中多路高速串并轉換器的設計為例,詳細闡述了1 :8DDR 模式下高速串并轉換器的設計方法和16 路1 :8 串并轉換器的實現。結果表明,采用Xilinx Virtex24 的ISERDES 設計的多路串并轉換器可以實現800 Mbit/ s 輸入信號的串并轉換,并且減少了設計復雜度,縮短了開發周期,能滿足設計要求。關鍵詞:串并轉換;現場可編程邏輯陣列;Xilinx ; ISERDES

    標簽: FPGA 多路 串并轉換

    上傳時間: 2013-11-17

    上傳用戶:hxy200501

主站蜘蛛池模板: 霍邱县| 溧水县| 嵊州市| 富蕴县| 申扎县| 萍乡市| 金塔县| 驻马店市| 洪雅县| 开原市| 海盐县| 涪陵区| 若羌县| 洪湖市| 阿拉善盟| 衡南县| 通榆县| 汶上县| 修文县| 海宁市| 吕梁市| 山西省| 临夏市| 将乐县| 定日县| 庄浪县| 湖口县| 神农架林区| 彩票| 沙田区| 格尔木市| 墨竹工卡县| 任丘市| 桐梓县| 永济市| 马鞍山市| 绥化市| 高雄县| 嘉善县| 宣汉县| 高碑店市|