程式描述:使用Cypress的Cy7C68013A晶片進行設計,實現Slave FIFO模式的資料獲取。程式包括USB韌體程式以及主機程式。 安裝:把來源程式碼複製到硬碟特定目錄下,使用Keil C編譯器和Visual C++ 6.0運行即可。 注意:可以首先使用Cypress的測試工具進行韌體程式的測試,以確保韌體程式的正確性。
標簽: Cypress 68013A C68013 68013
上傳時間: 2013-12-18
上傳用戶:1427796291
新代系統與日本安川驅動器調試參數表 本參數是日本2代安川伺服器
標簽: 參數
上傳時間: 2016-08-03
上傳用戶:自動化X3
能源短缺和環境惡化是人類共同面臨的挑戰。開發新型清潔能源是解決能源短缺和環境惡化的捷徑,但是太陽能能源不連續和不穩定的缺點影響其單獨使用的效果。為了解決這個問題,可以選擇使用多種性質互補的能源聯合供電,相互彌補彼此的不足,以達到連續穩定的電能輸出。基于雙輸入直流變換器(Multipk-Input Converter,MC)的光電互補系統相對于風光互補系統而言,在太陽能功率充足時,可以選擇將多余的能量進行并網,省去了蕃電池等儲能設備,也可大大節約成本,簡化控制:而且電網是全天候的,比純新能源聯合系統更加可靠。因此本文將對光電互補系統,研究其拓撲、能量管理和系統參數設計等等在隔離應用的中小功率場合,推挽變換器控制方便,結構簡單,應用廣泛傳統的多輸入推挽變換器結構復雜,成本高。通過分析MIC的生成方法,利用脈沖電壓源 Pulsating Voltage Source Ce,PⅤSC或者脈沖電流源(Pulsating Curren Source Cell,PCSC)中聯或者并聯構成簡單實用的一族多輸入推挽變換器,詳細分析了BUCK型PVSC串聯構成的雙輸入推挽變換器的小信號模型和控制方式,為了能夠提供交流輸出,本文還詳細分析了半橋逆變電路的控制方式,并推導出其數學控制模型通過分析系統的工作模式、能量管理策略和不同控制方式對系統的影響,闡叨基于雙輸入推挽變換器的光電互補系統的工作原理。并對系統軟件涉及到的太陽能最大功率跟蹤、光電互補控制和逆變控制等算法進行重點研究功率電路參數設計合理與否,直接影響著系統的性能和指標,其中推挽變壓器和濾波器的參數設計尤為重要,為此專門給出了硬件參數設計步驟;然后,根據軟件算法,設計了控制軟件流程圖來更清晰的表達軟件控制的思想軟件參數是影響系統魯棒性和快速性的另一個關鍵因素,在硬件設計的基礎上,對軟件參數進行優化設計,并利用 Simulink軟件對設計參數進行仿真分析和修正。然后采用TMS320F2809作為控制芯片,搭建了實驗原理樣機,并進行了相關驗證實驗
標簽: 推挽變換器
上傳時間: 2022-03-16
上傳用戶:
MSP430 PRGS離線編程器燒錄軟件,支持最新FR系列單片機
標簽: 離線編程器
上傳時間: 2022-07-23
上傳用戶:
隨著信息技術的飛速發展,數據吞吐量急劇增長,要求有更高的傳輸速度,來滿足大量數據的傳輸,而原有的并行數據傳輸總線結構上存在自身無法克服的缺陷,在高頻環境下容易串擾,而增大誤碼率。SATA串行總線技術應運而生。作為一種新型的總線接口,它提供了高達3.0Gbps的數據傳輸速率,使用8B/10B編碼格式,采用LVDS NRZ串行數據傳輸方式,有良好的抗干擾性能,有更強的達到32位的循環冗余校驗,并且提供了良好的物理接口特性,支持熱拔插,代表著計算機總線接口技術的發展方向。FPGA作為一種低功耗的半導體器件,在高頻工作環境中有優良的性能,將處理器與低功耗FPGA結合起來使用是數據存儲應用的趨勢,這樣能夠使得接口方案更加靈活。而在眾多FPGA器件中,Xilinx公司的Virtex-4平臺內部集成了PowerPC高性能處理器,并且其中提供了Rocket IO MGT這種嵌入式的多速率串行收發器,能夠以6.25-622Mb/s的速度傳送數據,并且支持包括SATA協議在內的多種串行通信協議。 本文從物理層、鏈路層、傳輸層分析了SATA1.0技術的接口協議,在此基礎提出滿足協議需求和適合FPGA設計的設計方案,并給出總體設計框圖,依照FPGA的設計方法,采用Xilinx公司的Virtex-4設計了一個符合SATA1.0接口協議的嵌入式存儲裝置,實現數據的存儲,仿真運行結果正常。
上傳時間: 2013-04-24
上傳用戶:sz_hjbf
開關電源以其效率高、功率密度高在電源領域中占主導地位。開關電源多數是通過整流器與電力網相接的,經典的整流器是由二極管或晶閘管組成的一個非線性電路,其輸入電流波形呈脈沖狀,交流網側功率因數很低,在電網中會產生大量的電流諧波和無功功率而污染電網,成為電力公害。開關電源己成為電網最主要的諧波源之一。因此,進行網側功率因數校正成為目前研究的熱點之一。目前研究和應用得較多的高功率因數變換器要用兩級:DC/DC開關變換器串聯。這種電路的最大缺點是需要多個元器件、成本高、效率低,尤其在中小功率場合應用時很不經濟。現在國內外正在開發研究單級功率因數校正電路,具有很高的功率因數且成本低。因而研究單級功率因數校正及變換技術對抑制諧波污染、開創綠色電源以及實現當今開關電源的小型輕量化具有重大意義。 近年來隨著電子信息產業的高速發展,人們對開關電源的需求與日俱增,開關電源。PFC(Power Factor Correction)集成控制器己成為發展前景十分誘人的朝陽產業。隨著開關電源的廣泛應用,開關電源PFC集成控制器顯示出了強大的生命力,它具有集成度高、性價比高、外圍電路簡單和性能指標優良等優點,現已成為開發各類電源及開關電源模塊的優選集成電路。 本文首先闡述了電網污染的危害、功率因數的定義,總結了各種功率因數校正變換器的典型拓撲,對各種拓撲的特點、應用場合及控制方法作了比較分析,著重詳細介紹了反激拓撲的功率因數校正變換器的應用及優缺點。最后采用功率因數校正芯片SA7527進行了一個小功率電源的功率因數校正的設計,用實驗驗證了該設計的可行性,結果顯示功率因數能達到0.95左右,達到了較好的功率因數校正效果。
上傳時間: 2013-06-30
上傳用戶:czh415
當前,在系統級互連設計中高速串行I/O技術迅速取代傳統的并行I/O技術正成為業界趨勢。人們已經意識到串行I/O“潮流”是不可避免的,因為在高于1Gbps的速度下,并行I/O方案已經達到了物理極限,不能再提供可靠和經濟的信號同步方法。基于串行I/O的設計帶來許多傳統并行方法所無法提供的優點,包括:更少的器件引腳、更低的電路板空間要求、減少印刷電路板(PCB)層數、PCB布局布線更容易、接頭更小、EMI更少,而且抵抗噪聲的能力也更好。高速串行I/O技術正被越來越廣泛地應用于各種系統設計中,包括PC、消費電子、海量存儲、服務器、通信網絡、工業計算和控制、測試設備等。迄今業界已經發展出了多種串行系統接口標準,如PCI Express、串行RapidIO、InfiniBand、千兆以太網、10G以太網XAUI、串行ATA等等。 Aurora協議是為私有上層協議或標準上層協議提供透明接口的串行互連協議,它允許任何數據分組通過Aurora協議封裝并在芯片間、電路板間甚至機箱間傳輸。Aurora鏈路層協議在物理層采用千兆位串行技術,每物理通道的傳輸波特率可從622Mbps擴展到3.125Gbps。Aurora還可將1至16個物理通道綁定在一起形成一個虛擬鏈路。16個通道綁定而成的虛擬鏈路可提供50Gbps的傳輸波特率和最大40Gbps的全雙工數據傳輸速率。Aurora可優化支持范圍廣泛的應用,如太位級路由器和交換機、遠程接入交換機、HDTV廣播系統、分布式服務器和存儲子系統等需要極高數據傳輸速率的應用。 傳統的標準背板如VME總線和CompactPCI總線都是采用并行總線方式。然而對帶寬需求的不斷增加使新興的高速串行總線背板正在逐漸取代傳統的并行總線背板。現在,高速串行背板速率普遍從622Mbps到3.125Gbps,甚至超過10Gbps。AdvancedTCA(先進電信計算架構)正是在這種背景下作為新一代的標準背板平臺被提出并得到快速的發展。它由PCI工業計算機制造商協會(PICMG)開發,其主要目的是定義一種開放的通信和計算架構,使它們能被方便而迅速地集成,滿足高性能系統業務的要求。ATCA作為標準串行總線結構,支持高速互聯、不同背板拓撲、高信號密度、標準機械與電氣特性、足夠步線長度等特性,滿足當前和未來高系統帶寬的要求。 采用FPGA設計高速串行接口將為設計帶來巨大的靈活性和可擴展能力。Xilinx Virtex-IIPro系列FPGA芯片內置了最多24個RocketIO收發器,提供從622Mbps到3.125Gbps的數據速率并支持所有新興的高速串行I/O接口標準。結合其強大的邏輯處理能力、豐富的IP核心支持和內置PowerPC處理器,為企業從并行連接向串行連接的過渡提供了一個理想的連接平臺。 本文論述了采用Xilinx Virtex-IIPro FPGA設計傳輸速率為2.5Gbps的高速串行背板接口,該背板接口完全符合PICMG3.0規范。本文對串行高速通道技術的發展背景、現狀及應用進行了簡要的介紹和分析,詳細分析了所涉及到的主要技術包括線路編解碼、控制字符、逗點檢測、擾碼、時鐘校正、通道綁定、預加重等。同時對AdvancedTCA規范以及Aurora鏈路層協議進行了分析, 并在此基礎上給出了FPGA的設計方法。最后介紹了基于Virtex-IIPro FPGA的ATCA接口板和MultiBERT設計工具,可在標準ATCA機框內完成單通道速率為2.5Gbps的全網格互聯。
上傳時間: 2013-05-29
上傳用戶:frank1234
●抗線路接反功能可在線路跨接出錯時為技術員節省查找故障所消耗的大量時間; ●采用與 RS-485 相同的外引腳,無需重新設計電路板; ●總線引腳能承受 –35V 至 +40V 之間的故障,可為典型 24 Vac HVAC 電源最大限度地降低直接短路所造成的損害; ●多達 32 個節點的高輸入阻抗可在統一網絡上支持多節點,無需中繼器,從而可降低系統成本
標簽:
上傳時間: 2013-06-22
上傳用戶:624971116
隨著數字電視全國范圍丌播時間表的臨近,數字電視技術得到很大發展,數字電視信號在信源基帶數據和信道傳輸等方面已經進一步標準化,數字電視傳播途徑也越來越廣,在衛星、地面及有線電視網中傳輸數字電視信號得到迅速發展。借著2008年奧運的東風,數字電視領域的應用研究方興未艾。 本課題目的是完成有線數字電視廣播系統的重要設備--調制器的設計和實現,核心器件選用FPGA芯片。系統硬件實現以國家標準GY/T 170-2001(有線數字電視廣播信道編碼與調制規范)為主要依據,以Xilinx公司的Virtex系列(Virtex 4,Virtex 5)芯片及相關開發板(ML402、ML506)為平臺,主要任務是基于相關標準對其實用技術進行研究和開發。完成了信道編碼和調制的模塊劃分、Verilog HLD程序的編寫(或IP核的調用)和仿真以及在板調試和聯調等工作,設計目的是在提高整個系統集成度的前提下實現多頻點調制。 本文在研究現有數字電視網絡技術和相關產品的基礎上,以國標GY/T170-2001為主要依據并參閱了其他的相關標準,提出了多頻點QAM調制器的實現方案。整個工作包括:模塊劃分,完成了基帶物理接口(輸入)、包頭反轉與隨機化、RS編碼、卷積交織、碼流變換、差分編碼、星座映射、基帶成型(包括Nyquist濾波器、半帶濾波器、CIC濾波器的設計或模塊調用)、高端DAC的配置(輸出)等模塊的Verilog HLD程序的編寫(或者IP核調用)和仿真等工作;成功進行了開發板板級調試,調試的過程中充分利用Xilinx公司的開發板和調試軟件ChipScope,成功設計了驗證方案并進行了模塊驗證;最后進行了各模塊聯調工作,設計了系統驗證方案并成功完成對整個系統的驗證工作。 經測試表明,該系統主要性能達到國家相關標準GY/T 198-2003(有線數字電視廣播QAM調制器技術要求和測量方法)規定的技術指標,可以進入樣機試生產環節。
上傳時間: 2013-04-24
上傳用戶:jiangfire
摘要:隨著功率密度和輸出功率要求的不斷提高,汽車市場中汽車功率調節設計面臨更加嚴峻的挑戰。多相DC-DC 轉換器架構在許多方面簡化了汽車設計。Intersil 推出的ISL78220 是專門為汽車起步/停車系統、車載音頻系統和HEV/EV/燃料電池系統設計的多相升壓控制器。該產品獲得了TS16949 認證,體現了Intersil 致力于提高這些系統電源管理和模擬產品設計、制造和發布質量,促進汽車可靠性和能效達到最高水平。
上傳時間: 2013-10-13
上傳用戶:lliuhhui