亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

多核設(shè)計(jì)

  • 基于NiosII軟核處理器的步進電機接口設計

        NiosII軟核處理器是Altera公司開發,基于FPGA操作平臺使用的一款高速處理器,為了適應高速運動圖像采集,提出了一種基于NiosII軟核處理的步進電機接口設計,使用verilog HDL語言完成該接口設計,最后通過QuartusII軟件,給出了實驗仿真結果。

    標簽: NiosII 軟核處理器 步進電機 接口設計

    上傳時間: 2014-12-28

    上傳用戶:jiwy

  • 基于DDS的多波形信號發生器設計

    基于DDS的多波形信號發生器設計

    標簽: DDS 多波形 信號發生器

    上傳時間: 2013-11-08

    上傳用戶:kqc13037348641

  • 基于FPGA的DDS IP核設計方案

    以Altera公司的Quartus Ⅱ 7.2作為開發工具,研究了基于FPGA的DDS IP核設計,并給出基于Signal Tap II嵌入式邏輯分析儀的仿真測試結果。將設計的DDS IP核封裝成為SOPC Builder自定義的組件,結合32位嵌入式CPU軟核Nios II,構成可編程片上系統(SOPC),利用極少的硬件資源實現了可重構信號源。該系統基本功能都在FPGA芯片內完成,利用 SOPC技術,在一片 FPGA 芯片上實現了整個信號源的硬件開發平臺,達到既簡化電路設計、又提高系統穩定性和可靠性的目的。

    標簽: FPGA DDS IP核 設計方案

    上傳時間: 2013-11-06

    上傳用戶:songkun

  • 大規模FPGA設計中的多點綜合技術

      本文介紹了在大規模FPGA設計中可以提高綜合效率和效果的多點綜合技術,本文適合大規模FPGA的設計者和Synplify pro的用戶閱讀。  

    標簽: FPGA 大規模 多點

    上傳時間: 2013-11-23

    上傳用戶:lbbyxmraon

  • 基于FPGA的恒溫晶振頻率校準系統的設計

    為滿足三維大地電磁勘探技術對多個采集站的同步需求,基于FPGA設計了一種晶振頻率校準系統。系統可以調節各采集站的恒溫壓控晶體振蕩器同步于GPS,從而使晶振能夠輸出高準確度和穩定度的同步信號。系統中使用FPGA設計了高分辨率的時間間隔測量單元,達到0.121 ns的測量分辨率,能對晶振分頻信號與GPS秒脈沖信號的時間間隔進行高精度測量,縮短了頻率校準時間。同時在FPGA內部使用PicoBlaze嵌入式軟核處理器監控系統狀態,并配合滑動平均濾波法對測量得到的時間間隔數據實時處理,有效地抑制了GPS秒脈沖波動對頻率校準的影響。

    標簽: FPGA 恒溫晶振 頻率校準

    上傳時間: 2013-10-17

    上傳用戶:xsnjzljj

  • 基于Actel FPGA的多串口擴展設計

    基于Actel FPGA 的多串口擴展設計采用了Actel 公司高集成度,小體積,低功耗,低系統成本,高安全性和可靠性的小容量FPGA—A3P030 進行設計,把若干接口電路的功能集成到A3P030 中,實現了三路以上的串口擴展。該設計靈活性高,可根據需求靈活實現并行總線擴展三路UART 或者SPI 擴展三路UART,波特率可以靈活設置。

    標簽: Actel FPGA 多串口 擴展設計

    上傳時間: 2013-10-18

    上傳用戶:JIEWENYU

  • 采用FPGA的多路高壓IGBT驅動觸發器研制

    為有效控制固態功率調制設備,提高系統的可調性和穩定性,介紹了一種基于現場可編程門陣列( FPGA)和微控制器(MCU) 的多路高壓IGBT 驅動觸發器的設計方法和實現電路。該觸發器可選擇內或外觸發信號,可遙控或本控,能產生多路頻率、寬度和延時獨立可調的脈沖信號,信號的輸入輸出和傳輸都使用光纖。將該觸發器用于高壓IGBT(3300 V/ 800 A) 感應疊加脈沖發生器中進行實驗測試,給出了實驗波形。結果表明,該多路高壓IGBT驅動觸發器輸出脈沖信號達到了較高的調整精度,頻寬’脈寬及延時可分別以步進1 Hz、0. 1μs、0. 1μs 進行調整,滿足了脈沖發生器的要求,提高了脈沖功率調制系統的性能。

    標簽: FPGA IGBT 多路 驅動

    上傳時間: 2013-10-22

    上傳用戶:zhulei420

  • 基于FPGA的多路高速串并轉換器設計

    高速串并轉換器的設計是FPGA 設計的一個重要方面,傳統設計方法由于采用FPGA 的內部邏輯資源來實現,從而限制了串并轉換的速度。該研究以網絡交換調度系統的FGPA 驗證平臺中多路高速串并轉換器的設計為例,詳細闡述了1 :8DDR 模式下高速串并轉換器的設計方法和16 路1 :8 串并轉換器的實現。結果表明,采用Xilinx Virtex24 的ISERDES 設計的多路串并轉換器可以實現800 Mbit/ s 輸入信號的串并轉換,并且減少了設計復雜度,縮短了開發周期,能滿足設計要求。關鍵詞:串并轉換;現場可編程邏輯陣列;Xilinx ; ISERDES

    標簽: FPGA 多路 串并轉換

    上傳時間: 2013-11-03

    上傳用戶:王小奇

  • 多載波擴頻通信的Rake接收機理論研究及FPGA實現

    一篇關于Rake接收的很好的論文,多載波擴頻通信的Rake接收機理論研究及FPGA實現。

    標簽: Rake FPGA 多載波 擴頻通信

    上傳時間: 2013-11-09

    上傳用戶:www240697738

  • 基于多目標規劃的礦車調度優化模型

    鋼鐵工業是國家工業的基礎之一,鐵礦是鋼鐵工業的主要原料基地。礦產地礦車的運輸組織效率與鋼產量有著十分緊密的聯系。因此高效率的礦車運輸調度組織是提高露天礦產量,增加其經濟效益的重要途徑。本文結合礦區生產的實際問題,通過利用優化理論中的多目標優化思想提出了一種礦車運輸調度組織的優化模型。與傳統的基于貪心準則的優化方法相比,本方法具有精度高、求解效率高和易于在實際中應用的優點,有很高的實踐應用價值。

    標簽: 多目標 優化模型 礦車調度

    上傳時間: 2013-10-09

    上傳用戶:18752787361

主站蜘蛛池模板: 滕州市| 天全县| 紫阳县| 谢通门县| 灵山县| 新余市| 佳木斯市| 金平| 清水河县| 海盐县| 桦甸市| 黔东| 高雄市| 故城县| 镇远县| 南平市| 荆门市| 陈巴尔虎旗| 龙山县| 黔西县| 中阳县| 大竹县| 沧源| 合阳县| 乌兰浩特市| 马鞍山市| 辉南县| 四会市| 马公市| 循化| 封开县| 即墨市| 宜良县| 自贡市| 瑞安市| 千阳县| 墨竹工卡县| 西充县| 太和县| 汉源县| 永仁县|