以Altera公司的Quartus Ⅱ 7.2作為開發工具,研究了基于FPGA的DDS IP核設計,并給出基于Signal Tap II嵌入式邏輯分析儀的仿真測試結果。將設計的DDS IP核封裝成為SOPC Builder自定義的組件,結合32位嵌入式CPU軟核Nios II,構成可編程片上系統(SOPC),利用極少的硬件資源實現了可重構信號源。該系統基本功能都在FPGA芯片內完成,利用 SOPC技術,在一片 FPGA 芯片上實現了整個信號源的硬件開發平臺,達到既簡化電路設計、又提高系統穩定性和可靠性的目的。
資源簡介:以Altera公司的Quartus Ⅱ 7.2作為開發工具,研究了基于FPGA的DDS IP核設計,并給出基于Signal Tap II嵌入式邏輯分析儀的仿真測試結果。將設計的DDS IP核封裝成為SOPC Builder自定義的組件,結合32位嵌入式CPU軟核Nios II,構成可編程片上系統(SOPC),利用...
上傳時間: 2013-11-06
上傳用戶:songkun
資源簡介:以Altera公司的Quartus Ⅱ 7.2作為開發工具,研究了基于FPGA的DDS IP核設計,并給出基于Signal Tap II嵌入式邏輯分析儀的仿真測試結果。將設計的DDS IP核封裝成為SOPC Builder自定義的組件,結合32位嵌入式CPU軟核Nios II,構成可編程片上系統(SOPC),利用...
上傳時間: 2013-12-22
上傳用戶:forzalife
資源簡介:基于sopc的vga IP核設計參考文檔
上傳時間: 2017-02-15
上傳用戶:dengzb84
資源簡介:實現了基于FPGA的DDS信號源設計,能同時兩路輸出,輸出波形包括正弦波、三角波、方波和鋸齒波,且其頻率和相位均可調,還能計算兩路輸出信號的相位差。
上傳時間: 2022-04-21
上傳用戶:
資源簡介:為了滿足對隨機數性能有一定要求的系統能夠實時檢測隨機數性能的需求,提出了一種基于FPGA的隨機數性能檢測設計方案。根據NIST的測試標準,采用基于統計的方法,在FPGA內部實現了對隨機序列的頻率測試、游程測試、最大游程測試、離散傅里葉變換測試和二元矩陣...
上傳時間: 2013-11-13
上傳用戶:lliuhhui
資源簡介:一般由信源發出的數字基帶信號含有豐富的低頻分量,甚至直流分量,這些信號往往不宜直接用于傳輸,易產生碼間干擾進而直接影響傳輸的可靠性,因而要對其進行編碼以便傳輸。傳統的井下信號在傳輸過程中普遍采用曼徹斯特碼的編解碼方式,而該方式的地面解碼電路...
上傳時間: 2013-05-26
上傳用戶:teddysha
資源簡介:一般由信源發出的數字基帶信號含有豐富的低頻分量,甚至直流分量,這些信號往往不宜直接用于傳輸,易產生碼間干擾進而直接影響傳輸的可靠性,因而要對其進行編碼以便傳輸。傳統的井下信號在傳輸過程中普遍采用曼徹斯特碼的編解碼方式,而該方式的地面解碼電路...
上傳時間: 2013-04-24
上傳用戶:siguazgb
資源簡介:為了滿足對隨機數性能有一定要求的系統能夠實時檢測隨機數性能的需求,提出了一種基于FPGA的隨機數性能檢測設計方案。根據NIST的測試標準,采用基于統計的方法,在FPGA內部實現了對隨機序列的頻率測試、游程測試、最大游程測試、離散傅里葉變換測試和二元矩陣...
上傳時間: 2015-01-01
上傳用戶:瓦力瓦力hong
資源簡介:本文介紹了一個基于CPLD/FPGA的嵌入式IP核設計。論文在闡述可編程邏輯器件及其發展趨勢的基礎上,探討了知識產權復用理念,MCU的復雜化設計以及數字信號傳輸與處理的速度要求。結合國內外對CPLD/FPGA的使用現狀,引出了在CPLD/FPGA上開發嵌入式模塊程序的...
上傳時間: 2013-07-05
上傳用戶:隱界最新
資源簡介:本文探索了自主系統CPU設計方法和經驗,同時對80C51產品進行了必要的改進。 文章采用XILINX公司的Virtex-ⅡPro系列FPGA芯片,在相關EDA軟件平臺的支持下進行基于FPGA的8051芯片的設計。在已公開的8051源代碼的基礎上,對其中的程序存儲器、指令存儲器做了較大...
上傳時間: 2013-06-28
上傳用戶:梧桐
資源簡介:加密算法一直在信息安全領域起著極其重要的作用,它直接影響著國家的安全和發展.隨著計算機技術的飛速發展,原有的數據加密標準(DES)已不能滿足人們的保密要求.在未來的20年內,高級數據加密標準(AES)將替代DES成為新的數據加密標準.在不對原有應用系統作大的改...
上傳時間: 2013-04-24
上傳用戶:萌萌噠小森森
資源簡介:基于VHDL+FPGA的DDS信號發生設計,已經通過調式
上傳時間: 2016-11-02
上傳用戶:aa17807091
資源簡介:基于FPGA的LCD&VGA控制器設計 字數不夠
上傳時間: 2013-08-05
上傳用戶:ginani
資源簡介:基于FPGA的樂曲發生器電路設計 附含源代碼(quartersii環境下運行)
上傳時間: 2013-08-07
上傳用戶:pwcsoft
資源簡介:優秀碩士論文,基于FPGA的雷達信號模擬器設計,對學FPGA的,特別是學雷達的同學有很好的參考價值
上傳時間: 2013-08-10
上傳用戶:dianxin61
資源簡介:基于FPGA的DDS信號發生器的簡單實現。這種方法簡單可靠、控制方便,且具有很高的頻率分辨率和轉換速度,非常適合快速跳頻通信的要求。 DDS(直接數字合成)是近年來迅速發展起來的一種新的頻率合成方法。
上傳時間: 2013-08-13
上傳用戶:zl5712176
資源簡介:verilog編寫基于FPGA的DDS實現
上傳時間: 2013-08-19
上傳用戶:neu_liyan
資源簡介:基于FPGA的DDS和周期合成技術在EIS中的應用,caj格式
上傳時間: 2013-08-26
上傳用戶:lhll918
資源簡介:在無線傳送領域,基于FPGA 的DDS 實現的幾種方式
上傳時間: 2013-09-01
上傳用戶:ttpay
資源簡介:基于FPGA的數字濾波系統設計
上傳時間: 2013-11-07
上傳用戶:erkuizhang
資源簡介:基于FPGA的誤碼率測試儀設計基于FPGA的誤碼率測試儀設計
上傳時間: 2013-08-02
上傳用戶:1159797854
資源簡介:基于FPGA的數字濾波系統設計
上傳時間: 2015-01-01
上傳用戶:fudong911
資源簡介:基于XscalePXA270的PCMCIA-CF接口設計方案,非原創,轉載
上傳時間: 2015-06-27
上傳用戶:Breathe0125
資源簡介:基于dsp的PWM開關電源設計方案,介紹了基于DSP的PWM型開關電源的原理及設計方法,以DSP芯片TMS320LF2407產生SPWM為例闡述了開關電源中PWM波形的實現方法。
上傳時間: 2014-01-11
上傳用戶:rocketrevenge
資源簡介:基于FPGA的分頻器設計,已經通過了仿真(VHDL語言編寫)
上傳時間: 2013-12-14
上傳用戶:haoxiyizhong
資源簡介:在無線傳送領域,基于FPGA 的DDS 實現的幾種方式
上傳時間: 2015-11-05
上傳用戶:asdfasdfd
資源簡介:基于AD9850的DDS信號源設計,輸出信號穩定,失真度小
上傳時間: 2015-12-21
上傳用戶:liansi
資源簡介:基于FPGA的DDS和周期合成技術在EIS中的應用,caj格式
上傳時間: 2013-12-18
上傳用戶:1583060504
資源簡介:今今日電子--基于FPGA的PCI總線接口設計 (圖)日電子--基于FPGA的PCI總線接口設計 (圖)今日電子--基于FPGA的PCI總線接口設計 (圖)
上傳時間: 2016-02-19
上傳用戶:sevenbestfei
資源簡介:verilog編寫基于FPGA的DDS實現
上傳時間: 2013-12-20
上傳用戶:ruan2570406