用FPGA實現大型設計時,可能需要FPGA具有以多個時鐘運行的多重數據通路,這種多時鐘FPGA設計必須特別小心,需要注意最大時鐘速率、抖動、最大時鐘數、異步時鐘設計和時鐘/數據關系。設計過程中最重要的一步是確定要用多少個不同的時鐘,以及如何進行布線
標簽: FPGA 大型 計時
上傳時間: 2013-08-23
上傳用戶:q986086481
真序擴頻通信系統的SYSTEMVIEW信真及其FPGA實現發送端設計
標簽: SYSTEMVIEW FPGA 發送
上傳時間: 2013-08-28
上傳用戶:debuchangshi
提出了一種基于FPGA的高階高速F IR濾波器的設計與實現方法。通過一個169階的均方根\r\n升余弦滾降濾波器的設計,介紹了如何應用流水線技術來設計高階高速F IR濾波器,并且對所設計的\r\nFIR濾波器性能、資源占用進行了分析。
標簽: FPGA 濾波器 實現方法
上傳時間: 2013-08-31
上傳用戶:小火車啦啦啦
cpld與單片機8051的通信的設計方法 以及cpld和單片機的端口對應
標簽: cpld 8051 單片機 通信
上傳時間: 2013-09-01
上傳用戶:wettetw
FPGAadvantage61Crack.rar is for MentorGraphics高端設計工具FPGAAdvantage
標簽: FPGAAdvantage 高端 設計工具
上傳時間: 2013-09-03
上傳用戶:黃蛋的蛋黃
大型設計中FPGA的多時鐘設計策略,很詳細的描述了在FPGA設計中時鐘設計的方法
標簽: FPGA 大型 多時鐘 策略
上傳時間: 2013-09-04
上傳用戶:妄想演繹師
大型嵌入式設備FPGA程序,verilog HDL語言,實現DLL和PCM碼流分流。
標簽: FPGA 大型 嵌入式設備 程序
上傳時間: 2013-09-06
上傳用戶:gut1234567
Allegro 里面如何在端接匹配的情況下調等長線
標簽: Allegro 端接 等長線
上傳用戶:gdgzhym
圖1所示電路可將高頻單端輸入信號轉換為平衡差分信號,用于驅動16位10 MSPS PulSAR® ADC AD7626。該電路采用低功耗差分放大器ADA4932-1來驅動ADC,最大限度提升AD7626的高頻輸入信號音性能。此器件組合的真正優勢在于低功耗、高性能
標簽: MSPS 7626 ADC AD
上傳時間: 2013-10-21
上傳用戶:佳期如夢
帶有異步復位端的D觸發器#2
標簽: 異步復位 D觸發器
上傳時間: 2014-12-23
上傳用戶:caiqinlin
蟲蟲下載站版權所有 京ICP備2021023401號-1