H.264/AVC是ITU-T和ISO聯(lián)合推出的新標(biāo)準(zhǔn),采用了近幾年視頻編碼方面的先進技術(shù),以較高編碼效率和網(wǎng)絡(luò)友好性成為新一代國際視頻編碼標(biāo)準(zhǔn)。 本文以實現(xiàn)D1格式的H.264/AVC實時編碼器為目標(biāo),作者負(fù)責(zé)系統(tǒng)架構(gòu)設(shè)計,軟硬件劃分以及部分模塊的硬件算法設(shè)計與實現(xiàn)。通過對H.264/AVC編碼器中主要模塊的算法復(fù)雜度的評估,算法特點的分析,同時考慮到編碼器系統(tǒng)的可伸縮性,可擴展性,本文采用了DSP+FPGA的系統(tǒng)架構(gòu)。DSP充當(dāng)核心處理器,而FPGA作為協(xié)處理器,針對編碼器中最復(fù)雜耗時的模塊一運動估計模塊,設(shè)計相應(yīng)的硬件加速引擎,以提供編碼器所需要的實時性能。 H.264/AVC仍基于以前視頻編碼標(biāo)準(zhǔn)的運動補償混合編碼方案,其中一個主要的不同在于幀間預(yù)測采用了可變塊尺寸的運動估計,同時運動向量精度提高到1/4像素。更小和更多形狀的塊分割模式的采用,以及更加精確的亞像素位置的預(yù)測,可以改善運動補償精度,提高圖像質(zhì)量和編碼效率,但同時也大大增加了編碼器的復(fù)雜度,因此需要設(shè)計專門的硬件加速引擎。 本文給出了1/4像素精度的運動估計基于FPGA的硬件算法設(shè)計與實現(xiàn),包括整像素搜索,像素插值,亞像素(1/2,1/4)搜索以及多模式選擇(支持全部七種塊分割模式)。設(shè)計中,將多處理器技術(shù)和流水線技術(shù)相結(jié)合,提供高性能的并行計算能力,同時,采用合理的存儲器組織結(jié)構(gòu)以提供高數(shù)據(jù)吞吐量,滿足運算的帶寬要求,并使編碼器具有較好的可伸縮性。最后,在Modelsim環(huán)境下建立測試平臺,完成了對整個設(shè)計的RTL級的仿真驗證,并針對Altera公司的FPGA芯片stratixⅡ系列的EP2S60-4器件進行優(yōu)化,從而使工作頻率最終達到134MHz,分析數(shù)據(jù)表明該模塊能夠滿足編碼器的實時性要求。
標(biāo)簽: DSPFPGA H264 264 AVC
上傳時間: 2013-07-24
上傳用戶:sn2080395
糾錯碼技術(shù)是一種通過增加一定冗余信息來提高信息傳輸可靠性的有效方法。RS碼是一種典型的糾錯碼,在線性分組碼中,它具有最強的糾錯能力,既能糾正隨機錯誤,也能糾正突發(fā)錯誤,在深空通信、移動通信、磁盤陣列、光存儲及數(shù)字視頻廣播(DVB)等系統(tǒng)中具有廣泛的應(yīng)用。 DVD是一種高容量的存儲媒質(zhì)。DVD技術(shù)的應(yīng)用很廣泛,在數(shù)字技術(shù)中占有重要地位。DVD系統(tǒng)中采用里德-所羅門乘積碼(RS-PC:Reed-Solomon ProductCode)進行糾錯,RS碼譯碼器在伺服芯片中具有重要作用。 FPGA在開發(fā)階段具有安全、方便、可隨時修改設(shè)計等不可替代的優(yōu)點,在電子系統(tǒng)中采用FPGA可以極大的提升硬件系統(tǒng)設(shè)計的靈活性,可靠性,同時提高硬件開發(fā)的速度和降低系統(tǒng)的成本。FPGA的固有優(yōu)點使其得到越來越廣泛的應(yīng)用,F(xiàn)PGA設(shè)計技術(shù)也被越來越多的設(shè)計人員所掌握。 本文首先介紹了編碼理論和常用的RS編譯碼算法,提出RS編碼器實現(xiàn)方案,詳細(xì)分析了譯碼器的ME算法和改進BM算法的實現(xiàn),針對ME算法提出了一種流水線結(jié)構(gòu)的糾刪糾錯RS譯碼器實現(xiàn)方案,在譯碼器復(fù)雜度和延時上作了折衷,降低了譯碼器的復(fù)雜度并提高了最高工作頻率,利用有限域乘法器的特性對編譯碼電路進行優(yōu)化。這些技術(shù)的采用大大的提高了RS編譯碼器的效率,節(jié)省了RS編譯碼器占用的資源。在Xilinx公司的Virtex-II系列FPGA上設(shè)計并成功實現(xiàn)了RS(208,192)編譯碼器。
上傳時間: 2013-07-20
上傳用戶:xinshou123456
從制成世界上第一臺激光器開始,激光優(yōu)異的單色性、方向性和高亮度特點引起了各界的關(guān)注。激光測距技術(shù)是目前應(yīng)用較為廣泛的一種激光技術(shù),它與一般測距方法相比,具有操作方便,精度高和晝夜可用的優(yōu)點。目前激光測距技術(shù)分成脈沖式和連續(xù)式兩種類型,連續(xù)式測距系統(tǒng)隨著近年來激光技術(shù)的發(fā)展逐漸引起人們的關(guān)注,在民用領(lǐng)域,尤其是在一些對數(shù)據(jù)的實時性要求不很高的系統(tǒng)中得到普遍應(yīng)用。 小型化、智能化、高精度、對人眼安全是激光測距的發(fā)展方向,但是目前的測距儀普遍存在元器件較多、功耗相對較高、靈活性不夠、適應(yīng)能力不強、抗干擾能力不強等缺點,不利于整機的一體化和小型化設(shè)計。 基于上述局限性,本文提出一種新的思想,將數(shù)字信號處理技術(shù)應(yīng)用到連續(xù)式相位激光測距技術(shù)中,具體是利用DDS(直接數(shù)字頻率合成)技術(shù)產(chǎn)生用于調(diào)制激光器的正弦信號,利用FPGA與DSP技術(shù)實現(xiàn)高速數(shù)字化處理。該方法不僅克服了上面所述的缺點,而且還具有以下的優(yōu)點:可以通過軟件的方法改變調(diào)制頻率,大大簡化了測相電路,提高了使用的方便性:解決了激光連續(xù)測距中頻率輸出不穩(wěn)定和相位抖動的問題,使測距儀的穩(wěn)定性更高;采用DSP處理芯片對信號進行處理,處理速度更快,提高了實時性;采用FFT技術(shù)測相,不僅精度高,而且隨著微電子技術(shù)的不斷發(fā)展,精度還有上升的空間。 本文從理論和實驗上驗證了該測距方案的可行性。在采用實時取樣補償技術(shù)的情況下,該測距方案的測距精度可達到毫米量級,該測距方案設(shè)計新穎,系統(tǒng)受環(huán)境因素影響較小,可在惡劣環(huán)境下進行短距離(一般小于15米)的測量。實驗結(jié)果表明,該設(shè)計方案基本上達到預(yù)期的指標(biāo)要求。
標(biāo)簽: FPGADSP 激光測距系統(tǒng)
上傳時間: 2013-06-08
上傳用戶:manking0408
在諸多行業(yè)的材料及材料制成品中,表面缺陷是影響產(chǎn)品質(zhì)量的重要因素之一。研究具有顯微圖像實時記錄、處理和顯示功能的材料表面缺陷檢測技術(shù),對材料的分選和材料質(zhì)量的檢查及評價具有重要的意義。 本文以聚合物薄膜材料為被測對象,研究了適用于材料表面缺陷檢測的基于現(xiàn)場可編程門陣列(FPGA)的缺陷數(shù)據(jù)實時處理技術(shù),可實時提供缺陷顯微圖像信息,完成了對現(xiàn)有材料缺陷檢測裝置的數(shù)字化改造與性能擴展。本文利用FPGA并行結(jié)構(gòu)、運算速度快的特點實現(xiàn)了材料缺陷的實時檢測。搭建了以FPGA為核心的缺陷數(shù)據(jù)處理系統(tǒng)的硬件電路;重點針對聚合物薄膜材料缺陷信號的數(shù)據(jù)特征,設(shè)計了基于FPGA的缺陷圖像預(yù)處理方案:首先對通過CCD獲得的聚合物薄膜材料的缺陷信號進行處理,利用動態(tài)閾值定位缺陷區(qū)域,將高于閾值的數(shù)據(jù)即圖像背景信息舍棄,保留低于閾值的數(shù)據(jù),即完整保留缺陷顯微圖像的有用信息;然后按照預(yù)先設(shè)計的封裝格式封裝缺陷數(shù)據(jù);最后通過USB2.0接口將封裝數(shù)據(jù)傳輸至上位機進行缺陷顯微圖像重建。此方案大大減少了上傳數(shù)據(jù)量,緩解了上位機的壓力,提高了整個缺陷檢測裝置的檢測速度。本文對標(biāo)準(zhǔn)模板和聚合物薄膜材料進行了實驗驗證。實驗結(jié)果表明,應(yīng)用了基于FPGA的缺陷數(shù)據(jù)實時處理技術(shù)的CCD掃描缺陷檢測裝置可對70μm~1000μm范圍內(nèi)的缺陷進行有效檢測,實時重建的缺陷顯微圖像與實際缺陷在形狀和灰度上都有很好的一致性。
標(biāo)簽: CCD 缺陷檢測 實時數(shù)據(jù) 處理技術(shù)
上傳時間: 2013-05-19
上傳用戶:Alibabgu
隨著科技的發(fā)展和社會的進步,數(shù)字電視已逐漸成為現(xiàn)代電視的主流。利用今年是奧運年的契機,研究和推廣數(shù)字電視廣播具有重大的意義。2006年8月底我國出臺的數(shù)字多媒體/電視廣播(DMB-T)標(biāo)準(zhǔn),確立了中國自己的技術(shù)標(biāo)準(zhǔn)。以此來發(fā)展擁有自主知識產(chǎn)權(quán)的數(shù)字電視事業(yè),不僅可以滿足廣大人民群眾日益增長的物質(zhì)、文化要求,還可以帶動相關(guān)產(chǎn)業(yè)快速發(fā)展。 本課題在深入研究DMB-T國家標(biāo)準(zhǔn)的基礎(chǔ)上,首先對系統(tǒng)的調(diào)制系統(tǒng)進行了設(shè)計規(guī)劃,然后對信道調(diào)制的星座映射、系統(tǒng)信息插入、幀體數(shù)據(jù)處理、PN序列插入的幀形成模塊和成形濾波模塊進行了設(shè)計和仿真,并驗證了其正確性。 3780個子載波的時域同步正交多載波技術(shù)(TDS-OFDM)是DMB-T調(diào)制系統(tǒng)的關(guān)鍵技術(shù)之一。由于載波數(shù)不是2的整數(shù)次冪,考慮到實現(xiàn)的有效性,不能采用現(xiàn)已成熟的基-2或基-4的快速傅立葉變換(FFT)算法。針對調(diào)制系統(tǒng)中特有的3780點IFFT,課題深入分析和比較了Cooley-Tukey、Winograd和素因子三種離散快速傅立葉變換算法的特點和性能,綜合利用了三種算法優(yōu)勢,考慮了算法的復(fù)雜度、運算的速度、資源的消耗,設(shè)計出一種新的算法,進行了Matlab驗證和基于FPGA(現(xiàn)場可編程門陣列)的仿真。分析表明,該算法所需的加法、乘法次數(shù)已很逼近4096點FFT算法。 DMB-T發(fā)射端的基帶成形濾波采用了平方根升余弦滾降濾波,由于其0.05的滾降系數(shù)在實現(xiàn)中比較苛刻,所以是設(shè)計的難點之一。本課題利用Matlab工具采用了等紋波最優(yōu)濾波的方法設(shè)計了169階數(shù)字濾波器,其阻帶衰減達到了46.9dB,完全符合標(biāo)準(zhǔn)的要求;利用四倍插值的方法實現(xiàn)了I、Q合路的該濾波器的FPGA設(shè)計,并進行了設(shè)計優(yōu)化,顯著降低了濾波器的運算量,大大節(jié)約了實現(xiàn)該濾波器所需的乘法器資源。
標(biāo)簽: FPGA DMBT 信道 調(diào)制
上傳時間: 2013-06-28
上傳用戶:camelcamel690
對弓網(wǎng)故障的檢測在列車提速的今天顯得尤其重要,原始故障圖像數(shù)據(jù)量的巨大使實時存儲和傳輸故障圖像極其困難。JPEG作為一種低復(fù)雜度、高壓縮比的圖像壓縮標(biāo)準(zhǔn)在多媒體、網(wǎng)絡(luò)傳輸?shù)阮I(lǐng)域得到廣泛的應(yīng)用。和相同圖像質(zhì)量的其它常用文件格式(如GIF,TIFF,PCX)相比,JPEG是目前靜態(tài)圖像中壓縮比最高的。 FPGA以其設(shè)計靈活、高速的卓越特性,逐漸成為許多應(yīng)用中首先器件,尤其是與Verilog和VHDL等語言的結(jié)合,大大變革了電子系統(tǒng)的設(shè)計方法,加速了系統(tǒng)的設(shè)計進程。 本文旨在研究并實現(xiàn)一種實時采集并對特定幀進行壓縮傳輸?shù)姆椒āMㄟ^采用可編程邏輯器件FPGA來實現(xiàn)整個采集、顯示、壓縮和傳輸,使系統(tǒng)具有可定制、高速度等優(yōu)點。 本文首先介紹了開發(fā)硬件可編程邏輯門陣列FPGA及其開發(fā)語言Veridlog,并介紹了FPGA的設(shè)計方法及開發(fā)流程;接著介紹了PAL制視頻采集的相關(guān)知識及設(shè)計,其中主要包括基于I2C總線的模擬視頻解碼控制、視頻的數(shù)字化ITU-R BT.601標(biāo)準(zhǔn)介紹及視頻同步信號的獲取、基于SDRAM的視頻幀存儲、VGA顯示控制設(shè)計;隨后介紹了JPEG標(biāo)準(zhǔn),并根據(jù)故障檢測的特點,設(shè)計了針對灰度圖像壓縮的JPEG編碼器,設(shè)計中先分別對組成JPEG編碼器的二維DCT變換模塊、量化模塊、Z字掃描模塊、變換直流系數(shù)的差分脈沖編碼模塊、交流系數(shù)的游程編碼模塊、哈夫曼編碼模塊及打包模塊進行了仿真測試,然后再對整個JPEG編碼器進行了測試;最后設(shè)計了單幀視頻的SRAM緩存,并將緩存的源圖像采用本文設(shè)計的JPEG編碼器進行壓縮,再設(shè)計一個僅包含發(fā)送功能的UART 將壓縮后的碼流傳輸?shù)絇C機,在PC機上通過將接收的碼流以ASCⅡ碼的形式還原為采集圖片。 本文實現(xiàn)了整個采集壓縮系統(tǒng),同時也進一步驗證了本文設(shè)計的灰度圖像JPEG編碼器的正確性。相信本文無論是對弓網(wǎng)故障的圖像檢測,還是對于JPEG編碼器的芯片設(shè)計都有一定的參考價值。
標(biāo)簽: FPGA JPEG 壓縮系統(tǒng)
上傳時間: 2013-04-24
上傳用戶:cuiqiang
本文的設(shè)計采用FPGA來實現(xiàn)π/4DQPSK調(diào)制解調(diào)。采用π/4DQPSK的調(diào)制解調(diào)方式是基于頻帶利用率、誤比特率(即抗噪性)和實現(xiàn)復(fù)雜性等綜合因素的考慮;采用FPGA進行實現(xiàn)是考慮到高速的數(shù)據(jù)處理以及AD和DA的高速采樣。 本課題主要包含以下幾個方面的研究: 首先對π/4DQPSK技術(shù)的應(yīng)用發(fā)展情況做簡單介紹,并對其調(diào)制解調(diào)原理進行了詳細(xì)的闡述。在理解原理的基礎(chǔ)上,將調(diào)制解調(diào)進行模塊化劃分,提出了實現(xiàn)的思路和方法。其中包括串并轉(zhuǎn)換,差分相位編碼,內(nèi)插,成形濾波器,正交調(diào)制,帶通濾波器及希爾伯特變換,解調(diào),位同步,載波同步,差分相位解碼。 其次在FPGA上實現(xiàn)了π/4DQPSK的大部分模塊。其中調(diào)制端的各個模塊的功能都已經(jīng)實現(xiàn),并綜合在一起,下載到開發(fā)板上進行了在線仿真。其中成形濾波器的設(shè)計大大降低了FPGA的資源開銷,是本次設(shè)計的創(chuàng)新;解調(diào)端對載波同步和位同步提出了設(shè)計思路,具體的實現(xiàn)還需要進一步的研究;接口電路的測試和在線仿真已經(jīng)完成。 最后提出了硬件實現(xiàn)的方案以及三種芯片的選型與設(shè)計,給出了簡要的電路圖和時序圖。
標(biāo)簽: 4DQPSK FPGA 調(diào)制 解調(diào)技術(shù)
上傳時間: 2013-08-03
上傳用戶:fzy309228829
隨著圖像處理技術(shù)和投影技術(shù)的不斷發(fā)展,人們對高沉浸感的虛擬現(xiàn)實場景提出了更高的要求,這種虛擬顯示的場景往往由多通道的投影儀器同時在屏幕上投影出多幅高清晰的圖像,再把這些單獨的圖像拼接在一起組成一幅大場景的圖像。而為了給人以逼真的效果,投影的屏幕往往被設(shè)計為柱面屏幕,甚至是球面屏幕。當(dāng)圖像投影在柱面屏幕的時候就會發(fā)生幾何形狀的變化,而避免這種幾何變形的就是圖像拼接過程中的幾何校正和邊緣融合技術(shù)。 一個大場景可視化系統(tǒng)由投影機、投影屏幕、圖像融合機等主要模塊組成。在虛擬現(xiàn)實應(yīng)用系統(tǒng)中,要實現(xiàn)高臨感的多屏幕無縫拼接以及曲面組合顯示,顯示系統(tǒng)還需要運用幾何數(shù)字變形及邊緣融合等圖像處理技術(shù),實現(xiàn)諸如在平面、柱面、球面等投影顯示面上顯示圖像。而關(guān)鍵設(shè)備在于圖像融合機,它實時采集圖形服務(wù)器,或者PC的圖像信號,通過圖像處理模塊對圖像信息進行幾何校正和邊緣融合,在處理完成后再送到顯示設(shè)備。 本課題提出了一種基于FPGA技術(shù)的圖像處理系統(tǒng)。該系統(tǒng)實現(xiàn)圖像數(shù)據(jù)的AiD采集、圖像數(shù)據(jù)在SRAM以及SDRAM中的存取、圖像在FPGA內(nèi)部的DSP運算以及圖像數(shù)據(jù)的D/A輸出。系統(tǒng)設(shè)計的核心部分在于系統(tǒng)的控制以及數(shù)字信號的處理。本課題采用XilinxVirtex4系列FPGA作為主處理芯片,并利用VerilogHDL硬件描述語言在FPGA內(nèi)部設(shè)計了A/D模塊、D/A模塊、SRAM、SDRAM以及ARM處理器的控制器邏輯。 本課題在FPGA圖像處理系統(tǒng)中設(shè)計了一個ARM處理器模塊,用于上電時對系統(tǒng)在圖像變化處理時所需參數(shù)進行傳遞,并能實時從上位機更新參數(shù)。該設(shè)計在提高了系統(tǒng)性能的同時也便于系統(tǒng)擴展。 本文首先介紹了圖像處理過程中的幾何變化和圖像融合的算法,接著提出了系統(tǒng)的設(shè)計方案及模塊劃分,然后圍繞FPGA的設(shè)計介紹了SDRAM控制器的設(shè)計方法,最后介紹了ARM處理器的接口及外圍電路的設(shè)計。
上傳時間: 2013-04-24
上傳用戶:1047385479
近年來,在鋼鐵材質(zhì)質(zhì)量檢測的研究領(lǐng)域,電磁無損檢測方法以其非破壞性和簡便快速的優(yōu)點取得了大量成果,然而對于鋼材及其制品的混料、硬度和裂紋質(zhì)量檢測還存在許多難題.如用傳統(tǒng)檢測平臺檢測鋼鐵件硬度的檢測精度和速度都不夠理想。 基于上述情況,論文將先進的SOPC技術(shù)應(yīng)用到鋼鐵件的電磁無損檢測中。SOPC技術(shù)將處理器、存儲器、IO接口、各種外圍設(shè)備等系統(tǒng)設(shè)計需要的部件集成到一個可編程邏輯器件上,構(gòu)建成一個可編程的片上系統(tǒng)。 論文詳細(xì)論述了基于FPGA的電磁無損檢測試驗裝置的理論基礎(chǔ),并在此基礎(chǔ)上給出了總體設(shè)計方案。全文著重敘述了系統(tǒng)的模擬部分,系統(tǒng)配置以及軟件部分的整個設(shè)計過程。利用QuartusⅡ自定義外設(shè)和Avalon總線多主并行處理的特點,采用Vefilog HDL,語言實現(xiàn)激勵信號發(fā)生器和高速數(shù)據(jù)采集器,使得信號激勵和信號采集在同一片芯片中實現(xiàn),從而提高了信號及信號處理的精確度。由于電磁檢測對多種參數(shù)的敏感反應(yīng),必須抑制由此引入的多種因素的干擾,利用FIR數(shù)字濾波和相關(guān)方法從眾多的干擾信號中提取出有效信號的幅度和相位,同時利用NiosⅡC2H功能對濾波模塊進行硬件加速處理,大大提高了信號處理的速度。利用最小二乘法建立回歸方程模型進行無損檢測。最后運用此電磁無損檢測系統(tǒng)對軸承鋼的硬度進行了定性測試,取得了較好的檢測結(jié)果。 試驗結(jié)果表明,將SOPC技術(shù)應(yīng)用到電磁無損檢測系統(tǒng)中,系統(tǒng)的檢測速度和檢測精度都有所提高,并使得整個系統(tǒng)在規(guī)模、可靠性、性能指標(biāo)、開發(fā)成本、產(chǎn)品維護及硬件升級等多方面實現(xiàn)了優(yōu)化。
上傳時間: 2013-06-04
上傳用戶:13081287919
在傳統(tǒng)的電力電子電路中,DC/DC變換器通常采用模擬電路實現(xiàn)電壓或電流的控制。數(shù)字控制與模擬控制相比,有著顯著的優(yōu)點,數(shù)字控制可以實現(xiàn)復(fù)雜的控制策略,同時大大提高系統(tǒng)的可靠性和靈活性,并易于實現(xiàn)系統(tǒng)的智能化。但目前數(shù)字控制基本上限于電力傳動領(lǐng)域,DC/DC變換器由于其開關(guān)頻率較高,一般其外圍功能由DSP或微處理器完成,而控制的核心,如PWM發(fā)生等大多采用專用控制芯片實現(xiàn)。FPGA由于其快速性、靈活性及保密性等優(yōu)點,近年來在數(shù)字控制領(lǐng)域受到越來越多的關(guān)注。基于FPGA的DC/DC變換器是電力電子領(lǐng)域重要的研究方向之一。本文研究了同步Buck變換器的建模、設(shè)計及仿真,采用Xinlix的VIRTEX-Ⅱ PRO FPGA開發(fā)板實現(xiàn)了Buck變換器的全數(shù)字控制。 論文首先從Buck變換器的理論分析入手,根據(jù)它的物理特性,研究了該變換器的狀態(tài)空間平均模型和小信號分析。為了獲得高性能的開關(guān)電源,提出并分析了混雜模型設(shè)計方案,然后進行了控制器設(shè)計。并采用MATLAB/SIMULINK建立了同步Buck電路的仿真模型,并進行仿真研究。浮點仿真的運算精度與溢出問題,影響了仿真的精度。為了克服這些不足,作者采用了定點仿真方法,得到了滿意的仿真結(jié)果。論文還著重論述了開關(guān)電源的數(shù)字控制器部分,數(shù)字控制器一般由三個主要功能模塊組成:模數(shù)轉(zhuǎn)換器、數(shù)字脈寬調(diào)制器(Digital PulseWidth Modulation:DPWM)和數(shù)字補償器。文中重點研究了DPWM和數(shù)字補償器,闡述了目前高頻數(shù)字控制變換器中存在的主要問題,特別是高頻狀態(tài)下DPWM分辨率較低,影響控制精度,甚至引起極限環(huán)(Limit Cycling)現(xiàn)象,對DPWM分辨率的提高與系統(tǒng)硬件工作頻率之間的矛盾、DPWM分辨率與A/D分辨率之間的關(guān)系等問題作了全面深入的分析。論文提出了一種新的提高DPWM分辨率的方法,該方法在不提高系統(tǒng)硬件頻率的前提下,采用軟件使DPWM的分辨率大大提高。作者還設(shè)計了兩種數(shù)字補償器,并進行了分析比較,選擇了合適的補償算法,達到了改善系統(tǒng)性能的目的。 設(shè)計完成后,作者使用ISE 9.1i軟件進行了FPGA實現(xiàn)的前、后仿真,驗證了所提出理論及控制算法的正確性。作者完成了Buck電路的硬件制作及基于FPGA的軟件設(shè)計,采用32MHz的硬件晶振實現(xiàn)了11-bit的DPWM分辨率,開關(guān)頻率達到1MHz,得到了滿意的系統(tǒng)性能,論文最后給出了仿真和實驗結(jié)果。
標(biāo)簽: FPGA DCDC 高頻 數(shù)字
上傳時間: 2013-07-23
上傳用戶:kristycreasy
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1