應用于煤礦、石化等易燃易爆環境的電子設備必須滿足防爆的要求,本質安全型是最佳的防爆形式。本質安全型開關電源具有重量輕、體積小、制造工藝簡單、成本低、安全性能高等優點,因而具有廣闊的發展前景。單端反激變換器是開關變換器的一種基本的拓撲結構,在實際中應用比較廣泛,因此對單端反激變換器進行本質安全特性分析是本質安全開關電源設計的重要基礎。本質安全型開關變換器的設計,主要是對變換器中的儲能元件進行設計,即變換器中的電感和輸出濾波電容進行設計。 本文對變換器的靜態特性進行了深入分析,指出反激變換器存在三種工作模式:CISM-CCM、IISM-CCM和DCM:得出了變換器工作在整個動態范圍內的最大輸出紋波電壓、最大電感電流和最大輸出短路釋放能量。對單端反激變換器的本質安全特性進行了分析,得出輸出本質安全型單端反激變換器的非爆炸判斷方法,并通過安全火花試驗裝置對變換器進行爆炸性試驗,驗證了輸出本安判據的正確性。得出輸出本質安全型單端反激變換器的設計方法,以同時滿足輸出紋波電壓和輸出本安要求作為約束條件,得到了本質安全型單端反激變換器電感、電容參數的設計范圍。給出了具體實例,并進行仿真和試驗研究,仿真和實驗結果驗證了理論分析的正確性和設計方法的可行性。
標簽: 本質安全 單端反激 分
上傳時間: 2013-06-25
上傳用戶:水中浮云
卷積碼是無線通信系統中廣泛使用的一種信道編碼方式。Viterbi譯碼算法是一種卷積碼的最大似然譯碼算法,它具有譯碼效率高、速度快等特點,被認為是卷積碼的最佳譯碼算法。本文的主要內容是在FPGA上實現約束長度為9,碼率為1/2,采用軟判決方式的Viterbi譯碼器。 本文首先介紹了卷積碼的基本概念,闡述了Viterbi算法的原理,重點討論了決定Viterbi算法復雜度和譯碼性能的關鍵因素,在此基礎上設計了采用“串-并”結合運算方式的Viterbi譯碼器,并在Altera EP1C20 FPGA芯片上測試通過。本文的主要工作如下: 1.對輸入數據采用了二比特四電平量化的軟判決方式,對歐氏距離的計算方法進行了簡化,以便于用硬件電路方式實現。 2.對ACS運算單元采用了“串-并”結合的運算方式,和全并行的設計相比,在滿足譯碼速度的同時,節約了芯片資源。本文中提出了一種路徑度量值存儲器的組織方式,簡化了控制模塊的邏輯電路,優化了系統的時序。 3.在幸存路徑的選擇輸出上采用了回溯譯碼方法,與傳統的寄存器交換法相比,減少了寄存器的使用,大大降低了功耗和設計的復雜度。 4.本文中設計了一個仿真平臺,采用Modelsim仿真器對設計進行了功能仿真,結果完全正確。同時提出了一種在被測設計內部插入監視器的調試方法,巧妙地利用了Matlab算法仿真程序的輸出結果,提高了追蹤錯誤的效率。 5.該設計在Altera EP1C20 FPGA芯片上通過測試,最大運行時鐘頻率110MHz,最大譯碼輸出速率10.3Mbps。 本文對譯碼器的綜合結果和Altera設計的Viterbi譯碼器IP核進行了性能比較,比較結果證明本文中設計的Viterbi譯碼器具有很高的工程實用價值。
標簽: Viterbi FPGA 軟判決 譯碼器
上傳時間: 2013-07-23
上傳用戶:葉山豪
隨著超聲檢測理論逐漸成熟,以及現代集成電路的快速發展,超聲檢測技術以其快速、準確、無污染、低成本等特點,成為國內外應用廣泛、發展迅速、使用頻率最高的一種無損檢測技術。其中超聲儀器的發展水平直接影響著超聲檢測技術的發展。數字化、圖像化、小型化和實時化等是超聲檢測儀器的發展趨勢。傳統的超聲檢測系統中,PC機存在難以適應惡劣的工作環境,體積大,攜帶不方便,功耗大,數據傳輸率不高等問題,并且大部分便攜式超聲探傷儀缺乏對復雜數字信號處理算法的支持,因此開發與設計一種高性能、小型化的便攜式超聲探傷檢測系統尤為重要。 ARM的數字信號處理能力和DSP的系統控制能力都有其各自弱點,所以文中提出了一種基于ARM與DSP雙CPU方案的便攜式超聲探傷儀,充分利用了ARM與DSP的處理性能,接口簡單。ARM利用DSP的主機接口與DSP通信,不會打斷DSP的正常運行。本方案為復雜的信號處理算法提供硬件支持,可以有效的提高便攜式超聲探傷儀器的信號處理能力。 超聲探傷回波中的缺陷信號往往與系統的電噪聲、金屬組織噪聲混在一起,影響超聲檢測回波的信噪比。粗晶材料由于其微觀結構對超聲的強烈散射,造成嚴重的材料噪聲和信號衰減,致使超聲檢測靈敏度和信噪比嚴重下降。目前,對粗晶材料的檢測仍然是超聲檢測技術的一大難題。采用信號處理技術提高超聲檢測能力和信噪比是無損檢測領域的重要研究課題。本文在設計具備復雜信號處理能力的便攜式探傷儀的基礎上,進行了適合在便攜式儀器上實現的小波變換算法的研究,嘗試提高便攜式儀器對粗晶材料缺陷的檢測能力。
標簽: ARM DSP 便攜式 儀的設計
上傳時間: 2013-04-24
上傳用戶:cuibaigao
用FPGA實現大型設計時,可能需要FPGA具有以多個時鐘運行的多重數據通路,這種多時鐘FPGA設計必須特別小心,需要注意最大時鐘速率、抖動、最大時鐘數、異步時鐘設計和時鐘/數據關系。設計過程中最重要的一步是確定要用多少個不同的時鐘,以及如何進行布線
標簽: FPGA 大型 計時
上傳時間: 2013-08-23
上傳用戶:q986086481
認知無線電是一種用于提高無線通信頻譜利用率的新的智能技術,檢測頻譜空穴是否存在是實現認知無線電的前提和關鍵技術之一。首先簡述認知無線電的背景和概念, 針對認知無線電的頻譜感知功能,介紹了基于能量檢測的頻譜檢測方法,并在Matlab環境下進行了仿真實驗, 比較在相同的虛警概率情況下的檢測概率與信噪比的關系。仿真實驗結果表明,在相同的虛警概率時,當信噪比大的時候,檢測概率越大。
標簽: 能量檢測 方法研究 頻譜感知
上傳時間: 2014-12-23
上傳用戶:2728460838
無線多媒體傳感器網絡(WMSNs)中傳感器節點采集的數據量非常大,在傳輸前需對大數據量的多媒體信息進行壓縮處理,但是單節點能源受限,存儲、處理能力相對較弱。針對無線多媒體傳感器網絡應用的高效、低耗能的需求這些問題,在圖像壓縮雙正交重疊變換(LBT)的基礎上,文中提出了一種基于此變換的分布式無線多媒體傳感器網絡圖像壓縮算法。即基于簇結構,把壓縮任務分配給其他節點,通過多個節點相互協作,共同完成圖像的壓縮編碼和傳輸。實驗結果表明,在傳感器節點散布不均且較為密集的情況下,該算法在高質量、低復雜度和低功耗等方面都有了很大的性能提高。
標簽: LBT 分布式 圖像壓縮 算法
上傳用戶:langliuer
給出了兩種應用于兩級CMOS 運算放大器的密勒補償技術的比較,用共源共柵密勒補償技術設計出的CMOS 運放與直接密勒補償相比,具有更大的單位增益帶寬、更大的擺率和更小的信號建立時間等優點,還可以在達到相同補償效果的情況下極大地減小版圖尺寸. 通過電路級小信號等效電路的分析和仿真,對兩種補償技術進行比較,結果驗證了共源共柵密勒補償技術相對于直接密勒補償技術的優越性.
標簽: 共源共柵 運放 補償 比較
上傳時間: 2013-10-14
上傳用戶:gengxiaochao
手持式產品設計師常常需要找到實現便攜式設備接通/關斷按鈕的防反跳和控制的方法
標簽: 按鈕 關斷控制器 系統設計
上傳時間: 2013-11-14
上傳用戶:225588
上傳時間: 2013-11-11
上傳用戶:dianxin61
一直以來, 電子電路斷路器( E C B ) 都是由一個MOSFET、一個 MOSFET 控制器和一個電流檢測電阻器所組成的。
標簽: DFN 封裝 電子電路 斷路器
上傳時間: 2013-10-18
上傳用戶:qwerasdf
蟲蟲下載站版權所有 京ICP備2021023401號-1