亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

大數據時代

  • 基于FPGA的大場景圖像融合可視化系統的研究與設計計.rar

    隨著圖像處理技術和投影技術的不斷發展,人們對高沉浸感的虛擬現實場景提出了更高的要求,這種虛擬顯示的場景往往由多通道的投影儀器同時在屏幕上投影出多幅高清晰的圖像,再把這些單獨的圖像拼接在一起組成一幅大場景的圖像。而為了給人以逼真的效果,投影的屏幕往往被設計為柱面屏幕,甚至是球面屏幕。當圖像投影在柱面屏幕的時候就會發生幾何形狀的變化,而避免這種幾何變形的就是圖像拼接過程中的幾何校正和邊緣融合技術。 一個大場景可視化系統由投影機、投影屏幕、圖像融合機等主要模塊組成。在虛擬現實應用系統中,要實現高臨感的多屏幕無縫拼接以及曲面組合顯示,顯示系統還需要運用幾何數字變形及邊緣融合等圖像處理技術,實現諸如在平面、柱面、球面等投影顯示面上顯示圖像。而關鍵設備在于圖像融合機,它實時采集圖形服務器,或者PC的圖像信號,通過圖像處理模塊對圖像信息進行幾何校正和邊緣融合,在處理完成后再送到顯示設備。 本課題提出了一種基于FPGA技術的圖像處理系統。該系統實現圖像數據的AiD采集、圖像數據在SRAM以及SDRAM中的存取、圖像在FPGA內部的DSP運算以及圖像數據的D/A輸出。系統設計的核心部分在于系統的控制以及數字信號的處理。本課題采用XilinxVirtex4系列FPGA作為主處理芯片,并利用VerilogHDL硬件描述語言在FPGA內部設計了A/D模塊、D/A模塊、SRAM、SDRAM以及ARM處理器的控制器邏輯。 本課題在FPGA圖像處理系統中設計了一個ARM處理器模塊,用于上電時對系統在圖像變化處理時所需參數進行傳遞,并能實時從上位機更新參數。該設計在提高了系統性能的同時也便于系統擴展。 本文首先介紹了圖像處理過程中的幾何變化和圖像融合的算法,接著提出了系統的設計方案及模塊劃分,然后圍繞FPGA的設計介紹了SDRAM控制器的設計方法,最后介紹了ARM處理器的接口及外圍電路的設計。

    標簽: FPGA 圖像融合 可視化

    上傳時間: 2013-04-24

    上傳用戶:ynsnjs

  • WCDMA下行鏈路同步的研究和FPGA實現.rar

    同步技術在許多通訊系統中都是至關重要的,而WCDMA作為第三代移動通信的標準之一,對其同步算法進行研究是非常必要的。FPGA在許多硬件實現中充當了很重要的角色,所以研究如何在FPGA上實現同步算法是非常具有實際意義的。 本文討論了三步小區搜索的算法,仿真了其性能,并且對如何進行算法的FPGA移植展開了深入的討論。 本文對三步小區搜索的算法按照算法計算量和運算速度的標準分別進行了比較和討論,并以節省資源和運行穩定為前提進行了FPGA移植。最終在主同步中提出了改進型的PSC匹配濾波器算法,在FPGA上提出了采用指針型雙口RAM的實現方式;在輔同步中提出了改進型PFHT算法并采用查表遍歷算法判決,在FPGA上提出了用綜合型邏輯方式來實現;在導頻同步中采用了移位寄存器式擾碼生成算法,并引入了計分制判決算法。 與以往的WCDMA同步的FPGA實現相比,本文提出的實現方案巧妙地利用了FPGA的并行運算結構,在XILINX的V4芯片上只用了500個slice就完成了整個小區搜索,最大限度地節省了資源,為小區搜索在FPGA中的模塊小型化提供了途徑。

    標簽: WCDMA FPGA 下行鏈路

    上傳時間: 2013-08-05

    上傳用戶:leileiq

  • 基于FPGA的OFDM調制解調器的設計與實現.rar

    正交頻分復用(OFDM)技術是一種多載波數字調制技術,具有頻譜利用率高、抗多徑干擾能力強、成本低等特點,適合無線通信的高速化、寬帶化及移動化的需求,將成為下一代無線通信系統(4G)的核心調制傳輸技術。 本文首先描述了OFDM技術的基本原理。對OFDM的調制解調以及其中涉及的特性和關鍵技術等做了理論上的分析,指出了OFDM區別于其他調制技術的巨大優勢;然后針對OFDM中的信道估計技術,深入分析了基于FFT級聯的信道估計理論和基于聯合最大似然函數的半盲分組估計理論,在此基礎上詳細研究描述了用于OFDM系統的迭代的最大似然估計算法,并利用Matlab做了相應的仿真比較,驗證了它們的有效性。 而后,在Matlab中應用Simulink工具構建OFDM系統仿真平臺。在此平臺上,對OFDM系統在多徑衰落、高斯白噪聲等多種不同的模型參數下進行了仿真,并給出了數據曲線,通過分析結果可正確評價OFDM系統在多個方面的性能。 在綜合了OFDM的系統架構和仿真分析之后,設計并實現了基于FPGA的OFDM調制解調系統。首先根據802.16協議和OFDM系統的具體要求,設定了合理的參數;然后從調制器和解調器的具體組成模塊入手,對串/并轉換,QPSK映射,過采樣處理,插入導頻,添加循環前綴,IFFT/FFT,幀同步檢測等各個模塊進行硬件設計,詳細介紹了各個模塊的設計和實現過程,并給出了相應的仿真波形和參數說明。其中,針對定點運算的局限性,為系統設計并自定義了24位的浮點運算格式,參與傅立葉反變換和傅立葉變換的運算,在系統參數允許的范圍內,充分利用了有限資源,提高了系統運算精度;然后重點描述了基于FPGA的快速傅立葉變換算法的改進、優化和設計實現,針對原始快速傅立葉變換FPGA實現算法運算空閑時間過多,資源占用較大的問題,提出了帶有流水作業功能、資源占用較少的快速傅立葉變換優化算法設計方案,使之運用于OFDM基帶處理系統當中并加以實現,結果滿足系統參數的需求。最后以理論分析為依據,對整個OFDM的基帶處理系統進行了系統調試與性能分析,證明了設計的可行性。 綜上所述,本文完成了一個基于FPGA的OFDM基帶處理系統的設計、仿真和實現。本設計為OFDM通信系統的進一步改進提供了大量有用的數據。

    標簽: FPGA OFDM 調制解調器

    上傳時間: 2013-07-25

    上傳用戶:14786697487

  • ZORAN第九代單芯片DVD方案ZR36966原理圖

    ZORAN第九代單芯片DVD方案ZR36966原理圖,電路圖.

    標簽: ZORAN 36966 DVD ZR

    上傳時間: 2013-06-04

    上傳用戶:Altman

  • 基于FPGA的高速采樣自適應濾波系統的研究

    自適應濾波器的硬件實現一直是自適應信號處理領域研究的熱點。隨著電子技術的發展,數字系統功能越來越強大,對器件的響應速度也提出更高的要求。 本文針對用通用DSP 芯片實現的自適應濾波器處理速度低和用HDL語言編寫底層代碼用FPGA實現的自適應濾波器開發效率低的缺點,提出了一種基于DSP Builder系統建模的設計方法。以隨機2FSK信號作為研究對象,首先在matlab上編寫了LMS去噪自適應濾波器的點M文件,改變自適應參數,進行了一系列的仿真,對算法迭代步長、濾波器的階數與收斂速度和濾波精度進行了研究,得出了最佳自適應參數,即迭代步長μ=0.0057,濾波器階數m=8,為硬件實現提供了參考。 然后,利用最新DSP Builder工具建立了基于LMS算法的8階2FSK信號去噪自適應濾波器的模型,結合多種EDA工具,在EPFlOKl00EQC208-1器件上設計出了最高數據處理速度為36.63MHz的8階LMS自適應濾波器,其速度是文獻[3]通過編寫底層VHDL代碼設計的8階自適應濾波器數據處理速度7倍多,是文獻[50]采用DSP通用處理器TMS320C54X設計的8階自適應濾波器處理速度25倍多,開發效率和器件性能都得到了大大地提高,這種全新的設計理念與設計方法是EDA技術的前沿與發展方向。 最后,采用異步FIFO技術,設計了高速采樣自適應濾波系統,完成了對雙通道AD器件AD9238與自適應濾波器的高速匹配控制,在QuartusⅡ上進行了仿真,給出了系統硬件實現的原理框圖,并將采樣濾波控制器與異步FIF0集成到同一芯片上,既能有效降低高頻可能引起的干擾又降低了系統的成本。

    標簽: FPGA 高速采樣 自適應濾波

    上傳時間: 2013-06-01

    上傳用戶:ynwbosss

  • 基于FPGA的Rake接收機的研究

    碼分多址(CDMA)通信方式以其特有的抗干擾性、多址能力和多徑分集能力,而成為第三代移動通信系統的主要技術。其中Rake接收技術是CDMA系統中的一項關鍵技術。隨著通信技術的迅猛發展,Rake接收技術以其有效的抗衰落的能力一直是人們研究的熱點。人們不斷的對傳統的Rake接收機進行改進,獲得性能更佳的Rake接收機。FPGA技術的快速發展,也很大的改變了傳統的數字系統設計的方法。FPGA以其龐大的規模、開發過程投資小、開發周期短、保密性好等優點,為人們對Rake接收機的研究提供了方便。 本文旨在設計一種功耗低、硬件實現相對簡單的Rake接收機結構。首先,本文介紹了Rake接收的相關理論,對Rake技術的抗衰落性能進行了分析,然后,對各種Rake接收機進行了比較,最終提出了一種靈活配置的Rake接收機的改進方案,該方案采用了不同的緩沖器結構,能夠更多的節約硬件資源,整個接收機的功耗更低。最后利用VerilogHDL語言對其中的主要模塊進行編程設計,并在Xilinx公司的集成開發工具ISE6.1中進行仿真,仿真平臺為Spartan-3系列中的XC3S1000芯片。仿真結果表明了所設計模塊的正確性。所設計模塊具有良好的可移植性,能夠被相關的系統調用,本文所做工作有一定的實際意義。

    標簽: FPGA Rake 接收機

    上傳時間: 2013-06-21

    上傳用戶:gaorxchina

  • MIMO-GMC系統中Turbo譯碼器的設計及FPGA實現

    Turbo碼是一類并行級聯的系統卷積碼,它是在綜合級聯碼、最大后驗概率(MAP)譯碼、軟輸入軟輸出及迭代譯碼等理論基礎上的一種創新。Turbo碼的基本原理是通過對編碼器結構的巧妙設計,多個子碼通過交織器隔離進行并行級聯編碼輸出,增大了碼距。譯碼器則以類似內燃機引擎廢氣反復利用的機理進行迭代譯碼以反復利用有效信息流,從而獲得卓越的糾錯能力。計算機仿真表明,Turbo碼不但在加性高斯噪聲信道下性能優越,而且具有很強的抗衰落、抗干擾能力,當交織長度足夠長時,其糾錯性能接近香農極限。 FPGA(FieldProgrammableGateArray),即現場可編程門陣列,是在PAL、GAL、EPLD等可編程器件的基礎上進一步發展的產物。FPGA技術具有大規模、高集成度、高可靠性、設計周期短、投資小、靈活性強等優點,逐步成為復雜數字硬件電路設計的理想選擇。 本論文以東南大學移動通信實驗室B3G課題組提出的“支持多天線的廣義多載波無線傳輸技術”(MIMO-GMC)為背景,分析了Turbo譯碼算法,并針對MIMO-GMC系統的迭代接收機中所采用的外信息保留和聯合檢測譯碼迭代的特點,完成了采用滑動窗Log-MAP算法的軟輸入、軟輸出的Turbo譯碼器的設計。整個譯碼器模塊的設計采用Verilog語言描述,并在VirtexⅡPro系列FPGA芯片上實現。

    標簽: MIMO-GMC Turbo FPGA

    上傳時間: 2013-04-24

    上傳用戶:shanml

  • 基于ARM的大滯后控制系統研究

    在工業過程中,許多對象具有滯后特性,由于純滯后的存在,使得系統的超調量變大,調節時間變長。因此滯后過程被公認為較難控制的對象,而且純滯后占整個動態過程的時間越長,難控的程度越大。所以大純滯后對象的控制一直是困擾自動控制和計算機應用領域的一大難題。而這類對象又廣泛存在于石油、化工、釀造、制藥、冶金等工業生產過程中。因此對該問題的研究具有重大的實際意義。 傳統的PID配合Smith預估補償器的控制方法,對模型誤差反映比較靈敏,當存在建模誤差或干擾時,控制效果并不能取得令人滿意的效果。近年來隨著模糊控制、神經網絡控制等智能控制研究的不斷深入,有些學者將它們與Smith預估控制、PID控制及預測控制等相結合,提出了針對不確定大滯后系統的新的控制方法。雖然有些控制方案效果不錯,但系統的復雜程度和調試難度也隨之增加。因此設計簡單、快速、可靠的控制器,仍是一個重大課題。 本文首先介紹了大滯后過程的控制特點,概述了常用的大滯后過程的控制方法及其優缺點。接著概要地介紹了嵌入式系統的優點、發展歷史、現狀及前景。并針對性地介紹了ARM控制器的概況以及它的應用領域。然后本文針對大滯后對象提出了自抗擾控制器與Smith預估補償器相結合的設計方案。通過仿真對比了本方案、PID配合Smith預估補償器及單一的自抗擾控制器的控制效果,表明自抗擾控制器與Smith預估補償器的結合有效地改善了大滯后對象的控制效果,增強了系統的魯棒性和抗干擾能力。為驗證該控制方案的實際控制效果,我們以PCT-II型過程控制實驗裝置中的具有大滯后特性的盤管內部的溫度為被控對象,以JX44BO開發板作為主要的控制平臺設計并完成大滯后控制實驗。所以接下來本文介紹了實現這個嵌入式溫度大滯后控制系統所涉及到的硬件平臺、系統框圖以及實驗內容。然后本文介紹了嵌入式控制平臺的控制界面以及各個主要功能的程序的實現,以及遠程客戶端程序在以太網通訊方面的程序實現和遠程客戶端程序的操作界面。最后本文給出了本次實驗的參數設置以及最終的實驗結果。實驗結果表明在實際應用中本文所提出的方案對于大滯后對象具有較好的控制效果。

    標簽: ARM 控制 系統研究

    上傳時間: 2013-06-11

    上傳用戶:baitouyu

  • 大電流互感器繞組屏蔽理論與應用研究

    隨著現代電力系統向大容量、高電壓方向發展,廣泛用于大型發電機組測量和保護用的大電流互感器的研制就變得很緊迫??紤]到大電流互感器具有大電流、強電磁干擾和多相運行等特點,在設計大電流互感器時,必須采取有效的屏蔽措施,屏蔽來自鄰相的雜散磁通。傳統的屏蔽方案是采用金屬屏蔽罩,盡管有效,但設備笨重。本文中,作者對有外層屏蔽繞組的大電流互感器進行了各種研究。 大電流互感器采用繞組屏蔽方式后,如何優化設計屏蔽繞組,使屏蔽繞組能夠充分有效地屏蔽雜散磁通對環形鐵心的影響呢?針對上述的問題,本文作者主要完成如下幾個方面的工作: 1、首先對國內外大電流互感器的發展與研究現狀進行了敘述,并成功設計了15000/5A大電流互感器。 2、對精典的電磁場理論和場路耦合法的數學理論進行了深入的研究,建立了大電流互感器的三維場路耦合有限元分析的數學模型和仿真模型。應用有限元軟件ANSYS建立三維有限元仿真模型和基于場路耦合原理的外部耦合電路。 3、理論分析了雜散磁通對電流互感器鐵心的影響;重點分析了繞組屏蔽雜散磁通理論;通過等值電流法,得到無論三相還是多相電流互感器條件下,中間相的電流互感器所受到的雜散磁通是最為嚴重的,為大電流互感器的有效保護提供了科學依據。 4、為了得到最優化屏蔽繞組,對屏蔽繞組的匝數采用離散化替代連續性,再考慮屏蔽繞組在環形鐵心上的位置,共提出了多種優化方案;根據三維場路耦合有限元分析模型,精確計算出屏蔽繞組中的電流、電流分布、環形鐵心中的磁感應強度分布和外層繞組的局部最高溫升,通過比較多種計算結果,得到大電流互感器屏蔽繞組的最優化方案。 5、最后建立了大電流互感器的等效磁勢法和降流回路法兩種試驗方案模型,通過比較試驗方案仿真計算結果和出廠試驗結果,證明了仿真計算結果是正確的,可靠的。 通過對屏蔽繞組進行優化設計后,有效地削弱了雜散磁通,使得大電流互感器輕型化、小型化,節約了大量的銅材料,使得其運輸更加方便。

    標簽: 大電流 互感器 繞組 應用研究

    上傳時間: 2013-04-24

    上傳用戶:yolo_cc

  • 基于最大均流法的DCDC變換器并聯系統研究

    DC/DC變換器的并聯技術是提高DC/DC變換器功率等級的有效途徑,而如何實現并聯模塊間輸出電流的平均分配是實現并聯的核心技術.目前的并聯均流技術多是在并聯模塊參數差異不大的情況下實現的,對于并聯系統在并聯模塊參數差異較大的極限情況下的穩態和暫態性能則很少涉及.該文著重對并聯系統在參數差異很大的條件下的工作情況進行了研究.首先利用基于狀態空間平均法的小信號分析對最大均流法的均流原理進行了分析,并對并聯系統的穩定性進行了討論.之后針對已有的均流方案的局限性提出了一種新的具有限流功能的三環控制均流策略.為了驗證所提出的方案的可行性,建立了MATLAB仿真平臺,利用模塊化仿真的思想進行了系統仿真,初步驗證了方案的合理性.最后搭建了實際的DC/DC并聯系統試驗平臺,對采用該方案的并聯系統的穩態和暫態性能進行了全面的考察,得到了令人滿意的結果,證明了具有限流功能的三環控制均流策略是切實可行的.

    標簽: DCDC 均流 變換器 并聯

    上傳時間: 2013-04-24

    上傳用戶:lzm033

主站蜘蛛池模板: 黔西县| 德保县| 栾城县| 北川| 尼玛县| 区。| 土默特右旗| 临夏市| 泰安市| 安徽省| 宁夏| 江西省| 海安县| 商南县| 应用必备| 自贡市| 镇沅| 布尔津县| 遵义市| 武定县| 德州市| 德化县| 鄂尔多斯市| 武冈市| 赫章县| 泽州县| 绍兴县| 石首市| 紫云| 林周县| 黄陵县| 姚安县| 济南市| 永年县| 漳浦县| 东丽区| 洛南县| 观塘区| 辽宁省| 手机| 临夏县|