本書對常用電子電路的設計和調試方法進行了介紹。其中包括分立元件放大電路,集成運放應用電路,波形產生、轉換電路,功放電路,常用光電子器件應用電路,電源電路,數字電路和單片機應用電路的設計與調試等。對各種電路的構成、各元器件功用作簡要介紹,對每一元器件選擇給出估算公式或經驗數據,使之選擇有依據。把重點放在集成電路包括單片集成測量放大器、集成光電隔離放大器、集成有源濾波器等集成電路的應用設計上。由簡到繁、由易到難列舉了大量的實用電路設計和綜合應用設計示例。 本書通俗易懂。讀者通過本書的學習,對電子電路設計與調試有一清晰的思路,培養電子電路設計能力和調試能力。本書對大、中專電類專業高年級學生和工程技術人員是有實用價值的參考書,也可作為高校相關專業的教材和課程設計、畢業設計參考書。
上傳時間: 2013-04-24
上傳用戶:15528028198
單片機與DSP之間通信問題一直是大家關注得焦點,目前已出現的不少解決方案但大多針對于5V工作電壓的DSP系 統,筆者對諸方案進行詳細比較分析,發現多數并未從根本上解決不同系統之間通信的電平轉換問題,面對工作電壓并不唯一的 DSP芯片系列,在此提出一種全新的串行通信模式,經濟有效地解決了通信中電平轉換問題可靠地實現數據交換,并且在實際開發 的直流無刷電機變頻器人機界面與控制核心TMS320LF2407 DSP之間串行通信中驗證了其可行性。
上傳時間: 2013-07-18
上傳用戶:abc123456.
SD4840/4841/4842/4843/4844是用于開關電源的內置高壓MOSFET電流模式PWM控制器系列產品。該電路待機功耗低,啟動電流低。在待機模式下,電路進入打嗝模式,從而有效地降低電路的
上傳時間: 2013-04-24
上傳用戶:gcs333
現代通信系統對帶寬和數據速率的要求越來越高,超寬帶(ultra-wideband,UWB)通信以其傳輸速率高、空間容量大、成本低、功耗低的優點,成為解決企業、家庭、公共場所等高速因特網接入的需求與越來越擁擠的頻率資源分配之間的矛盾的技術手段。 論文主要圍繞兩方面展開分析:一是介紹用于UWB無載波脈沖調制及直接序列碼分多址調制(DS-CDMA)的新型脈沖,即Hermite正交脈沖,并且分析了這種構建UWB多元通信和多用戶通信的系統性能。二是分析了UWB的多帶頻分復用物理層提案(MBOA)的調制技術,并在FPGA上實現了調制模塊。正交Hermite脈沖集被提出用于UWB的M元雙正交調制系統,獲得高數據速率。調整脈沖的脈寬因子和中心頻率能使脈沖滿足FCC的頻譜要求。M元雙正交調制的接收機需要M/2個相關器,遠比M元正交調制所需的相關器數量少。誤碼率一定時,維數M的增加可獲得高的比特率和低的信噪比。雖然高階的Hermite脈沖易受抖動時延的影響,但當抖動時延范圍小于0.02ns時,其影響較為不明顯。本文認為1~8階的Hermite脈沖皆可用,可構成16元雙正交系統。 正交Hermite脈沖集也可以構造UWB多用戶系統。各用戶的信息用不同的Hermite脈沖同時傳輸,其多用戶的誤比特率上限低于高斯單脈沖構成的PPM多用戶系統的誤比特率,所以其系統性能更優。正交Hermite脈沖還可以用于UWB的DS-CDMA調制,在8個脈沖可用的情況下,最多可容64個用戶同時通信。 基于MBOA提出的UWB物理層協議,本文用Verilog硬件語言實現了調制與解調結構,并用Modelsim做了時序驗證。用Verilog編程實現的輸出數據與Matlab生成的UWB建模的輸出結果一致。為了達到UWBMB-OFDM系統的FFT處理器的要求,一個混和基多通道流水線的FFT算法結構被提出。其有效的實現方法也被提出。這種結構采用多通道以獲得高的數據吞吐量。此外,它用于存儲和復數乘法器的硬件損耗相比其他的FFT處理器是最少的。高基的FFT蝶算減少了復數乘法器的數量。在132MHz的工作頻率下,整個128點FFT變換在此結構模式下只需要242.4ns,滿足了MBOA的要求。
上傳時間: 2013-07-29
上傳用戶:TI初學者
本文將電路接口技術與硬件可編程技術相結合,提出了用可編程芯片來控制IDE硬盤進行高速數據記錄,能夠滿足機載數據記錄設備重量輕、容量大、速度快的要求。 論文對硬盤ATA接口標準進行了研究,對VHDL語言、現場可編程門陣列器件(FPGA)實現硬件電路的原理和方法進行了深入分析,在此基礎上完成了基于FPGA的數據記錄控制器的設計。文中選擇了具有低功耗、低成本、高性能的FPGA芯片(型號為CycloneEP1C3T144C8),將各功能模塊級聯成系統在該芯片上完成了控制器系統級的設計與仿真驗證,驗證結果表明了用FPGA實現高速數據記錄控制器的可行性。所設計的VHDL代碼經QuartusⅡ綜合、布局布線、管腳分配后,在FPGA內部可以達到104.46Mhz的電路工作速度,FPGA與硬盤之間采用ATA接口的UltraDMA模式2傳輸方式,可以達到33.3MByte/s的突發數據傳輸率。文中對所用到的FPGA設計技術給予了詳細說明,對各功能模塊的設計給予了詳細闡述,對關鍵設計給出了VHDL源代碼,還討論了FPGA設計中時序約束的作用,給出了本文所做時序約束的方法。 本文中所論述的工作對以后機載數據記錄系統的設計具有重要的鋪墊作用。文中在總結所做工作的同時,還對下一步工作提出了有益的建議。
上傳時間: 2013-08-05
上傳用戶:hanli8870
隨著圖像處理和模式識別技術的進步,基于生物特征的識別技術成為蓬勃發展的高技術之一,根據IBG(InternationalBiometricGroup)組織對生物特征市場的統計和預測,該領域的收入的年增長率30-50%,到2008年,全球總收入將達到46.39億美元。而基于指紋特征的識別技術由于其獨特的可靠性,穩定性,方便快捷的特點,恰好符合了市場的需求。目前指紋識別技術是生物識別領域中應用最廣泛的識別技術,也是研究與應用的一個熱點。 SOPC片上可編程系統和嵌入式系統是當前電子設計領域中最熱門的概念。NiosⅡ是Altera公司開發的一種采用流水線技術、單指令流的RISC嵌入式處理器軟核,可以將它嵌入FPGA內部,與用戶自定義邏輯結合構成一個基于FPGA的片上系統。與嵌入式硬核相比較,嵌入式軟核具有更大的靈活性。而FPGA的高速性、恰恰滿足了指紋識別系統對速度的要求。 本文對指紋識別技術中各個環節的算法進行了較為深入的研究,結合NiosⅡ嵌入式處理器的特點,對算法進行了合理的選擇與優化,形成了一套完整的指紋識別算法,并提出了一種基于FPGA的指紋識別系統硬件設計方案。 論文的內容主要包括以下幾個方面: 1、對指紋圖像預處理、后處理和匹配算法進行了改進,提高了算法的性能;設計了一種適用于快速匹配的指紋特征數據結構;提出了一套基于特征點匹配的指紋識別算法。實驗結果表明該算法速度快、誤識率較低、可靠性較高,可以滿足實用的要求。 2、本著增加系統集成度、減小系統體積、提高便攜性、降低功耗和成本,同時提升系統的性能的原則,使用Altera公司提供的外圍設備IP核配合NiosⅡ處理器軟核搭建了一個單片嵌入式系統,然后以內嵌NiosⅡ軟核的FPGA和FPS200指紋采集器為核心芯片,外配片外RAM和Flash存儲器以及小鍵盤和LCD顯示屏等器件,設計了一個便攜式指紋識別系統,提出了一套基于FPGA的硬件設計方案。 3、利用NiosⅡ開發板對硬件設計方案進行了初步的驗證,實現了指紋采集芯片FPS200與FPGA的接口,并進行了算法的移植。 實驗結果表明本文所提出的系統設計方案是可行的。基于FPGA的自動指紋識別系統在速度、功耗、體積、擴展性方面有著獨特的優勢,具有廣闊的發展空間。最后提出了對這一設計繼續改進的思路和下一步研究的內容。
上傳時間: 2013-06-07
上傳用戶:kikye
隨著現代雷達技術的不斷發展,電子偵察設備面臨電磁環境日益復雜多變,發展寬帶化、數字化、多功能、軟件化的電子偵察設備已是一項重要的任務.然而,目前的寬帶A/D與后續DSP之間的工作速率總有一到兩個數量級的差別,二者之間的瓶頸成為電子偵察系統數字化的最大障礙.通信領域軟件無線電的成功應用為電子偵察系統的發展提供了一種理想模式.另一方面,微電子技術的快速發展,以及FPGA的廣泛應用,在很大程度上影響了數字電路的設計與開發.這也為解決高速A/D與DSP處理能力之間的矛盾提供了一種有效的解決方法.為了解決寬帶A/D與后續DSP之間的瓶頸問題,本文給出了一種基于多相濾波的寬帶數字下變頻結構,并從軟件無線電原理出發,從理論推導和計算機仿真兩方面對該結構進行了驗證,并進一步給出該結構改進方案以及改進的多相濾波數字下變頻結構的硬件實現方法.本文將多相濾波下變頻的并行結構應用到數字下變頻電路中,并在后繼的混頻模塊中也采用并行混頻的方式來實現,不僅在一定程度上解決了二者之間的瓶頸問題,同時也大大提高了實時處理速度.經過多相濾波下變頻處理后的數據,在速率和數據量上都有大幅減少,達到了現有通用DSP器件處理能力的要求.另外,本人還用FPGA設計了實驗電路,利用微機串口,與實驗目標板進行控制和數據交換.利用FPGA的在線編程特性,可以方便靈活的對各種實現方法加以驗證和比較.
上傳時間: 2013-07-13
上傳用戶:華華123
顯示技術被定義為新世紀世界朝陽產業之一。幾十年來,LED顯示技術成為一項使用最廣泛和最普及的技術,由于其極高的性價比、高亮度、主動發光等特性,使得LED構成的大屏幕已經被廣泛的應用于車站、碼頭、廣場等各種場合以及各企事業單位,成為各單位、部門很好的信息發布與交流工具。傳統的顯示技術以簡單的8位或者16位單片微控制器為核心,其運算速度、內存容量、存儲空間和通訊方式等方面存在著很大的局限性,很難實現高難度圖文動態特技顯示和高灰度級顯示,并且無法滿足信息容量大和處理速度很高的場所。 本文在分析LED顯示控制原理、灰度級實現以及彩色顯示實現原理的基礎上,制定了ARM+FPGA的LED點陣顯示控制方案,采用三星公司S3C2410芯片上的LCD顯示接口,設計了顯示數據重組、非線性占空比γ反校正等邏輯,結合FPGA技術實現了高性能的LED點陣顯示控制;同時研究了嵌入式Linux操作系統,在實驗基礎上詳細論述基于Linux操作系統的幀緩存設備模塊加載模式下的控制技術,并開發基于ARM平臺的LED顯示屏播放以及管理應用程序。 本文的創新之處在于提出并系統研究了改善LED顯示效果的數據重組技術以及非線性占空比下的γ反校正技術,并通過軟硬件調試系統達到預期顯示效果。
上傳時間: 2013-04-24
上傳用戶:xymbian
在工業過程中,許多對象具有滯后特性,由于純滯后的存在,使得系統的超調量變大,調節時間變長。因此滯后過程被公認為較難控制的對象,而且純滯后占整個動態過程的時間越長,難控的程度越大。所以大純滯后對象的控制一直是困擾自動控制和計算機應用領域的一大難題。而這類對象又廣泛存在于石油、化工、釀造、制藥、冶金等工業生產過程中。因此對該問題的研究具有重大的實際意義。 傳統的PID配合Smith預估補償器的控制方法,對模型誤差反映比較靈敏,當存在建模誤差或干擾時,控制效果并不能取得令人滿意的效果。近年來隨著模糊控制、神經網絡控制等智能控制研究的不斷深入,有些學者將它們與Smith預估控制、PID控制及預測控制等相結合,提出了針對不確定大滯后系統的新的控制方法。雖然有些控制方案效果不錯,但系統的復雜程度和調試難度也隨之增加。因此設計簡單、快速、可靠的控制器,仍是一個重大課題。 本文首先介紹了大滯后過程的控制特點,概述了常用的大滯后過程的控制方法及其優缺點。接著概要地介紹了嵌入式系統的優點、發展歷史、現狀及前景。并針對性地介紹了ARM控制器的概況以及它的應用領域。然后本文針對大滯后對象提出了自抗擾控制器與Smith預估補償器相結合的設計方案。通過仿真對比了本方案、PID配合Smith預估補償器及單一的自抗擾控制器的控制效果,表明自抗擾控制器與Smith預估補償器的結合有效地改善了大滯后對象的控制效果,增強了系統的魯棒性和抗干擾能力。為驗證該控制方案的實際控制效果,我們以PCT-II型過程控制實驗裝置中的具有大滯后特性的盤管內部的溫度為被控對象,以JX44BO開發板作為主要的控制平臺設計并完成大滯后控制實驗。所以接下來本文介紹了實現這個嵌入式溫度大滯后控制系統所涉及到的硬件平臺、系統框圖以及實驗內容。然后本文介紹了嵌入式控制平臺的控制界面以及各個主要功能的程序的實現,以及遠程客戶端程序在以太網通訊方面的程序實現和遠程客戶端程序的操作界面。最后本文給出了本次實驗的參數設置以及最終的實驗結果。實驗結果表明在實際應用中本文所提出的方案對于大滯后對象具有較好的控制效果。
上傳時間: 2013-06-11
上傳用戶:baitouyu
隨著經濟的發展,城市交通的壓力越來越大,很多城市都開始建設地鐵項目,發展地下軌道交通事業。在地鐵列車上,駕駛員需要方便、快捷地控制各種語音功能,保障列車可靠、安全的運行,從而為乘客提供優質的服務。駕駛員語音控制器就是為了滿足這一需求而提出來的。 在描述列車乘客信息系統的發展、介紹了公共廣播系統的功能的之后,本文分析了駕駛員語音控制器的設計需求,設計了一種具有人機交互功能的駕駛員語音控制器。它帶有LCD顯示屏和輸入鍵盤;能夠在內部存儲路線、站點和緊急信息等用戶數據。通過窗口菜單以圖形化的方式向駕駛員顯示列車運行信息。通過通信端口,按照雙方約定的通訊格式,將運行模式,路線站點,緊急信息等內容發送給列車顯示與廣播控制單元,完成語音及顯示控制。根據需求分析,提出了一種基于ARM的控制器設計平臺。設計了該控制器的硬件和軟件的整體方案,采用模塊化設計的思想給出了系統各主要模塊的具體設計與實現方法,并給出了相關電路的實現原理圖。最后介紹了本控制器的測試方法與過程,并給出了具體應用。該駕駛員語音控制器實現了人工廣播、司機對講、緊急對講和系統設置等功能。具有操作方便、便于維護、可配置、成本低等優點,滿足了駕駛員以及列車語音與顯示控制的實際需求。關鍵詞:ARM;RS485;乘客信息系統;圖形用戶界面;嵌入式系統
上傳時間: 2013-07-30
上傳用戶:電子世界