基于FPGA的系統(tǒng)設(shè)計(jì)和應(yīng)用研究
標(biāo)簽: FPGA 系統(tǒng)設(shè)計(jì) 應(yīng)用研究
上傳時(shí)間: 2013-04-15
上傳用戶:eeworm
新型仿生六足機(jī)器人步行足運(yùn)動(dòng)學(xué)分析與研究
標(biāo)簽: 仿生 六足機(jī)器人 運(yùn)動(dòng)學(xué) 分
上傳時(shí)間: 2013-07-20
基于DSP的開關(guān)磁阻電機(jī)智能化控制研究.nh
標(biāo)簽: DSP nh 開關(guān)磁阻 電機(jī)智能化
上傳時(shí)間: 2013-07-09
智能交通信號(hào)控制系統(tǒng)的設(shè)計(jì)與研究
標(biāo)簽: 智能交通 信號(hào)控制
上傳時(shí)間: 2013-07-12
兩種雙管反激型DC/DC變換器的研究和比較
標(biāo)簽: 雙管反激 DC變換器 比較
靈敏電流計(jì)的研究 PDF版
標(biāo)簽: 靈敏 電流計(jì)
上傳時(shí)間: 2013-05-17
電子模擬裝置及其在研究自動(dòng)調(diào)節(jié)系統(tǒng)中的應(yīng)用
標(biāo)簽: 電子模擬 中的應(yīng)用 裝置 自動(dòng)調(diào)節(jié)
上傳時(shí)間: 2013-05-19
自動(dòng)機(jī)研究
標(biāo)簽: 自動(dòng)機(jī)
為了提高特定應(yīng)用環(huán)境下的運(yùn)行速度,DSP增加了許多特殊的指令和功能單 元,體系結(jié)構(gòu)越來越不規(guī)則。傳統(tǒng)的代碼生成算法是一種分治算法,沒有考慮指 令和寄存器之間的約束關(guān)系,難以應(yīng)用在DSP編譯器中。必須為DSP編譯器發(fā) 展出新的代碼生成算法,以適應(yīng)新的需求和挑戰(zhàn)。本文主要研究了DSP編譯器 的若干關(guān)鍵技術(shù),DSP編譯器的目標(biāo)機(jī)器平臺(tái)是浙江大學(xué)自主研發(fā)的媒體DSP —SPOCK。
標(biāo)簽: DSP 編譯器 關(guān)鍵技術(shù)
上傳時(shí)間: 2013-06-02
上傳用戶:黑漆漆
博士論文: 本文圍繞高性能嵌入式處理器的功耗問題,開展了深入的研究,主要涉及功 耗評(píng)估技術(shù)、嵌入式處理器結(jié)構(gòu)級(jí)低功耗優(yōu)化技術(shù)和異構(gòu)處理器的功耗有效性三 個(gè)方面。
標(biāo)簽: 性能 嵌入式處理器 低功耗
上傳時(shí)間: 2013-05-25
上傳用戶:BOBOniu
蟲蟲下載站版權(quán)所有 京ICP備2021023401號(hào)-1