本課題在深入研究了射頻卡的相關理論和技術的基礎上,設計開發了一套完整的非接觸式射頻卡(收費)管理系統。本文首先結合國內外射頻卡技術研究動態和發展趨勢,簡要介紹了非接觸式射頻技術的基本概況,從非接觸式射頻卡的系統組成結構入手,詳細分析了射頻卡系統的基本原理和其所涉及到的關鍵技術,接著本文著重分析了非接觸式射頻卡系統的軟硬件開發設計思想,對硬件設計中的MCU和射頻模塊的特性進行了具體的介紹,對終端讀寫器各部分硬件(射頻識別部分、顯示電路、報警模塊,485通訊模塊等)的功能構造和電路設計進行了詳細的分析,在硬件設計的基礎上,詳細闡述了終端讀寫器的軟件設計過程,給出了終端讀寫器主程序和各功能模塊的軟件設計,并結合終端讀寫器的設計開發了射頻卡管理系統作為上位機管理軟件,對數據庫管理和串口通信等作了詳細的闡述。
標簽: 非接觸式 射頻卡 應用系統
上傳時間: 2013-11-13
上傳用戶:pwcsoft
非接觸感應式靜電測量儀表,讀數要經過乘數k與測量距離d的關系換算才能得出被測靜電體的靜電電壓,為解決這一人工換算及測量過程繁瑣問題,提出了利用超聲測距技術與非接觸式靜電測量技術一體化靜電測量方式及其設計方法,研究了超聲測距技術用于非接觸式靜電測量一體化設計的參數與精度要求和相對測距方法應用,進行了超聲測距與非接觸式靜電測量一體化原理與整機結構設計的可行性驗證。
標簽: 超聲測距技術 測量 設計方法 非接觸
上傳時間: 2013-11-03
上傳用戶:windypsm
摘 要 在沙丁(Cranz2Schardin)機基礎上,實現了反射式動態云紋測量法.該法可用于不透明模型的動態位移,應變及應力場的研究.關鍵詞 反射式,動態云紋法
標簽: 反射式 動態 實驗
上傳時間: 2014-12-31
上傳用戶:我累個乖乖
緊湊式高速貼片機XP-142E/XP-143E系統手冊
標簽: XP 142 143 高速貼片機
上傳時間: 2014-01-06
上傳用戶:wentian_e
摘要:貼片機貼裝時間是影響表面組裝生產線效率的重要因素,文中提出了一種改進式分階段啟發式算法解決具有分飛行換嘴結構的多貼裝頭動臂式貼片機貼裝時間優化問題;首先,根據飛行換嘴的特點,提出了適用于飛行換嘴的喂料器組分配方案;其次,依據這一分配結果,通過改進式啟發式算法實現了喂料器組在喂料器機構上的分配;最后,結合近鄰搜索法解決了元器件的貼裝順序優化問題;仿真結果證明,文中采用的改進分階段啟發式算法比傳統分階段啟發式算法具有更好的貼裝時間優化效果。關鍵詞:分階段啟發式算法;貼片機;飛行換嘴
標簽: 貼片機 分 優化算法 啟發式
上傳時間: 2013-10-22
上傳用戶:大灰狼123456
XP-142E是實現調整貼裝以及緊湊式機器空間的全影像方式的貼片機,是可以對應用小型芯片元件~中型元件為止的調整貼片機.
標簽: 142 XP 高速貼片機 規格
上傳時間: 2013-11-05
上傳用戶:wangdean1101
4種感應式測電筆的電路工作原理、電路圖及有關說明。
標簽: 感應式測電筆
上傳時間: 2013-10-19
上傳用戶:liansi
上傳時間: 2013-10-11
上傳用戶:Garfield
Xilinx UltraScale™ 架構針對要求最嚴苛的應用,提供了前所未有的ASIC級的系統級集成和容量。 UltraScale架構是業界首次在All Programmable架構中應用最先進的ASIC架構優化。該架構能從20nm平面FET結構擴展至16nm鰭式FET晶體管技術甚至更高的技術,同 時還能從單芯片擴展到3D IC。借助Xilinx Vivado®設計套件的分析型協同優化,UltraScale架構可以提供海量數據的路由功能,同時還能智能地解決先進工藝節點上的頭號系統性能瓶頸。 這種協同設計可以在不降低性能的前提下達到實現超過90%的利用率。 UltraScale架構的突破包括: • 幾乎可以在晶片的任何位置戰略性地布置類似于ASIC的系統時鐘,從而將時鐘歪斜降低達50% • 系統架構中有大量并行總線,無需再使用會造成時延的流水線,從而可提高系統速度和容量 • 甚至在要求資源利用率達到90%及以上的系統中,也能消除潛在的時序收斂問題和互連瓶頸 • 可憑借3D IC集成能力構建更大型器件,并在工藝技術方面領先當前行業標準整整一代 • 能在更低的系統功耗預算范圍內顯著提高系統性能,包括多Gb串行收發器、I/O以及存儲器帶寬 • 顯著增強DSP與包處理性能 賽靈思UltraScale架構為超大容量解決方案設計人員開啟了一個全新的領域。
標簽: UltraScale Xilinx 架構
上傳時間: 2013-12-23
上傳用戶:小儒尼尼奧
PCI Express 協議由于其高速串行、系統拓撲簡單等特點被廣泛用于各種領域。Altera公司的Arria II GX FPGA內集成了支持鏈式DMA傳輸功能的PCI Express硬核,適應了PCI Express總線高速度的要求。文中利用Jungo公司的WinDriver軟件實現了鏈式DMA的上層應用設計。首先給出了鏈式DMA實現的基本過程,接著分析了鏈式DMA數據傳輸需要處理的幾個問題,給出了相應的解決辦法和策略。采用這些方法,保證了DAM數據傳輸的正確性,簡化了底層FPGA應用邏輯的設計。
標簽: WinDriver DMA 鏈式
上傳時間: 2014-12-22
上傳用戶:squershop
蟲蟲下載站版權所有 京ICP備2021023401號-1