FPGA輸出數據的時頻域分析GUI界面,\r\n可觀察信號的時域頻域波形,星座圖眼圖等特性
標簽: FPGA GUI 輸出數據 頻域分析
上傳時間: 2013-08-27
上傳用戶:ommshaggar
關于FPGA的一些常識及含IP核的VHDL設計源代碼。
標簽: FPGA VHDL 常識 IP核
上傳時間: 2013-09-03
上傳用戶:tsfh
數字水印是數字信息安全領域研究的一個熱點。小波變換算法以其多分辨率分析的特性在應用數學方面取得了一定的發展。文中結合小波算法,在數字圖像的低頻域中采用分塊方法來嵌入數字水印,改進了小波多尺度分解算法,通過實驗說明,該數字水印算法對數字水印的穩定性效果明顯
標簽: 分塊 多尺度 頻域 數字水印
上傳時間: 2013-11-08
上傳用戶:199311
多時鐘域的異步信號的參考解決
標簽: 多時鐘域 異步信號
上傳時間: 2013-11-06
上傳用戶:極客
提出了一種用各向異性雙變量拉普拉斯函數模型去模擬NSCT域的系數的圖像去噪算法,這種各向異性雙邊拉普拉斯模型不僅考慮了NSCT系數相鄰尺度間的父子關系,同時滿足自然圖像不同尺度間NSCT系數方差具有各向異性的特征,基于這種統計模型,文中先推導出了一種各向異性雙變量收縮函數的近似形式,然后基于貝葉斯去噪法和局部方差估計將這種新的閾值收縮函數應用于NSCT域,實驗結果表明文中提出的方法同小波域 BiShrink算法、小波域ProbShrink算法、小波域NeighShrink算法相比,能夠有效地去除圖像的高斯噪聲,提高了圖像的峰值信噪比;并較完整地保持了圖像的紋理和邊緣等細節信息,從而明顯改善了圖像的視覺效果。
標簽: NSCT 變量 圖像去噪
上傳時間: 2013-10-23
上傳用戶:thuyenvinh
為了提高圖像去噪效果,提出了基于Contourlet域HMT模型的Cycle Spinning去噪方法。首先將待去噪圖像進行循環平移,使用Contourlet域HMT模型對平移后的圖像進行降噪處理,然后將降噪后的圖像進行循環反平移,最后將不同循環平移量下的降噪圖像進行平均處理,以減少去噪后圖像的失真。實驗結果表明,該方法不僅可以提高降噪后圖像峰值信噪比,而且可以提高降噪后圖像的視覺效果。
標簽: Contourlet Spinning Cycle HMT
上傳時間: 2014-12-23
上傳用戶:ddddddos
時鐘抖動時域分析(下):
標簽: 時鐘抖動 時域分析
上傳時間: 2013-11-18
上傳用戶:rocketrevenge
本文探討的重點是PCB設計人員利用IP,并進一步采用拓撲規劃和布線工具來支持IP,快速完成整個PCB設計。從圖1可以看出,設計工程師的職責是通過布局少量必要元件、并在這些元件之間規劃關鍵互連路徑來獲取IP。一旦獲取到了IP,就可將這些IP信息提供給PCB設計人員,由他們完成剩余的設計。 圖1:設計工程師獲取IP,PCB設計人員進一步采用拓撲規劃和布線工具支持IP,快速完成整個PCB設計。現在無需再通過設計工程師和PCB設計人員之間的交互和反復過程來獲取正確的設計意圖,設計工程師已經獲取這些信息,并且結果相當精確,這對PCB設計人員來說幫助很大。在很多設計中,設計工程師和PCB設計人員要進行交互式布局和布線,這會消耗雙方許多寶貴的時間。從以往的經歷來看交互操作是必要的,但很耗時間,且效率低下。設計工程師提供的最初規劃可能只是一個手工繪圖,沒有適當比例的元件、總線寬度或引腳輸出提示。隨著PCB設計人員參與到設計中來,雖然采用拓撲規劃技術的工程師可以獲取某些元件的布局和互連,不過,這個設計可能還需要布局其它元件、獲取其它IO及總線結構和所有互連才能完成。PCB設計人員需要采用拓撲規劃,并與經過布局的和尚未布局的元件進行交互,這樣做可以形成最佳的布局和交互規劃,從而提高PCB設計效率。隨著關鍵區域和高密區域布局完成及拓撲規劃被獲取,布局可能先于最終拓撲規劃完成。因此,一些拓撲路徑可能必須與現有布局一起工作。雖然它們的優先級較低,但仍需要進行連接。因而一部分規劃圍繞布局后的元件產生了。此外,這一級規劃可能需要更多細節來為其它信號提供必要的優先級。
標簽: PCB 分 利用IP 拓撲規劃
上傳時間: 2013-10-12
上傳用戶:sjyy1001
介紹了一種反對稱漸變波導微帶探針過渡結構,采用高頻仿真軟件HFSS仿真分析了這個波導微帶過渡結構在 W 頻段的特性,并對影響過渡性能的幾個因素進行了敏感性分析,得出了可供工程應用參考的設計曲線。在全波導帶寬內,實現了插入損耗小于0.088 dB,回波損耗大于27 dB。該結構具有寬頻帶、結構簡單和易加工等優點,可廣泛用于毫米波固態電路系統中。
標簽: W波段 對稱 探針 轉換
上傳時間: 2013-11-13
上傳用戶:名爵少年
符合全球標準的小巧電源•35~150 W容量支持5 V, 12 V和24 V輸出電壓(100 W, 150 W: 僅24 V型)• 支持DIN導軌安裝• 安全標準 : UL 508/60950-1, EN 60950-1CSA C22.2 No. 60950-1
標簽: S8JX 100 150 35
上傳時間: 2014-04-17
上傳用戶:fklinran
蟲蟲下載站版權所有 京ICP備2021023401號-1