亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

差分電路設(shè)計(jì)

  • 整數倍分頻

    整數倍分頻,有多種分頻方式(包括1倍分頻、奇偶數分頻)

    標簽: 整數 分頻

    上傳時間: 2013-06-12

    上傳用戶:ruan2570406

  • ARM處理器和FPGA在數據傳輸中的應用與研究

    隨著對高處理能力、網絡通信、實時多任務,超低功耗這些需求的增長,傳統(tǒng)8位處理器已經不能滿足新產品的要求了,高端嵌入式處理器已經得到了普遍的重視和應用.ARM是目前嵌入式領域應用最廣泛的RISC微處理器結構,該文研究了基于ARM處理器的嵌入式系統(tǒng)的開發(fā),介紹了利用一款ARM微處理器和FPGA設計的四路E1中繼板卡的硬件結構和工作原理,并在這個硬件平臺上進行軟件開發(fā)的過程.該四路E1收發(fā)器能夠提供四條E1鏈路,把帶寬從2Mbps提高到8Mbps,能夠同時負載120個用戶的通信,解決了數字環(huán)路系統(tǒng)中卡槽數目限制的問題.目前,建立在G. 703基礎上的El接口在分組網、幀中繼網、GSM移動基站及軍事通信中得到廣泛的應用,傳送語音信號、數據、圖像等業(yè)務.文中首先分析了當前數字環(huán)路系統(tǒng)的發(fā)展現(xiàn)狀和趨勢,隨著網絡通信的用戶數目及信息量的猛增,拓寬數據傳輸的通道是一項研究熱點,這是開發(fā)四路E1收發(fā)器的一個目的.接著敘述了數字環(huán)路系統(tǒng)的結構和工作原理,即四路E1收發(fā)器的應用環(huán)境,著重介紹了四路E1板卡在整個系統(tǒng)中所扮演的角色和嵌入式處理器ARM的體系結構和特點,鑒于數據傳輸中對時鐘的要求比較嚴格,該文還介紹了FPGA技術,應用它主要是為系統(tǒng)提供各個精確的時鐘.然后,在分析了四路E1收發(fā)器的工作原理和比較了各類處理器特點的基礎上,提出了四路E1收發(fā)器的硬件設計,分別介紹了時鐘模塊、系統(tǒng)接口電路、存儲系統(tǒng)模塊、四通道E1合成器模塊、CPU模塊以及時隙交換模塊.接著,在研究分析了G.703和G.704等通信協(xié)議后,再根據系統(tǒng)要求提出了四路E1收發(fā)器的軟件設計.先介紹了實時操作系統(tǒng)RTXC,詳細闡述了ARM處理器啟動代碼程序的設計,然后給出了在此操作系統(tǒng)下軟件設計的整體結構,分四個任務分別闡述此軟件功能,其中詳細介紹了信令處理模塊、接口中斷處理模塊、系統(tǒng)運行監(jiān)測模塊和RC消息LC消息處理模塊.最后介紹了軟件和硬件的調試方法以及設計過程中的調試開發(fā)過程,整個系統(tǒng)設計完成后,經過反復調試、測驗已達到了預期的效果,現(xiàn)正投入使用中.

    標簽: FPGA ARM 處理器 中的應用

    上傳時間: 2013-04-24

    上傳用戶:夢雨軒膂

  • DNP3.0

    DNP3.0規(guī)約英文完整版,有四個PDF文件,分別是數據鏈路層、傳輸層、應用層、數據對象庫

    標簽: DNP 3.0

    上傳時間: 2013-06-22

    上傳用戶:410805624

  • 基于ARM的GPRS無線數據傳輸監(jiān)控系統(tǒng)

    遠程監(jiān)控系統(tǒng)是許多重要場所諸如電力、郵電、銀行、交通、商場等需要信息廣泛交流企業(yè)的生產與管理的必備系統(tǒng)。傳統(tǒng)遠程監(jiān)控系統(tǒng)的實現(xiàn)方式一般都需要自己建設并維護有線或無線網絡,維護費用高,通信距離有限。隨著通信技術的發(fā)展,原有的遠程監(jiān)控系統(tǒng)已經日益不能滿足多方面的要求,我們需要實時性更高,通信距離更遠,成本更低的通信方式,本文就此提出了一種基于GPRS的遠程數據監(jiān)控系統(tǒng)。 本文的創(chuàng)新點是采用了GPRS技術中的TCP傳輸方式來傳輸監(jiān)控系統(tǒng)采集的圖像數據,相比傳統(tǒng)有線網絡,在維護成本,通信距離上有了很大的提高,相比傳統(tǒng)無線網絡在實時性,傳輸速率,可靠性上有了明顯的改善。 本論文分幾個部分詳細介紹了課題的研究內容。第一部分主要介紹了課題背景和監(jiān)控系統(tǒng)的發(fā)展歷史及各類監(jiān)控系統(tǒng)的比較。第二部分描述了本監(jiān)控系統(tǒng)中遠程終端硬件系統(tǒng)搭建工作,包括各部分器件的選取以及在S3C4480為核心的開發(fā)板上擴展出LM9617接口。第三部分描述了以uC/OS操作系統(tǒng)為核心的遠程終端軟件設計流程,包括uC/OS操作系統(tǒng)和FAT16文件系統(tǒng)的移植,LCD顯示驅動, Nand-flash底層驅動的編寫等工作。第四部分詳細說明了本系統(tǒng)圖像采集的具體軟件實現(xiàn),包括根據實際情況配置CMOS圖像傳感器LM9617的寄存器以及從LM9617中讀取圖像數據然后將數據寫入Nand-flash存儲器的具體過程。第五部分詳細說明了本系統(tǒng)圖像數據傳輸的具體軟件實現(xiàn),采用的是GPRS企業(yè)公網組網方式,包括遠程終端程序設計和監(jiān)控中心服務器搭建兩部分工作。遠程終端程序設計包括初始化串口通信,將Nand-flash中的圖像數據讀出并通過GPRS模塊GM862發(fā)送到監(jiān)控中心服務器上;監(jiān)控中心服務器程序設計包括啟動建立并啟動Socket監(jiān)聽,以及收到連接請求后GPRS通信鏈路的建立。最后分別用TCP和UDP兩種傳輸方式對監(jiān)控系統(tǒng)進行了測試,證明了GPRS的TCP傳輸方式確實更適合于監(jiān)控系統(tǒng)。

    標簽: GPRS ARM 無線數據傳輸 監(jiān)控系統(tǒng)

    上傳時間: 2013-07-19

    上傳用戶:liuwei6419

  • 基于ARM的多路串行和以太網通信技術的研究與應用

    近年來,隨著控制系統(tǒng)規(guī)模的擴大和總線技術的發(fā)展,對數據采集和傳輸技術提出了更高的要求。目前,很多設備需要實現(xiàn)從單串口通信到多路串口通信的技術改進。同時,隨著以太網技術的發(fā)展和普及,這些設備的串行數據需要通過網絡進行傳輸,因而有必要尋求一種解決方案,以實現(xiàn)技術上的革新。 本文分別對串行通信和基于TCP/IP協(xié)議的以太網通信進行研究和分析,在此基礎上,設計一個嵌入式系統(tǒng)一基于APM處理器的多路串行通信與以太網通信系統(tǒng),來實現(xiàn)F8-DCS系統(tǒng)中多路串口數據采集和以太網之間的數據傳輸。主要作了如下工作:首先,分析了當前串行通信的應用現(xiàn)狀和以太網技術的發(fā)展動態(tài),通過比較傳統(tǒng)的多路串口通信系統(tǒng)的優(yōu)缺點,設計出了一種采用CPID技術和CAN總線技術相結合的新型技術,并結合F8-DCS系統(tǒng)數據量大和實時性高的特點,對串行通訊幀同步的方法進行了詳細的研究。然后,根據課題的實際需求,對系統(tǒng)進行總體設計和功能模塊劃分,并詳細介紹了基于ARM7處理器的多路串口通信接口、以太網通信接口以及二者之間的數據傳輸接口的電路設計。在軟件設計上,對系統(tǒng)的啟動代碼、串行通信協(xié)議、串口驅動以及多串口與網口間雙向數據傳輸等進行了詳細的論述。最后,將上述技術應用于某大型火電廠主機F8-DCS系統(tǒng)I/O通訊網絡的測試與分析,達到了設計要求。

    標簽: ARM 多路 串行 以太網

    上傳時間: 2013-07-31

    上傳用戶:aeiouetla

  • 很好的變分水平集論文及代碼

    變分水平集用于圖像分割,效果好,但是速度有點慢 源碼及論文

    標簽: 代碼 水平集 論文

    上傳時間: 2013-06-30

    上傳用戶:無聊來刷下

  • WCDMA系統(tǒng)功率控制與發(fā)射分集算法FPGA實現(xiàn)研究

    該文為WCDMA系統(tǒng)功率控制環(huán)路與閉環(huán)發(fā)射分集算法FPGA實現(xiàn)研究.主要內容包括功率控制算法與閉環(huán)發(fā)射分集算法的分析與討論,在分析討論的基礎上進行了FPGA實現(xiàn)方案的設計以及系統(tǒng)的實現(xiàn).另外在文中還介紹了可編程器件方面的常識、FPGA的設計流程以及同步電路設計方面的有關技術.

    標簽: WCDMA FPGA 功率控制

    上傳時間: 2013-05-18

    上傳用戶:shinnsiaolin

  • 基于FPGA的多路E1反向復用傳輸芯片的設計與實現(xiàn)

    隨著電信數據傳輸對速率和帶寬的要求變得越來越迫切,原有建成的網絡是基于話音傳輸業(yè)務的網絡,已不能適應當前的需求.而建設新的寬帶網絡需要相當大的投資且建設工期長,無法滿足特定客戶對高速數據傳輸的近期需求.反向復用技術是把一個單一的高速數據流在發(fā)送端拆散并放在兩個或者多個低速數據鏈路上進行傳輸,在接收端再還原為高速數據流.該文提出一種基于FPGA的多路E1反向復用傳輸芯片的設計方案,使用四個E1構成高速數據的透明傳輸通道,支持E1線路間最大相對延遲64ms,通過鏈路容量調整機制,可以動態(tài)添加或刪除某條E1鏈路,實現(xiàn)靈活、高效的利用現(xiàn)有網絡實現(xiàn)視頻、數據等高速數據的傳輸,能夠節(jié)省帶寬資源,降低成本,滿足客戶的需求.系統(tǒng)分為發(fā)送和接收兩部分.發(fā)送電路實現(xiàn)四路E1的成幀操作,數據拆分采用線路循環(huán)與幀間插相結合的方法,A路插滿一幀(30時隙)后,轉入B路E1間插數據,依此類推,循環(huán)間插所有的數據.接收電路進行HDB3解碼,幀同步定位(子幀同步和復幀同步),線路延遲判斷,FIFO和SDRAM實現(xiàn)多路數據的對齊,最后按照約定的高速數據流的幀格式輸出數據.整個數字電路采用Verilog硬件描述語言設計,通過前仿真和后仿真的驗證.以30萬門的FPGA器件作為硬件實現(xiàn),經過綜合和布線,特別是寫約束和增量布線手動調整電路的布局,降低關鍵路徑延時,最終滿足設計要求.

    標簽: FPGA 多路 傳輸 片的設計

    上傳時間: 2013-07-16

    上傳用戶:asdkin

  • 手把手教你學AVR單片機C程序設計實驗程序

    目錄 第1章 概述 1.1 采用C語言提高編制單片機應用程序的效率 1.2 C語言具有突出的優(yōu)點 1.3 AvR單片機簡介 1.4 AvR單片機的C編譯器簡介 第2章 學習AVR單片機C程序設計所用的軟件及實驗器材介紹 2.1 IAR Enlbedded Workbench IDE C語言編譯器 2.2 AVR Studio集成開發(fā)環(huán)境 2.3 PonyProg2000下載軟件及SL—ISP下載軟件 2.4 AVR DEM0單片機綜合實驗板 2.5 AvR單片機JTAG仿真器 2.6 并口下載器 2.7 通用型多功能USB編程器 第3章 AvR單片機開發(fā)軟件的安裝及第一個入門程序 3.1 安裝IAR for AVR 4.30集成開發(fā)環(huán)境 3.2 安裝AVR Studio集成開發(fā)環(huán)境 3.3 安裝PonyProg2000下載軟件 3.4 安裝SLISP下載軟件 3.5 AvR單片機開發(fā)過程 3.6 第一個AVR入門程序 第4章 AVR單片機的主要特性及基本結構 4.1 ATMEGA16(L)單片機的產品特性 4.2 ATMEGA16(L)單片機的基本組成及引腳配置 4.3 AvR單片機的CPU內核 4.4 AvR的存儲器 4.5 系統(tǒng)時鐘及時鐘選項 4.6 電源管理及睡眠模式 4.7 系統(tǒng)控制和復位 4.8 中斷 第5章 C語言基礎知識 5.1 C語言的標識符與關鍵字 5.2 數據類型 5.3 AVR單片機的數據存儲空間 5.4 常量、變量及存儲方式 5.5 數組 5.6 C語言的運算 5.7 流程控制 5.8 函數 5.9 指針 5.10 結構體 5.11 共用體 5.12 中斷函數 第6章 ATMEGA16(L)的I/O端口使用 6.1 ATMEGAl6(L)的I/O端口 6.2 ATMEGAl6(L)中4組通用數字I/O端口的應用設置 6.3 ATMEGA16(L)的I/O端口使用注意事項 6.4 ATMEGAl6(L)PB口輸出實驗 6.5 8位數碼管測試 6.6 獨立式按鍵開關的使用 6.7 發(fā)光二極管的移動控制(跑馬燈實驗) 6.8 0~99數字的加減控制 6.9 4×4行列式按鍵開關的使用 第7章 ATMEGAl6(L)的中斷系統(tǒng)使用 7.1 ATMEGA16(L)的中斷系統(tǒng) 7.2 相關的中斷控制寄存器 7.3 INT1外部中斷實驗 7.4 INTO/INTl中斷計數實驗 7.5 INTO/INTl中斷嵌套實驗 7.6 2路防盜報警器實驗 7.7 低功耗睡眠模式下的按鍵中斷 7.8 4×4行列式按鍵的睡眠模式中斷喚醒設計 第8章 ATMEGAl6(L)驅動16×2點陣字符液晶模塊 8.1 16×2點陣字符液晶顯示器概述 8.2 液晶顯示器的突出優(yōu)點 8.3 16×2字符型液晶顯示模塊(LCM)特性 8.4 16×2字符型液晶顯示模塊(LCM)引腳及功能 8.5 16×2字符型液晶顯示模塊(LCM)的內部結構 8.6 液晶顯示控制驅動集成電路HD44780特點 8.7 HD44780工作原理 8.8 LCD控制器指令 8.9 LCM工作時序 8.10 8位數據傳送的ATMEGAl6(L)驅動16×2點陣字符液晶模塊的子函數 8.11 8位數據傳送的16×2 LCM演示程序1 8.12 8位數據傳送的16×2 LCM演示程序2 8.13 4位數據傳送的ATMEGA16(L)驅動16×2點陣字符液晶模塊的子函數 8.14 4位數據傳送的16×2 LCM演示程序 第9章 ATMEGA16(L)的定時/計數器 9.1 預分頻器和多路選擇器 9.2 8位定時/計時器T/C0 9.3 8位定時/計數器0的寄存器 9.4 16位定時/計數器T/C1 9.5 16位定時/計數器1的寄存器 9.6 8位定時/計數器T/C2 9.7 8位T/C2的寄存器 9.8 ICC6.31A C語言編譯器安裝 9.9 定時/計數器1的計時實驗 9.10 定時/計數器0的中斷實驗 9.11 4位顯示秒表實驗 9.12 比較匹配中斷及定時溢出中斷的測試實驗 9.13 PWM測試實驗 9.14 0~5 V數字電壓調整器 9.15 定時器(計數器)0的計數實驗 9.16 定時/計數器1的輸入捕獲實驗 ......

    標簽: AVR 手把手 單片機 C程序

    上傳時間: 2013-07-30

    上傳用戶:yepeng139

  • 多業(yè)務PDH單片F(xiàn)PGA解決方案

    隨著通信網的發(fā)展和用戶需求的提高,光纖通信中的PDH體系逐漸被SDH體系所取代.SDH光纖通信系統(tǒng)以其通信容量大、傳輸性能好、接口標準、組網靈活方便、管理功能強大等優(yōu)點獲得越來越廣泛的應用.但是在某些對傳輸容量需求不大的場合,SDH的巨大潛力和優(yōu)越性無法發(fā)揮出來,反而還會造成帶寬浪費.相反,PDH因其容量適中,配置靈活,成本低廉和功能齊全,可針對客戶不同需要設計不同的方案,在某些特定的接入場合具有一定的優(yōu)勢.本課題根據現(xiàn)實的需要,提出并設計了一種基于PDH技術的多業(yè)務單片F(xiàn)PGA傳輸系統(tǒng).系統(tǒng)可以同時提供12路E1的透明傳輸和一個線速為100M以太網通道,主要由一塊FPGA芯片實現(xiàn)大部分功能,該解決方案在集成度、功耗、成本以及靈活性等方面都具有明顯的優(yōu)勢.本文首先介紹數字通信以及數字復接原理和以太網的相關知識,然后詳細闡述了本系統(tǒng)的方案設計,對所使用的芯片和控制芯片F(xiàn)PGA做了必要的介紹,最后具體介紹了系統(tǒng)硬件和FPGA編碼設計,以及后期的軟硬件調試.歸納起來,本文主要具體工作如下:1.實現(xiàn)4路E1信號到1路二次群信號的復分接,主要包括全數字鎖相環(huán)、HDB3-NRZ編解碼、正碼速調整、幀頭檢測和復分接等.2.將以太網MII接口來的25M的MII信號通過碼速變換到25.344M,進行映射.3.將三路二次群信號和變換過的以太網MII信號進行5b6b編解碼,以利于在光纖上傳輸.4.高速時提取時鐘采用XILINX的CDR方案.并對接收到的信號經過5b6b解碼后,分接出各路信號.

    標簽: FPGA PDH 多業(yè)務 方案

    上傳時間: 2013-07-23

    上傳用戶:lansedeyuntkn

主站蜘蛛池模板: 基隆市| 教育| 集贤县| 祁连县| 黑水县| 承德市| 怀来县| 张北县| 东海县| 达州市| 盐津县| 建瓯市| 黄陵县| 安义县| 凤山市| 焉耆| 铁岭县| 慈利县| 台南市| 南安市| 闽侯县| 山东省| 西充县| 荥经县| 易门县| 新晃| 盘山县| 九龙城区| 嵊州市| 巴楚县| 泊头市| 玛沁县| 略阳县| 夏河县| 江西省| 尉氏县| 和林格尔县| 德兴市| 嘉黎县| 高雄县| 太和县|