UltraEdit是能夠滿足你一切編輯需要的編輯器。UltraEdit是一套功能強大的文本編輯器,可以編輯文本、十六進制、ASCII碼,可以取代記事本,內建英文單字檢查、C++及VB指令突顯,可同時編輯多個文件,而且即使開啟很大的文件速度也不會慢。軟件附有HTML標簽顏色顯示、搜尋替換以及無限制的還原功能,一般大家喜歡用其來修改EXE或DLL文件。
標簽: UltraEdit
上傳時間: 2013-06-23
上傳用戶:yanming8525826
PADS2007電子書教程,一共是9本電子書詳細介紹了PADS2007軟件從制設計原理圖到PCB的的方法和各具按鈕的便用方法.還是一個PADS2007成功安裝方法的文件.
上傳時間: 2013-04-24
上傳用戶:caixiaoxu26
在中、大規模電子系統的設計中,系統地綜合運用信號完整性技術可以 帶來很多好處,如縮短研發周期、降低產品成本、降低研發成本、提高產品性能 、提高產品可靠性。 數字電路在具有邏輯電路功能的同時,也具有豐富的模擬特性,電路設 計工程師需要通過精確測定、或估算各種噪聲的幅度及其時域變化,將電路抗干 擾能力精確分配給各種噪聲,經過精心設計和權衡,控制總噪聲不超過電路的抗 干擾能力,保證產品性能的可靠實現。
上傳時間: 2013-05-18
上傳用戶:crazykook
UltraEdit 是一套功能強大的文本編輯器,可以編輯文本、十六進制、ASCII 碼,可以取代記事本,內建英文單字檢查、C++ 及 VB 指令突顯,可同時編輯多個文件,而且即使開啟很大的文件速度也不會慢。軟件附有 HTML 標簽顏色顯示、搜尋替換以及無限制的還原功能,一般大家喜歡用其來修改EXE 或 DLL 文件。
上傳時間: 2013-04-24
上傳用戶:fhzm5658
一個很好而小巧的串口調試助手,支持常用的300-115200bps波特率,能設置校驗、數據位和停止位,能以ASCII碼或十六進制接收或發送任何數據或字符(包括中文),可以任意設定自動發送周期,并能將接收數據保存成文本文件,能發送任意大小的文本文件。
標簽: 串口調試
上傳時間: 2013-04-24
上傳用戶:zxc23456789
一個很好而小巧的串口調試助手,支持常用的300-115200bps波特率,能設置校驗、數據位和停止位,能以ASCII碼或十六進制接收或發送任何數據或字符(包括中文),可以任意設定自動發送周期,并能將接收數據保存成文本文件,能發送任意大小的文本文件。
上傳時間: 2013-06-25
上傳用戶:z1191176801
UltraEdit 是一套功能強大的文本編輯器,可以編輯文本、十六進制、ASCII 碼,完全可以取代記事本(如果電腦配置足夠強大),內建英文單字檢查、C++ 及 VB 指令突顯,可同時編輯多個文件,而且即使開啟很大的文件速度也不會慢。軟件附有 HTML 標簽顏色顯示、搜尋替換以及無限制的還原功能,一般用其來修改EXE 或 DLL 文件。能夠滿足你一切編輯需要的編輯器。 ziku.rar,UltraEdit 是一套功能強大的文本編輯器,可以編輯文本、十六進制、ASCII 碼,完全可以取代記事本(如果電腦配置
標簽: UltraEdit
上傳時間: 2013-06-01
上傳用戶:誰偷了我的麥兜
將客戶原始文件轉換為GERBER文件是電路板廠的制前工程師必定的程序,但如何保證轉換后的GERBER文件與客戶的設計意圖一致?如果轉換的GERBER文件錯了,不論您怎么處理,做出來的PCB仍然是錯誤的。所以,在轉換GERBER這一步驟絕對不允許出錯,否則以后的工作就會不僅僅是白費工夫,并且是吃力不討好。 作為PCB的設計人員,是否常常被PCB制板廠投訴自己提供的資料無法正常打開?作為PCB制板廠的CAM人員是否又常常因為客戶提供的資料不統一而延誤產品的加工進度呢? 這到底是誰惹得禍?原來在PCB行業中有眾多EDA軟件,并且是互不兼容,導致PCB制板廠的CAM人員無法辨認客戶提供的資料是何種軟件設計的;為了避免類似的情況出現,故必須將各種CAD格式的文件轉換成一種統一的格式,那就是GERBER格式。 本教材收錄了PCB行業中最常用的CAD軟件(如:PowerPCB、Protel v2.5、Protel 99SE、AutoCAD2004)進行詳盡解說轉換GERBER的步驟及注意事項。隨著軟件版本不斷更新,編者于2006年應網友要求,增加PADS2005 sp2、Protel DXP、Allegro 15.2、P-CAD2004等CAD軟件轉換GERBER的步驟及注意事項。
上傳時間: 2013-04-24
上傳用戶:sowhat
隨著系統芯片(SoC)設計復雜度不斷增加,使得縮短面市時間的壓力越來越大。雖然IP核復用大大減少了SoC的設計時間,但是SoC的驗證仍然非常復雜耗時。SoC和ASIC的最大不同之處在于它的規模和復雜的系統性,除了大量硬件模塊之外,SoC還需要大量的同件和軟件,如操作系統,驅動程序以及應用程序等。面對SoC數目眾多的硬件模塊,復雜的嵌入式軟件,由于軟件仿真速度和仿真模犁的局限性,驗證往往難以達到令人滿意的要求,耗費了大最的時間,將給系統芯片的上市帶來嚴重的影響。為了減少此類情況的發生,在流樣片之前,進行基于FPGA的系統原型驗證,即在FPGA上快速地實現SoC設計中的硬件模塊,讓軟件模塊在真正的硬件環境中高速運行,從而實現SoC設計的軟硬件協同驗證。這種方法已經成為SoC設計流程前期階段常用的驗證方法。 在簡要分析幾種業內常用的驗證技術的基礎上,本文重點闡述了基于FPGA的SoC驗證流程與技術。結合Mojox數碼相機系統芯片(以下簡稱為Mojox SoC)的FPGA原型驗證平臺的設計,介紹了Mojox FPGA原型驗證平臺的硬件設計過程和Mojox SoC的FPGA原型實現,并采用基于模塊的FPGA設計實現方法,加快了原型驗證的工作進程。 本文還介紹了Mojox SoC中ARM固件和PC應用軟件等原型軟件的設計實現以及原型驗證平臺的軟硬協同驗證的過程。通過軟硬協同驗證,本文實現了PC機對整個驗證平臺的摔制,達到了良好的驗證效果,且滿足了預期的設計要求。
上傳時間: 2013-07-02
上傳用戶:dsgkjgkjg
未來戰爭將以信息化戰場為支撐,以信息化武器裝備為主導,以信息化作戰為主要方式,信息安全是實施信息防御、奪取制信息權、獲取信息優勢的關鍵要素,其建設與發展面臨新的挑戰和日益廣泛的應用需求。 信息安全裝備是適應新時期軍事通信建設的需求、保證軍事信息安全、軍隊指揮系統順暢的重要方面,深度包過濾技術是我軍信息安全領域的重要技術之一。進行深度包過濾技術的研究與實現具有非常重要的意義。 本文所做的工作主要有以下幾個方面: 1、提出了一種效率更高的字符串搜索算法OBM; 2、設計了過濾策略; 3、設計了各過濾規則/特征碼的數據結構及整體數據結構; 4、在FPGA中設計實現了QBM算法; 5、基于FPGA+FLASH結構,設計了深度包過濾器整體方案,設計實現了一款既有訪問控制能力又有內容過濾特點,高效、可配置、能反饋的內容過濾器; 6、對所完成的設計進行了仿真,并給出了性能評估。
上傳時間: 2013-05-29
上傳用戶:夜月十二橋