亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

并行口擴(kuò)展

  • VC串口通信源程序.zip

    VC串口通信源程序 V1.0.zip VC串口通信源程序 V1.0.zip VC串口通信源程序 V1.0.zip

    標簽: zip 串口通信 源程序

    上傳時間: 2013-06-25

    上傳用戶:klin3139

  • AT89C51的串口和電腦的串口進行通信.rar

    這是一個AT89C51單片機實驗開發板向PC機的串口單向發送數據AF的演示程序

    標簽: 89C C51 串口

    上傳時間: 2013-04-24

    上傳用戶:hsj3927

  • 自制串口下載器,欺騙ICCAVR,取代STK500.rar

    自制串口下載器,欺騙ICCAVR,取代STK500

    標簽: ICCAVR 500 STK

    上傳時間: 2013-04-24

    上傳用戶:lw852826

  • 并口ISP下載線軟件及說明.rar

    并口ISP下載線軟件及說明 初學者很好的練手用的.

    標簽: ISP 并口 下載線

    上傳時間: 2013-04-24

    上傳用戶:chfanjiang

  • 串口通信程序.rar

    串口通信串口通信串口通信串口通信串口通信串口通信串口通信串口通信串口通信串口通信

    標簽: 串口通信 程序

    上傳時間: 2013-05-20

    上傳用戶:netwolf

  • 51串口計算器.rar

    51串口計算器,可以幫助大家很快計算串口相關數據如波特率

    標簽: 串口 計算器

    上傳時間: 2013-04-24

    上傳用戶:zzy7826

  • 串口溫度數據采集并實時顯示.rar

    串口控件使用說明 本程序使用VC6.0的通用串口控件MSCOMM32.OCX來對發送到串口的數據進行采集處理。主要使用方法 串口設置:m_Comm.SetSettings(“波特率,校驗方式,數據位數,停止位數”) 取串口數據:m_Comm.GetInput() 你只首先要確定一個mscomm32.ocx控件在system目錄下并且該控件已經被windows注冊,本程序才能正常運行。

    標簽: 串口 溫度數據采集

    上傳時間: 2013-04-24

    上傳用戶:aappkkee

  • FPGA串口協議程序.rar

    FPGA串口協議程序(VHDL語言實現),利用串口調試助手

    標簽: FPGA 串口協議 程序

    上傳時間: 2013-07-10

    上傳用戶:zhyiroy

  • 玩轉51單片機的串口通訊.rar

    玩轉51單片機的串口通訊.pdf玩轉51單片機的串口通訊.pdf

    標簽: 51單片機 串口通訊

    上傳時間: 2013-05-18

    上傳用戶:jjq719719

  • 基于FPGA的ADC并行測試方法研究.rar

    高性能ADC產品的出現,給混合信號測試領域帶來前所未有的挑戰。并行ADC測試方案實現了多個ADC測試過程的并行化和實時化,減少了單個ADC的平均測試時間,從而降低ADC測試成本。 本文實現了基于FPGA的ADC并行測試方法。在閱讀相關文獻的基礎上,總結了常用ADC參數測試方法和測試流程。使用FPGA實現時域參數評估算法和頻域參數評估算法,并對2個ADC在不同樣本數條件下進行并行測試。 通過在FPGA內部實現ADC測試時域算法和頻域算法相結合的方法來搭建測試系統,完成音頻編解碼器WM8731L的控制模式接口、音頻數據接口、ADC測試時域算法和頻域算法的FPGA實現。整個測試系統使用Angilent 33220A任意信號發生器提供模擬激勵信號,共用一個FPGA內部實現的采樣時鐘控制模塊。并行測試系統將WM8731.L片內的兩個獨立ADC的串行輸出數據分流成左右兩通道,并對其進行串并轉換。然后對左右兩個通道分別配置一個FFT算法模塊和時域算法模塊,并行地實現了ADC參數的評估算法。 在樣本數分別為128和4096的實驗條件下,對WM8731L片內2個被測.ADC并行地進行參數評估,被測參數包括增益GAIN、偏移量OFFSET、信噪比SNR、信號與噪聲諧波失真比SINAD、總諧波失真THD等5個常用參數。實驗結果表明,通過在FPGA內配置2個獨立的參數計算模塊,可并行地實現對2個相同ADC的參數評估,減小單個ADC的平均測試時間。 FPGA片內實時評估算法的實現節省了測試樣本傳輸至自動測試機PC端的時間。而且只需將HDL代碼多次復制,就可實現多個被測ADC在同一時刻并行地被評估,配置靈活。基于FPGA的ADC并行測試方法易于實現,具有可行性,但由于噪聲的影響,測試精度有待進一步提高。該方法可用于自動測試機的混合信號選項卡或測試子系統。 關鍵詞:ADC測試;并行;參數評估;FPGA;FFT

    標簽: FPGA ADC 并行測試

    上傳時間: 2013-07-11

    上傳用戶:tdyoung

主站蜘蛛池模板: 房山区| 陕西省| 当雄县| 广饶县| 阿巴嘎旗| 东方市| 苗栗市| 华阴市| 朝阳市| 邢台市| 梁平县| 池州市| 宁安市| 明光市| 元朗区| 肇东市| 永兴县| 高要市| 石首市| 龙游县| 庆城县| 勃利县| 乌拉特中旗| 溆浦县| 抚顺县| 石林| 牟定县| 黔西县| 贞丰县| 汽车| 彩票| 阜新| 旬邑县| 洪雅县| 丹东市| 内乡县| 江陵县| 北碚区| 凉山| 宜君县| 阳朔县|