亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁(yè)| 資源下載| 資源專輯| 精品軟件
登錄| 注冊(cè)

并行技術(shù)

  • 高速電路設(shè)計(jì) 詳細(xì)基礎(chǔ)理論知識(shí)

    設(shè)計(jì)高速電路必須考慮高速訊 號(hào)所引發(fā)的電磁干擾、阻抗匹配及串音等效應(yīng),所以訊號(hào)完整性 (signal  integrity)將是考量設(shè)計(jì)電路優(yōu)劣的一項(xiàng)重要指標(biāo),電路日異複雜必須仰賴可 靠的軟體來(lái)幫忙分析這些複雜的效應(yīng),才比較可能獲得高品質(zhì)且可靠的設(shè)計(jì), 因此熟悉軟體的使用也將是重要的研究項(xiàng)目之一。另外了解高速訊號(hào)所引發(fā)之 各種效應(yīng)(反射、振鈴、干擾、地彈及串音等)及其克服方法也是研究高速電路 設(shè)計(jì)的重點(diǎn)之一。目前高速示波器的功能越來(lái)越多,使用上很複雜,必須事先 進(jìn)修學(xué)習(xí),否則無(wú)法全盤了解儀器之功能,因而無(wú)法有效發(fā)揮儀器的量測(cè)功能。 其次就是高速訊號(hào)量測(cè)與介面的一些測(cè)試規(guī)範(fàn)也必須熟悉,像眼圖分析,探針 效應(yīng),抖動(dòng)(jitter)測(cè)量規(guī)範(fàn)及高速串列介面量測(cè)規(guī)範(fàn)等實(shí)務(wù)技術(shù),必須充分 了解研究學(xué)習(xí),進(jìn)而才可設(shè)計(jì)出優(yōu)良之教學(xué)教材及教具。

    標(biāo)簽: 高速電路

    上傳時(shí)間: 2021-11-02

    上傳用戶:jiabin

  • 基于PDM 的注塑模并行設(shè)計(jì)系統(tǒng)研究

    基于PDM 的注塑模并行設(shè)計(jì)系統(tǒng)研究

    標(biāo)簽: 并行 系統(tǒng)研究

    上傳時(shí)間: 2013-08-04

    上傳用戶:eeworm

  • 壓鑄模CAE分析及并行設(shè)計(jì)技術(shù)的工程應(yīng)用

    壓鑄模CAE分析及并行設(shè)計(jì)技術(shù)的工程應(yīng)用

    標(biāo)簽: 并行 工程

    上傳時(shí)間: 2013-04-15

    上傳用戶:eeworm

  • 網(wǎng)絡(luò)奇技贏巧大搜捕

    網(wǎng)絡(luò)奇技贏巧大搜捕

    標(biāo)簽: 網(wǎng)絡(luò)

    上傳時(shí)間: 2013-04-15

    上傳用戶:eeworm

  • 網(wǎng)絡(luò)奇技贏巧大搜捕.pdf

    專輯類-網(wǎng)絡(luò)及電腦相關(guān)專輯-114冊(cè)-4.31G 網(wǎng)絡(luò)奇技贏巧大搜捕.pdf

    標(biāo)簽: 網(wǎng)絡(luò)

    上傳時(shí)間: 2013-07-25

    上傳用戶:小寶愛考拉

  • 基于FPGA的ADC并行測(cè)試方法研究.rar

    高性能ADC產(chǎn)品的出現(xiàn),給混合信號(hào)測(cè)試領(lǐng)域帶來(lái)前所未有的挑戰(zhàn)。并行ADC測(cè)試方案實(shí)現(xiàn)了多個(gè)ADC測(cè)試過程的并行化和實(shí)時(shí)化,減少了單個(gè)ADC的平均測(cè)試時(shí)間,從而降低ADC測(cè)試成本。 本文實(shí)現(xiàn)了基于FPGA的ADC并行測(cè)試方法。在閱讀相關(guān)文獻(xiàn)的基礎(chǔ)上,總結(jié)了常用ADC參數(shù)測(cè)試方法和測(cè)試流程。使用FPGA實(shí)現(xiàn)時(shí)域參數(shù)評(píng)估算法和頻域參數(shù)評(píng)估算法,并對(duì)2個(gè)ADC在不同樣本數(shù)條件下進(jìn)行并行測(cè)試。 通過在FPGA內(nèi)部實(shí)現(xiàn)ADC測(cè)試時(shí)域算法和頻域算法相結(jié)合的方法來(lái)搭建測(cè)試系統(tǒng),完成音頻編解碼器WM8731L的控制模式接口、音頻數(shù)據(jù)接口、ADC測(cè)試時(shí)域算法和頻域算法的FPGA實(shí)現(xiàn)。整個(gè)測(cè)試系統(tǒng)使用Angilent 33220A任意信號(hào)發(fā)生器提供模擬激勵(lì)信號(hào),共用一個(gè)FPGA內(nèi)部實(shí)現(xiàn)的采樣時(shí)鐘控制模塊。并行測(cè)試系統(tǒng)將WM8731.L片內(nèi)的兩個(gè)獨(dú)立ADC的串行輸出數(shù)據(jù)分流成左右兩通道,并對(duì)其進(jìn)行串并轉(zhuǎn)換。然后對(duì)左右兩個(gè)通道分別配置一個(gè)FFT算法模塊和時(shí)域算法模塊,并行地實(shí)現(xiàn)了ADC參數(shù)的評(píng)估算法。 在樣本數(shù)分別為128和4096的實(shí)驗(yàn)條件下,對(duì)WM8731L片內(nèi)2個(gè)被測(cè).ADC并行地進(jìn)行參數(shù)評(píng)估,被測(cè)參數(shù)包括增益GAIN、偏移量OFFSET、信噪比SNR、信號(hào)與噪聲諧波失真比SINAD、總諧波失真THD等5個(gè)常用參數(shù)。實(shí)驗(yàn)結(jié)果表明,通過在FPGA內(nèi)配置2個(gè)獨(dú)立的參數(shù)計(jì)算模塊,可并行地實(shí)現(xiàn)對(duì)2個(gè)相同ADC的參數(shù)評(píng)估,減小單個(gè)ADC的平均測(cè)試時(shí)間。 FPGA片內(nèi)實(shí)時(shí)評(píng)估算法的實(shí)現(xiàn)節(jié)省了測(cè)試樣本傳輸至自動(dòng)測(cè)試機(jī)PC端的時(shí)間。而且只需將HDL代碼多次復(fù)制,就可實(shí)現(xiàn)多個(gè)被測(cè)ADC在同一時(shí)刻并行地被評(píng)估,配置靈活。基于FPGA的ADC并行測(cè)試方法易于實(shí)現(xiàn),具有可行性,但由于噪聲的影響,測(cè)試精度有待進(jìn)一步提高。該方法可用于自動(dòng)測(cè)試機(jī)的混合信號(hào)選項(xiàng)卡或測(cè)試子系統(tǒng)。 關(guān)鍵詞:ADC測(cè)試;并行;參數(shù)評(píng)估;FPGA;FFT

    標(biāo)簽: FPGA ADC 并行測(cè)試

    上傳時(shí)間: 2013-07-11

    上傳用戶:tdyoung

  • 基于FPGA的RS255,223編解碼器的高速并行實(shí)現(xiàn).rar

    隨著信息時(shí)代的到來(lái),用戶對(duì)數(shù)據(jù)保護(hù)和傳輸可靠性的要求也在不斷提高。由于信道衰落,信號(hào)經(jīng)信道傳輸后,到達(dá)接收端不可避免地會(huì)受到干擾而出現(xiàn)信號(hào)失真。因此需要采用差錯(cuò)控制技術(shù)來(lái)檢測(cè)和糾正由信道失真引起的信息傳輸錯(cuò)誤。RS(Reed—Solomon)碼是差錯(cuò)控制領(lǐng)域中一類重要的線性分組碼,由于它編解碼結(jié)構(gòu)相對(duì)固定,性能強(qiáng),不但可以糾正隨機(jī)差錯(cuò),而且對(duì)突發(fā)錯(cuò)誤的糾錯(cuò)能力也很強(qiáng),被廣泛應(yīng)用在數(shù)字通信、數(shù)據(jù)存儲(chǔ)系統(tǒng)中,以滿足對(duì)數(shù)據(jù)傳輸通道可靠性的要求。因此設(shè)計(jì)一款高性能的RS編解碼器不但具有很大的應(yīng)用意義,而且具有相當(dāng)大的經(jīng)濟(jì)價(jià)值。 本文首先介紹了線形分組碼及其子碼循環(huán)碼、BCH碼的基礎(chǔ)理論知識(shí),重點(diǎn)介紹了BCH碼的重要分支RS碼的常用編解碼算法。由于其算法在有限域上進(jìn)行,接著介紹了有限域的有關(guān)理論。基于RS碼傳統(tǒng)的單倍結(jié)構(gòu),本文提出了一種八倍并行編碼及九倍并行解碼方案,并用Verilog HDL語(yǔ)言實(shí)現(xiàn)。其中編碼器基于傳統(tǒng)的線性反饋移位寄存器除法電路并進(jìn)行八倍并行擴(kuò)展,譯碼器關(guān)鍵方程求解模塊基于修正的歐幾里德算法設(shè)計(jì)了一種便于硬件實(shí)現(xiàn)的脈動(dòng)關(guān)鍵方程求解結(jié)構(gòu),其他模塊均采用九倍并行實(shí)現(xiàn)。由于進(jìn)行了超前運(yùn)算、流水線及并行處理,使編解碼的數(shù)據(jù)吞吐量大為提高,同時(shí)延時(shí)更小。 本論文設(shè)計(jì)了C++仿真平臺(tái),并與HDL代碼結(jié)果進(jìn)行了對(duì)比驗(yàn)證。Verilog HDL代碼經(jīng)過modelsim仿真驗(yàn)證,并在ALTERA STRATIX3 EP3SL15OF1152C2 FPGA上進(jìn)行綜合驗(yàn)證以及靜態(tài)時(shí)序分析,綜合軟件為QUATURSⅡ V8.0。驗(yàn)證及測(cè)試表明,本設(shè)計(jì)在滿足編解碼基本功能的基礎(chǔ)上,能夠?qū)崿F(xiàn)數(shù)據(jù)的高吞吐量和低延時(shí)傳輸,達(dá)到性能指標(biāo)要求。本論文在基于FPGA的RS(255,223)編解碼器的高速并行實(shí)現(xiàn)方面的研究成果,具有通用性、可移植性,有一定的理論及經(jīng)濟(jì)價(jià)值。

    標(biāo)簽: FPGA 255 223

    上傳時(shí)間: 2013-04-24

    上傳用戶:思琦琦

  • 基于FFT的GPS信號(hào)并行捕獲的研究及其FPGA實(shí)現(xiàn).rar

    本課題深入分析了GPS軟件接收機(jī)基于FFT并行捕獲算法并詳細(xì)闡述了其FPGA的實(shí)現(xiàn)。相比于其它的捕獲方案,該方案更好地滿足了信號(hào)處理實(shí)時(shí)性的要求。 論文的主體部分首先簡(jiǎn)單分析了擴(kuò)頻通信系統(tǒng)的基本原理,介紹了GPS系統(tǒng)的組成,詳細(xì)闡述了GPS信號(hào)的特點(diǎn),并根據(jù)GPS信號(hào)的組成特點(diǎn)介紹了接收機(jī)的體系結(jié)構(gòu)。其次,通過對(duì)GPS接收機(jī)信號(hào)捕獲方案的深入研究,確定了捕獲速度快且實(shí)現(xiàn)復(fù)雜度不是很高的基于FFT的并行捕獲方案,并對(duì)該方案提出了幾點(diǎn)改進(jìn)的措施,根據(jù)前面的分析,提出了系統(tǒng)的實(shí)現(xiàn)方案,利用MATLAB對(duì)該系統(tǒng)進(jìn)行仿真,仿真的結(jié)果充分的驗(yàn)證了方案的可行性。接著,對(duì)于捕獲環(huán)節(jié)中的核心部分—FFT處理器,設(shè)計(jì)中沒有采用ALTERA提供的IP核,獨(dú)立設(shè)計(jì)實(shí)現(xiàn)了基于FPGA的FFT處理器,并通過對(duì)一組數(shù)據(jù)在MATLAB中運(yùn)算得到結(jié)果和FPGA輸出結(jié)果相對(duì)比,可以驗(yàn)證該FFT處理器的正確性。再次重點(diǎn)分析了GPS接收機(jī)并行捕獲部分的FPGA具體實(shí)現(xiàn),通過捕獲的FPGA時(shí)序仿真波形,證明了該系統(tǒng)已經(jīng)能成功地捕獲到GPS信號(hào)。最后,對(duì)全文整個(gè)研究工作進(jìn)行總結(jié),并指出以后繼續(xù)研究的方向。 本課題雖然是對(duì)于GPS接收機(jī)的研究,但其原理與GALILEO、北斗等導(dǎo)航系統(tǒng)的接收機(jī)相近,因此該課題的研究對(duì)我國(guó)衛(wèi)星導(dǎo)航事業(yè)的發(fā)展起到了積極的推動(dòng)作用。

    標(biāo)簽: FPGA FFT GPS

    上傳時(shí)間: 2013-08-06

    上傳用戶:青春123

  • 基于FPGA的甚短距離高速并行光傳輸系統(tǒng)研究

    甚短距離傳輸(VSR)是一種用于短距離(約300 m~600m)內(nèi)進(jìn)行數(shù)據(jù)傳輸?shù)墓鈧鬏敿夹g(shù).它主要應(yīng)用于網(wǎng)絡(luò)中的交換機(jī)、核心路由器(CR)、光交叉連接設(shè)備(OXC)、分插復(fù)用器(ADM)和波分復(fù)用(WDM)終端等不同層次設(shè)備之間的互連,具有構(gòu)建方便、性能穩(wěn)定和成本低等優(yōu)點(diǎn),是光通信技術(shù)發(fā)展的一個(gè)全新領(lǐng)域,逐漸成為國(guó)際通用的標(biāo)準(zhǔn)技術(shù),成為全光網(wǎng)的一個(gè)重要組成部分. 本文深入研究了VSR并行光傳輸系統(tǒng),完成了VSR技術(shù)的核心部分--轉(zhuǎn)換器子系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn),使用現(xiàn)場(chǎng)可編程陣列FPGA(Field Programmable GateArray)來(lái)完成轉(zhuǎn)換器電路的設(shè)計(jì)和功能實(shí)現(xiàn).深入研究現(xiàn)有VSR4-1.0和VSR4-3.0兩種并行傳輸標(biāo)準(zhǔn),在其技術(shù)原理的基礎(chǔ)上,提出新的VSR并行方案,提高了多模光纖帶的信道利用率,充分利用系統(tǒng)總吞吐量大的優(yōu)勢(shì),為將來(lái)向更高速率升級(jí)提供了依據(jù).根據(jù)萬(wàn)兆以太網(wǎng)的技術(shù)特點(diǎn)和傳輸要求,提出并設(shè)計(jì)了用VSR技術(shù)實(shí)現(xiàn)局域和廣域萬(wàn)兆以太網(wǎng)在較短距離上的高速互連的系統(tǒng)方案,成功地將VSR技術(shù)移植到萬(wàn)兆以太網(wǎng)上,實(shí)現(xiàn)低成本、構(gòu)建方便和性能穩(wěn)定的高速短距離傳輸. 本文所有的設(shè)計(jì)均在Altera Stratix GX系列FPGA的EP1SGX25F1020C7上實(shí)現(xiàn),采用Altera的Quartus Ⅱ開發(fā)工具和 Verilog HDL硬件描述語(yǔ)言完成了VSR4-1.0轉(zhuǎn)換器集成電路和萬(wàn)兆以太網(wǎng)的SERDES的設(shè)計(jì)和仿真,并給出了各模塊的電路結(jié)構(gòu)和仿真結(jié)果.仿真的結(jié)果表明,所有的設(shè)計(jì)均能正確的實(shí)現(xiàn)各自的功能,完全能夠滿足10Gb/s高速并行傳輸系統(tǒng)的要求.

    標(biāo)簽: FPGA 短距離 光傳輸 高速并行

    上傳時(shí)間: 2013-07-14

    上傳用戶:han0097

  • 全并行Viterbi譯碼器的FPGA實(shí)現(xiàn)

      本文對(duì)于全并行Viterbi譯碼器的設(shè)計(jì)及其FPGA實(shí)現(xiàn)方案進(jìn)行了研究,并最終將用FPGA實(shí)現(xiàn)的譯碼器嵌入到某數(shù)字通信系統(tǒng)之中。  首先介紹了卷積碼及Viterbi譯碼算法的基本原理,并對(duì)卷積碼的糾錯(cuò)性能進(jìn)行了理論分析。接著介紹了Viterbi譯碼器各個(gè)模塊實(shí)現(xiàn)的一些經(jīng)典算法,對(duì)這些算法的硬件結(jié)構(gòu)設(shè)計(jì)進(jìn)行優(yōu)化并利用FPGA實(shí)現(xiàn),而后在QuartusⅡ平臺(tái)上對(duì)各模塊的實(shí)現(xiàn)進(jìn)行仿真以及在Matlab平臺(tái)上對(duì)結(jié)果進(jìn)行驗(yàn)證。最后給出Viterbi譯碼模塊應(yīng)用在實(shí)際系統(tǒng)上的誤碼率測(cè)試性能結(jié)果。  測(cè)試結(jié)果表明,系統(tǒng)的誤碼率達(dá)到了工程標(biāo)準(zhǔn)的要求,從而驗(yàn)證了譯碼器設(shè)計(jì)的可靠性,同時(shí)所設(shè)計(jì)的基于FPGA實(shí)現(xiàn)的全并行Viterbi譯碼器適用于高速數(shù)據(jù)傳輸?shù)膽?yīng)用場(chǎng)合。

    標(biāo)簽: Viterbi FPGA 并行 譯碼器

    上傳時(shí)間: 2013-07-30

    上傳用戶:13913148949

亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
欧美在线观看www| 久久久99国产精品免费| 欧美a级在线| 亚洲性线免费观看视频成熟| 影音先锋在线一区| 欧美手机在线| 欧美精品七区| 欧美成人中文| 久久久无码精品亚洲日韩按摩| 亚洲一区制服诱惑| 日韩一级免费观看| 亚洲国产精品成人久久综合一区| 国产欧美一区二区三区另类精品 | 一区二区高清视频| 亚洲精品系列| 亚洲精品中文字| 91久久精品日日躁夜夜躁国产| 1204国产成人精品视频| 激情久久久久久| 极品裸体白嫩激情啪啪国产精品 | 亚洲电影一级黄| 激情五月综合色婷婷一区二区| 国产一区二区无遮挡| 国产一区二区三区黄视频| 国际精品欧美精品| 一区二区三区在线观看视频| 韩日成人av| 最新亚洲电影| 亚洲视频日本| 久久精品视频在线观看| 亚洲黄色成人| 一本一本久久a久久精品牛牛影视| 亚洲色图综合久久| 香蕉成人伊视频在线观看| 久久久久91| 欧美aa国产视频| 欧美色中文字幕| 国内精品伊人久久久久av一坑| 1024国产精品| 一区二区国产在线观看| 欧美尤物一区| 欧美成人精品高清在线播放| 欧美日韩99| 国产欧美一区二区三区在线老狼| 韩日精品在线| 亚洲久久一区| 性做久久久久久免费观看欧美| 久久亚洲综合网| 国产精品黄视频| 激情亚洲成人| 99国产精品久久久| 欧美专区在线| 欧美日韩综合| 在线看无码的免费网站| 亚洲专区在线| 欧美精品一区二区三区一线天视频| 国产精品成av人在线视午夜片| 国内外成人在线| 中文精品99久久国产香蕉| 久久久久久穴| 国产区日韩欧美| 一个色综合av| 欧美成人免费va影院高清| 国产精品自在线| 99ri日韩精品视频| 久久一综合视频| 国产欧美一区二区精品性| 亚洲人成亚洲人成在线观看图片 | 欧美综合国产精品久久丁香| 欧美国产第二页| 狠狠色狠狠色综合人人| 亚洲一区二区视频在线| 欧美日韩精品免费在线观看视频| 在线精品国产欧美| 黄色成人在线网址| 国产精品99免视看9| 伊人天天综合| 欧美一级成年大片在线观看| 欧美日韩亚洲一区在线观看| 国内成人精品视频| 亚洲一区视频在线| 欧美日韩成人一区| 91久久国产精品91久久性色| 久久久久久久久久久久久久一区| 国产精品卡一卡二卡三| aa级大片欧美三级| 欧美激情一区二区三区在线| 亚洲国产国产亚洲一二三| 久久九九热免费视频| 国产伦精品一区二区三区视频黑人 | 欧美极品在线播放| 黄网站免费久久| 欧美在线免费| 欧美日韩视频在线| 亚洲免费黄色| 欧美日韩18| 亚洲靠逼com| 欧美日韩国产区| 一本色道久久加勒比88综合| 欧美精品一卡| 在线视频亚洲| 欧美视频在线观看 亚洲欧| 一区二区不卡在线视频 午夜欧美不卡' | 亚洲一区久久久| 欧美国产日本| 欧美一进一出视频| 亚洲精品网站在线播放gif| 经典三级久久| 久久色在线观看| 亚洲国产成人av| 免费观看成人网| 最近看过的日韩成人| 欧美成人乱码一区二区三区| 亚洲六月丁香色婷婷综合久久| 欧美另类69精品久久久久9999| 一本色道久久| 国产免费观看久久黄| 久久成人精品无人区| 国内精品久久久| 久久久久久久精| 激情亚洲网站| 欧美日韩18| 亚洲欧美成人网| 国产一区二区三区四区三区四| 久久久久一区| 99re在线精品| 国产日韩欧美在线播放不卡| 麻豆久久婷婷| 亚洲午夜国产成人av电影男同| 国产日产亚洲精品系列| 美日韩精品视频免费看| 日韩视频一区二区三区在线播放| 国产精品美女久久久久av超清 | 国产美女一区| 嫩模写真一区二区三区三州| 日韩视频一区二区三区| 国产精品永久入口久久久| 玖玖在线精品| 一区二区三区日韩欧美| 国产日韩一区在线| 美女视频一区免费观看| 亚洲一区激情| 久久久精品午夜少妇| 国产日韩1区| 老鸭窝91久久精品色噜噜导演| 一本色道久久综合狠狠躁篇的优点 | 欧美日本网站| 亚洲欧美日韩国产一区二区三区| 国产日韩精品一区二区三区在线| 久久精品三级| 一区二区国产精品| 国产精品一国产精品k频道56| 久久久91精品国产一区二区精品| 亚洲第一黄网| 欧美精品18+| 久久免费精品视频| 亚洲激情综合| 国产精自产拍久久久久久蜜| 免费不卡在线视频| 亚洲精品欧美一区二区三区| 国产亚洲免费的视频看| 欧美日本国产| 久久久久久电影| 亚洲天堂av高清| 亚洲人精品午夜在线观看| 国产精品免费视频观看| 久久综合给合久久狠狠色| 艳妇臀荡乳欲伦亚洲一区| 国语自产在线不卡| 国产综合自拍| 欧美日韩一二区| 裸体歌舞表演一区二区| 性视频1819p久久| 一道本一区二区| 亚洲高清不卡在线观看| 欧美日韩中国免费专区在线看| 久久欧美中文字幕| 亚洲一区二区三区影院| 亚洲国产精品一区二区www在线| 国产欧美日韩亚洲一区二区三区| 欧美日韩成人一区二区| 男女av一区三区二区色多| 亚洲国产裸拍裸体视频在线观看乱了中文| 欧美午夜精品久久久久免费视| 美女国产一区| 久久久久久免费| 午夜在线视频观看日韩17c| 亚洲免费观看高清完整版在线观看熊| 精品动漫一区| 国产一区二区视频在线观看| 国产精品女主播一区二区三区| 欧美a一区二区| 欧美日产国产成人免费图片| 亚洲欧美精品在线观看| 亚洲在线免费观看| 亚洲一区三区电影在线观看| 亚洲国产高清视频| 国产精品久久毛片a| 欧美涩涩网站| 欧美视频免费看|