專輯類-開關電源相關專輯-119冊-749M 一種反激同步整流DC-TO-DC變換器設計.pdf
上傳時間: 2013-04-24
上傳用戶:cursor
專輯類-開關電源相關專輯-119冊-749M 開關電源反激講解-28頁-2.9M.PDF
上傳時間: 2013-05-19
上傳用戶:1043041441
專輯類-實用電子技術專輯-385冊-3.609G 電感L電容C回路及應用-191頁-6.2M.pdf
上傳時間: 2013-05-28
上傳用戶:hakim
專輯類-實用電子技術專輯-385冊-3.609G 兩種雙管反激型DC-DC變換器的研究和比較.pdf
上傳時間: 2013-05-28
上傳用戶:Yukiseop
該文主要研究開發了適用于電力有源濾波器、開關磁阻電機調速系統等現代電力電子裝置的開關穩壓電源.該電源采用雙端反激式功率變換電路,降低了功率MOSFET截止期間的所承受電壓應力,減小了管子的耐壓要求.該文首先詳細分析了多輸出電流型雙端反激式開關電源的基本工作原理,并在此基礎上建立了一套系統的、準確的穩態數學模型及動態小信號模型.根據所建立的數學模型,結合自動控制原理,對閉環控制系統進行了穩定性分析研究,提出了穩定運行條件,給出了閉環系統的參數設計.然后根據已建立的數學模型,利用MATLAB軟件仿真分析了系統的穩定性,同時建立了PSPICE實時仿真電路模型,進行了深入細致的計算機仿真研究,驗證了理論設計的正確性、合理性.最后設計了一套38W、六路輸出的原理樣機,給出了相關的實驗波形和實驗結果分析.
上傳時間: 2013-06-25
上傳用戶:大三三
隨著數字集成電路技術的不斷發展,數字集成電路的供電電源-電壓調節模塊(VRM)也有了新的發展趨勢:輸出功率越來越大、輸出電壓越來越低、輸出電流越來越大。因此,對低輸出電壓、大輸出電流的VRM及其相關技術的研究在最近幾年受到廣泛的關注。 本文以36V-72V輸入、1V/30A輸出的VRM為研究對象,對VRM電路拓撲進行分類和比較,篩選出正反激拓撲為主電路,并詳細研究了針對正反激拓撲的新型同步整流驅動方案。首先,分析了在軟開關環境下,有源筘位正反激電路的詳細工作過程;其次,介紹了同步整流技術的概念,對同步整流驅動方案進行了分類,篩選出適用于正反激拓撲的新型同步整流驅動方案,并詳細分析了該驅動電路的工作原理;再次,介紹了有源箝位正反激電路主要元件的設計方法,介紹了新型同步整流驅動電路的設計要點,并給出設計實例;最后,對電路仿真,并制作了一臺36V-72V輸入、1V/30A輸出的實驗樣機,驗證了研究結果和設計方案。
上傳時間: 2013-06-16
上傳用戶:songnanhua
應用于煤礦、石化等易燃易爆環境的電子設備必須滿足防爆的要求,本質安全型是最佳的防爆形式。本質安全型開關電源具有重量輕、體積小、制造工藝簡單、成本低、安全性能高等優點,因而具有廣闊的發展前景。單端反激變換器是開關變換器的一種基本的拓撲結構,在實際中應用比較廣泛,因此對單端反激變換器進行本質安全特性分析是本質安全開關電源設計的重要基礎。本質安全型開關變換器的設計,主要是對變換器中的儲能元件進行設計,即變換器中的電感和輸出濾波電容進行設計。 本文對變換器的靜態特性進行了深入分析,指出反激變換器存在三種工作模式:CISM-CCM、IISM-CCM和DCM:得出了變換器工作在整個動態范圍內的最大輸出紋波電壓、最大電感電流和最大輸出短路釋放能量。對單端反激變換器的本質安全特性進行了分析,得出輸出本質安全型單端反激變換器的非爆炸判斷方法,并通過安全火花試驗裝置對變換器進行爆炸性試驗,驗證了輸出本安判據的正確性。得出輸出本質安全型單端反激變換器的設計方法,以同時滿足輸出紋波電壓和輸出本安要求作為約束條件,得到了本質安全型單端反激變換器電感、電容參數的設計范圍。給出了具體實例,并進行仿真和試驗研究,仿真和實驗結果驗證了理論分析的正確性和設計方法的可行性。
上傳時間: 2013-06-25
上傳用戶:水中浮云
隨著信息時代的到來,用戶對數據保護和傳輸可靠性的要求也在不斷提高。由于信道衰落,信號經信道傳輸后,到達接收端不可避免地會受到干擾而出現信號失真。因此需要采用差錯控制技術來檢測和糾正由信道失真引起的信息傳輸錯誤。RS(Reed—Solomon)碼是差錯控制領域中一類重要的線性分組碼,由于它編解碼結構相對固定,性能強,不但可以糾正隨機差錯,而且對突發錯誤的糾錯能力也很強,被廣泛應用在數字通信、數據存儲系統中,以滿足對數據傳輸通道可靠性的要求。因此設計一款高性能的RS編解碼器不但具有很大的應用意義,而且具有相當大的經濟價值。 本文首先介紹了線形分組碼及其子碼循環碼、BCH碼的基礎理論知識,重點介紹了BCH碼的重要分支RS碼的常用編解碼算法。由于其算法在有限域上進行,接著介紹了有限域的有關理論。基于RS碼傳統的單倍結構,本文提出了一種八倍并行編碼及九倍并行解碼方案,并用Verilog HDL語言實現。其中編碼器基于傳統的線性反饋移位寄存器除法電路并進行八倍并行擴展,譯碼器關鍵方程求解模塊基于修正的歐幾里德算法設計了一種便于硬件實現的脈動關鍵方程求解結構,其他模塊均采用九倍并行實現。由于進行了超前運算、流水線及并行處理,使編解碼的數據吞吐量大為提高,同時延時更小。 本論文設計了C++仿真平臺,并與HDL代碼結果進行了對比驗證。Verilog HDL代碼經過modelsim仿真驗證,并在ALTERA STRATIX3 EP3SL15OF1152C2 FPGA上進行綜合驗證以及靜態時序分析,綜合軟件為QUATURSⅡ V8.0。驗證及測試表明,本設計在滿足編解碼基本功能的基礎上,能夠實現數據的高吞吐量和低延時傳輸,達到性能指標要求。本論文在基于FPGA的RS(255,223)編解碼器的高速并行實現方面的研究成果,具有通用性、可移植性,有一定的理論及經濟價值。
上傳時間: 2013-04-24
上傳用戶:思琦琦
本課題深入分析了GPS軟件接收機基于FFT并行捕獲算法并詳細闡述了其FPGA的實現。相比于其它的捕獲方案,該方案更好地滿足了信號處理實時性的要求。 論文的主體部分首先簡單分析了擴頻通信系統的基本原理,介紹了GPS系統的組成,詳細闡述了GPS信號的特點,并根據GPS信號的組成特點介紹了接收機的體系結構。其次,通過對GPS接收機信號捕獲方案的深入研究,確定了捕獲速度快且實現復雜度不是很高的基于FFT的并行捕獲方案,并對該方案提出了幾點改進的措施,根據前面的分析,提出了系統的實現方案,利用MATLAB對該系統進行仿真,仿真的結果充分的驗證了方案的可行性。接著,對于捕獲環節中的核心部分—FFT處理器,設計中沒有采用ALTERA提供的IP核,獨立設計實現了基于FPGA的FFT處理器,并通過對一組數據在MATLAB中運算得到結果和FPGA輸出結果相對比,可以驗證該FFT處理器的正確性。再次重點分析了GPS接收機并行捕獲部分的FPGA具體實現,通過捕獲的FPGA時序仿真波形,證明了該系統已經能成功地捕獲到GPS信號。最后,對全文整個研究工作進行總結,并指出以后繼續研究的方向。 本課題雖然是對于GPS接收機的研究,但其原理與GALILEO、北斗等導航系統的接收機相近,因此該課題的研究對我國衛星導航事業的發展起到了積極的推動作用。
上傳時間: 2013-08-06
上傳用戶:青春123
反激式變壓器的計算,幫助新手順利設計反激式開關電源的變壓器,希望對大家有用
上傳時間: 2013-05-31
上傳用戶:17826829386