本文結(jié)合工程需要詳細(xì)論述了一種數(shù)字相位計(jì)的實(shí)現(xiàn)方法,該方法是基于FPGA(現(xiàn)場可編程門陣列)芯片運(yùn)用FFT(快速傅立葉變換)算法完成的。首先,從相位測量的原理出發(fā),分析了傳統(tǒng)相位計(jì)的缺點(diǎn),給出了一種高可靠性的相位檢測實(shí)用算法,其算法核心是對(duì)采集信號(hào)進(jìn)行FFT變換,通過頻譜分析,實(shí)現(xiàn)對(duì)參考信號(hào)和測量信號(hào)初相位的檢測,并同時(shí)闡述了FPGA在實(shí)現(xiàn)數(shù)字相位計(jì)核心FFT算法中的優(yōu)勢。在優(yōu)化的硬件結(jié)構(gòu)中,利用多個(gè)乘法器并行運(yùn)算的方式加快了蝶形運(yùn)算單元的運(yùn)算速度;內(nèi)置雙端口RAM、旋轉(zhuǎn)因子ROM使數(shù)據(jù)存儲(chǔ)的速度得到提高;采用了流水線的工作方式使數(shù)據(jù)的存儲(chǔ)、運(yùn)算在時(shí)間上達(dá)到匹配。整個(gè)設(shè)計(jì)采用VHDL(超高速硬件描述語言)語言作為系統(tǒng)內(nèi)部硬件結(jié)構(gòu)的描述手段,在Altera的QuartusⅡ軟件支持下完成。仿真結(jié)果表明,基于FPGA實(shí)現(xiàn)的FFT算法無論在速度和精度上都滿足了相位測量的需要,其運(yùn)算64點(diǎn)數(shù)據(jù)僅需27.5us,最大誤差在1%之內(nèi)。
標(biāo)簽: FPGA 數(shù)字 相位計(jì)
上傳時(shí)間: 2013-06-04
上傳用戶:lgnf
本論文依據(jù)IEEE802.16a物理層對(duì)RS-CC碼的參數(shù)要求,研究了RS-CC碼的高速編、譯碼的VLSI硬件算法,同時(shí)對(duì)FPGA開發(fā)技術(shù)進(jìn)行了研究,以VerilogHDL為描述語言,在Xilinx公司的FPGA上實(shí)現(xiàn)了高速的RS-CC編、譯碼器。RS譯碼器中,錯(cuò)誤位置多項(xiàng)式和錯(cuò)誤值多項(xiàng)式的求解采用無求逆單元,并具有規(guī)則數(shù)據(jù)流、易于VLSI實(shí)現(xiàn)的改進(jìn)的歐幾里德算法(MEA);CC譯碼器由采用模歸一化路徑度量的全并行的“加比選(ACS)”模塊和具有脈動(dòng)陣列結(jié)構(gòu)的幸存路徑回溯模塊組成。 在實(shí)現(xiàn)RS-CC譯碼器的過程中,分別從算法上和根據(jù)FPGA的結(jié)構(gòu)特點(diǎn)上,對(duì)譯碼器做了一些優(yōu)化工作,降低了硬件資源占有率和提高了譯碼速度。 此外,還搭建了以Xilinx公司40萬等效門的FPGASpartan-Ⅲ400-4PQ208為主體,以Cypress公司的USB2.0芯片CY7C68013為高速數(shù)據(jù)接口的硬件試驗(yàn)平臺(tái),并在此試驗(yàn)平臺(tái)上實(shí)現(xiàn)了文中的高速RS-CC編譯碼系統(tǒng)。
標(biāo)簽: 802.16 RS-CC IEEE FPGA
上傳時(shí)間: 2013-06-03
上傳用戶:lx9076
隨著現(xiàn)代雷達(dá)技術(shù)的不斷發(fā)展,電子偵察設(shè)備面臨電磁環(huán)境日益復(fù)雜多變,發(fā)展寬帶化、數(shù)字化、多功能、軟件化的電子偵察設(shè)備已是一項(xiàng)重要的任務(wù).然而,目前的寬帶A/D與后續(xù)DSP之間的工作速率總有一到兩個(gè)數(shù)量級(jí)的差別,二者之間的瓶頸成為電子偵察系統(tǒng)數(shù)字化的最大障礙.通信領(lǐng)域軟件無線電的成功應(yīng)用為電子偵察系統(tǒng)的發(fā)展提供了一種理想模式.另一方面,微電子技術(shù)的快速發(fā)展,以及FPGA的廣泛應(yīng)用,在很大程度上影響了數(shù)字電路的設(shè)計(jì)與開發(fā).這也為解決高速A/D與DSP處理能力之間的矛盾提供了一種有效的解決方法.為了解決寬帶A/D與后續(xù)DSP之間的瓶頸問題,本文給出了一種基于多相濾波的寬帶數(shù)字下變頻結(jié)構(gòu),并從軟件無線電原理出發(fā),從理論推導(dǎo)和計(jì)算機(jī)仿真兩方面對(duì)該結(jié)構(gòu)進(jìn)行了驗(yàn)證,并進(jìn)一步給出該結(jié)構(gòu)改進(jìn)方案以及改進(jìn)的多相濾波數(shù)字下變頻結(jié)構(gòu)的硬件實(shí)現(xiàn)方法.本文將多相濾波下變頻的并行結(jié)構(gòu)應(yīng)用到數(shù)字下變頻電路中,并在后繼的混頻模塊中也采用并行混頻的方式來實(shí)現(xiàn),不僅在一定程度上解決了二者之間的瓶頸問題,同時(shí)也大大提高了實(shí)時(shí)處理速度.經(jīng)過多相濾波下變頻處理后的數(shù)據(jù),在速率和數(shù)據(jù)量上都有大幅減少,達(dá)到了現(xiàn)有通用DSP器件處理能力的要求.另外,本人還用FPGA設(shè)計(jì)了實(shí)驗(yàn)電路,利用微機(jī)串口,與實(shí)驗(yàn)?zāi)繕?biāo)板進(jìn)行控制和數(shù)據(jù)交換.利用FPGA的在線編程特性,可以方便靈活的對(duì)各種實(shí)現(xiàn)方法加以驗(yàn)證和比較.
上傳時(shí)間: 2013-07-13
上傳用戶:華華123
Turbo碼是一類并行級(jí)聯(lián)的系統(tǒng)卷積碼,它是在綜合級(jí)聯(lián)碼、最大后驗(yàn)概率(MAP)譯碼、軟輸入軟輸出及迭代譯碼等理論基礎(chǔ)上的一種創(chuàng)新。Turbo碼的基本原理是通過對(duì)編碼器結(jié)構(gòu)的巧妙設(shè)計(jì),多個(gè)子碼通過交織器隔離進(jìn)行并行級(jí)聯(lián)編碼輸出,增大了碼距。譯碼器則以類似內(nèi)燃機(jī)引擎廢氣反復(fù)利用的機(jī)理進(jìn)行迭代譯碼以反復(fù)利用有效信息流,從而獲得卓越的糾錯(cuò)能力。計(jì)算機(jī)仿真表明,Turbo碼不但在加性高斯噪聲信道下性能優(yōu)越,而且具有很強(qiáng)的抗衰落、抗干擾能力,當(dāng)交織長度足夠長時(shí),其糾錯(cuò)性能接近香農(nóng)極限。 FPGA(FieldProgrammableGateArray),即現(xiàn)場可編程門陣列,是在PAL、GAL、EPLD等可編程器件的基礎(chǔ)上進(jìn)一步發(fā)展的產(chǎn)物。FPGA技術(shù)具有大規(guī)模、高集成度、高可靠性、設(shè)計(jì)周期短、投資小、靈活性強(qiáng)等優(yōu)點(diǎn),逐步成為復(fù)雜數(shù)字硬件電路設(shè)計(jì)的理想選擇。 本論文以東南大學(xué)移動(dòng)通信實(shí)驗(yàn)室B3G課題組提出的“支持多天線的廣義多載波無線傳輸技術(shù)”(MIMO-GMC)為背景,分析了Turbo譯碼算法,并針對(duì)MIMO-GMC系統(tǒng)的迭代接收機(jī)中所采用的外信息保留和聯(lián)合檢測譯碼迭代的特點(diǎn),完成了采用滑動(dòng)窗Log-MAP算法的軟輸入、軟輸出的Turbo譯碼器的設(shè)計(jì)。整個(gè)譯碼器模塊的設(shè)計(jì)采用Verilog語言描述,并在VirtexⅡPro系列FPGA芯片上實(shí)現(xiàn)。
上傳時(shí)間: 2013-04-24
上傳用戶:shanml
隨著電子技術(shù)的不斷發(fā)展,各種智能核儀器逐步走向自動(dòng)化、智能化、數(shù)字化和便攜式的方向發(fā)展。針對(duì)傳統(tǒng)的多道脈沖幅度分析器體積大,人機(jī)交互不友好,不方便現(xiàn)場分析等的缺陷[5]。新型的高速、集成度高、界面友好的多道脈沖幅度分析器的陸續(xù)出現(xiàn)填補(bǔ)了這一缺點(diǎn)。 隨著電子技術(shù)的發(fā)展,以ARM為核的處理器技術(shù)的應(yīng)用領(lǐng)域不斷擴(kuò)大,相比較單片機(jī)而言,它的主頻高、運(yùn)算速度快,可以滿足多道脈沖幅度分析器的苛刻的時(shí)間上的要求。而且ARM處理器功耗小,適合于功耗要求比較苛刻的地方,這些方面的特點(diǎn)正好滿足了便攜式多道脈沖幅度分析器野外勘察的要求。同時(shí),由于以ARM為核的處理器具有豐富的外設(shè)資源,這樣就簡化了外設(shè)電路及芯片的使用,降低了功耗并增強(qiáng)了產(chǎn)品的信賴性。另外,ARM芯片可以方便的移植操作系統(tǒng),為多道脈沖幅度分析器多任務(wù)的管理和并行的處理,甚至硬實(shí)時(shí)功能的實(shí)現(xiàn)提供了前提。而且在ARM平臺(tái)使用嵌入式linux操作系統(tǒng)使多道脈沖幅度分析器的軟件易于升級(jí)。 智能化和小型化是多道脈沖幅度分析器的發(fā)展趨勢。智能化要求系統(tǒng)的自動(dòng)化程度高、操作簡便、容錯(cuò)性好。智能化除了需要控制軟件外,還需要軟件命令的執(zhí)行者即硬件控制電路來實(shí)現(xiàn)相應(yīng)的控制邏輯,兩者的結(jié)合才能真正的實(shí)現(xiàn)智能化。小型化要求系統(tǒng)的體積小、功耗小、便于攜帶;小型化除了要求采用微功耗的器件,還要求電路板的尺寸盡量的小且所用元件盡量的少,但小型化的同時(shí)必須保持系統(tǒng)的智能化,即不能減少智能化所要求的復(fù)雜的邏輯和時(shí)序的控制功能。為此采用高集成度的ARM芯片實(shí)現(xiàn)控制電路能滿意地同時(shí)滿足智能化和小型化的要求。在研制的多道脈沖幅度分析器中,幾乎所有的控制都可以用控制芯片來實(shí)現(xiàn),如閾值設(shè)定、自動(dòng)穩(wěn)譜以及多道數(shù)據(jù)采集,在節(jié)省了元件的數(shù)目和電路板的尺寸的同時(shí)仍能保持系統(tǒng)的智能化程度。 Linux內(nèi)核精簡而高效,可修改性強(qiáng),支持多種體系結(jié)構(gòu)的處理器等,使得它是一個(gè)非常適合于嵌入式開發(fā)和應(yīng)用的操作系統(tǒng)。嵌入式Linux可以運(yùn)行的硬件平臺(tái)十分廣泛,從x86、MIPS、POWERPC到ARM,以及其他許多硬件體系結(jié)構(gòu)。目前在世界范圍內(nèi),ARM體系結(jié)構(gòu)的SOC逐漸占領(lǐng)32位嵌入式微處理器市場,ARM處理器及技術(shù)的應(yīng)用幾乎已經(jīng)深入到各個(gè)領(lǐng)域,例如:工業(yè)控制,無線通訊,網(wǎng)絡(luò),消費(fèi)類電子,成像等。 本課題采用三星公司生產(chǎn)的ARM(Advanced RISC Machines,先進(jìn)精簡指令集機(jī)器)芯片S3C2410A設(shè)計(jì)并研制了一種便攜式的核數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)方案。利用ARM芯片豐富的外設(shè)資源對(duì)傳統(tǒng)的多道脈沖幅度分析器進(jìn)行改進(jìn)和簡化。系統(tǒng)由前端探測器系統(tǒng),以及由線性脈沖放大器、甄別電路、控制電路、采樣保持電路組成的前置電路,中央處理器模塊,顯示模塊,用戶交互模塊,存儲(chǔ)模塊,網(wǎng)絡(luò)傳輸模塊等多個(gè)模塊組成。本設(shè)計(jì)基于ARM9芯片S3C2410,并在此平臺(tái)上移植了嵌入式linux操作系統(tǒng)來進(jìn)行任務(wù)的調(diào)度和處理等。 電路板核心板部分設(shè)計(jì)采用6層PCB板結(jié)構(gòu),這樣增加了系統(tǒng)可靠性,提高了電磁兼容的穩(wěn)定性。數(shù)據(jù)采集系統(tǒng)是多道脈沖幅度分析器的核心,A/D轉(zhuǎn)換直接使用了S3C2410內(nèi)置的ADC(Analog to Digital Converter,模數(shù)轉(zhuǎn)換器),在2.5 MHz的轉(zhuǎn)換時(shí)鐘下最大轉(zhuǎn)換速度500 KSPS(Kilo-Samples per second,千采樣點(diǎn)每秒),滿足了系統(tǒng)最低轉(zhuǎn)換時(shí)間≤5 μs的要求,并且控制簡單,簡化了外部接口電路。由于SD(Secure Digital Card,安全數(shù)碼卡)卡存儲(chǔ)容量大、攜帶方便、成本低等優(yōu)點(diǎn),所以設(shè)計(jì)中采用其作為外部的數(shù)據(jù)存儲(chǔ)設(shè)備,其驅(qū)動(dòng)部分采用SD卡軟件包,為開發(fā)帶來了方便。本設(shè)計(jì)采用640*480的6.4寸LCD(Liquid Crystal Display,液晶顯示)屏作為人機(jī)交互的顯示部分,并且通過Qt/Embedded為系統(tǒng)提供圖形用戶界面的應(yīng)用框架和窗口系統(tǒng)。其中包括了波形顯示部分和用戶菜單設(shè)置部分,這樣方便了用戶操作。系統(tǒng)的數(shù)據(jù)存取方面是基于SQLite嵌入式小型數(shù)據(jù)庫而進(jìn)行的。為了方便數(shù)據(jù)向上位機(jī)的傳輸,系統(tǒng)設(shè)計(jì)中采用XML(Extensible Markup Language,可擴(kuò)展標(biāo)記語言)格式來組織傳輸?shù)臄?shù)據(jù),通過基于TCP/IP(Transmission Control Protocol/Internet Protocol)協(xié)議的Linux下Socket套接字編程,來進(jìn)行與上位機(jī)或PC(Personal Computer,個(gè)人計(jì)算機(jī)或桌面機(jī))等的連接和數(shù)據(jù)傳輸。
標(biāo)簽: ARMLinux 多道 分析器 脈沖幅度
上傳時(shí)間: 2013-04-24
上傳用戶:tzl1975
隨著煤礦高產(chǎn)高效技術(shù)的推廣和應(yīng)用,井下長距離、大運(yùn)量、大功率下運(yùn)帶式輸送機(jī)的應(yīng)用越來越普遍。其中,解決好傾角較大(大于6°)的下運(yùn)帶式輸送機(jī)的運(yùn)行制動(dòng)和安全制動(dòng)問題對(duì)保障全礦安全、高效生產(chǎn)具有重要意義。 本文在對(duì)國內(nèi)外現(xiàn)有下運(yùn)帶式輸送機(jī)制動(dòng)系統(tǒng)的現(xiàn)狀分析基礎(chǔ)上,針對(duì)煤礦生產(chǎn)的特殊性,提出了基于ARM的嵌入式計(jì)算機(jī)控制液壓調(diào)速軟制動(dòng)系統(tǒng)方案,所用元件可靠性和防爆性好,系統(tǒng)簡單,動(dòng)態(tài)制動(dòng)性能好;結(jié)合成熟的工業(yè)PID控制經(jīng)驗(yàn)和智能控制理論,并依據(jù)制動(dòng)控制方案,設(shè)計(jì)了一種模糊自適應(yīng)PID控制器用于控制電液比例調(diào)速閥的開口大小,其PID參數(shù)Kp、Ki和Kd可根據(jù)系統(tǒng)狀態(tài)進(jìn)行在線調(diào)整,結(jié)構(gòu)簡單、魯棒性強(qiáng),在系統(tǒng)結(jié)構(gòu)參數(shù)發(fā)生改變時(shí)也可獲得較好的控制效果;在基于S3C44BOX的最小ARM系統(tǒng)基礎(chǔ)上,設(shè)計(jì)了系統(tǒng)控制信號(hào)的輸入、輸出方式及其電路;分析了實(shí)時(shí)操作系統(tǒng)μC/OS-ⅡBootLoader的設(shè)計(jì)及其在S3C44BOX上的移植過程;制動(dòng)系統(tǒng)應(yīng)用軟件采用多任務(wù)機(jī)制,狀態(tài)檢測與控制任務(wù)并行運(yùn)行,數(shù)據(jù)采集采用定時(shí)中斷的方式;系統(tǒng)可擴(kuò)展性、可移植性好,控制算法容易實(shí)現(xiàn)多樣性且開發(fā)簡單、維護(hù)方便。 該液壓調(diào)速軟制動(dòng)系統(tǒng)可用于大型下運(yùn)帶式輸送機(jī)的正常工作制動(dòng)、緊急停車和斷電防止飛車事故發(fā)生的安全制動(dòng),對(duì)輸送機(jī)的輔助啟動(dòng)也起重要作用。制動(dòng)力矩依據(jù)輸送機(jī)載荷大小和輸送機(jī)制動(dòng)減速時(shí)速度的變化進(jìn)行自動(dòng)調(diào)整,制動(dòng)曲線可調(diào),輸送機(jī)減速時(shí)不產(chǎn)生較大沖擊、安全平穩(wěn),并按照規(guī)定的減速度大小減速停車。
標(biāo)簽: ARM 帶式輸送機(jī) 制動(dòng)系統(tǒng) 軟
上傳時(shí)間: 2013-07-09
上傳用戶:幾何公差
大多數(shù)現(xiàn)在的PCL打印機(jī)驅(qū)動(dòng)程序都是將需要打印的文件(包括圖形或者文本)處理成JPEG文件發(fā)送到打印機(jī)進(jìn)行打印,因?yàn)檫@樣一方面可以減少發(fā)送給打印機(jī)的數(shù)據(jù)量,一方面可以極大的簡化驅(qū)動(dòng)程序的開發(fā)。而在打印機(jī)內(nèi)部,這些JPEG文件又被解碼成BMP文件進(jìn)行進(jìn)一步的處理。采用這種方式工作的打印機(jī)JPEG解碼的工作占據(jù)了其CPU時(shí)間的一半以上,所以JPEG文件解碼引擎是打印機(jī)的核心之一,提高JPEG的解碼速度對(duì)于提高打印機(jī)的處理能力至關(guān)重要。 同時(shí),JPEG文件解碼工作是一個(gè)計(jì)算密集型的作業(yè),主要有兩個(gè)辦法提高它的速度:一個(gè)是設(shè)計(jì)更高效的算法,一個(gè)是采用性能更加強(qiáng)勁的CPU設(shè)備。在單核CPU的嵌入式環(huán)境中,JPEG編解碼速度已經(jīng)幾乎到了極限,難有提升的空間,然而近兩年多核嵌入式芯片的出現(xiàn),為大幅度提升它的性能提供了可能。 本文基于嵌入式的Linux平臺(tái),采用ARM11 MPCore4核處理器,針對(duì)PCL,XL打印機(jī)控制語言的JPEG文件解碼設(shè)計(jì)和實(shí)現(xiàn)了一個(gè)高速引擎,主要內(nèi)容為: 分析和解碼PCL,XL文件,提取出其中的JPEG文件。 對(duì)JPEG文件實(shí)現(xiàn)并行化解碼,在多個(gè)處理器核上并行處理,并針對(duì)多核處理器構(gòu)架進(jìn)行內(nèi)存讀取等方面的優(yōu)化。 針對(duì)多核處理器的特點(diǎn)和優(yōu)勢,設(shè)計(jì)和實(shí)現(xiàn)多線程調(diào)度算法。 總結(jié)和提取數(shù)據(jù),分析多核處理器相對(duì)于單核處理器的性能提升。 另外,為便于讀者理解,文中簡要介紹了ARM(SIMD)指令集,嵌入式匯編以及與硬件相關(guān)的一些概念。
上傳時(shí)間: 2013-06-16
上傳用戶:scorpion
對(duì)于大多數(shù)工程師來說,開發(fā)USB2.0 接口產(chǎn)品主要障礙在于:要面對(duì)復(fù)雜的USB2.0協(xié)議、自己編寫USB設(shè)備的驅(qū)動(dòng)程序、熟悉單片機(jī)的編程。這不僅要求有相當(dāng)?shù)腣C編程經(jīng)驗(yàn)、還能夠編寫USB接口的硬件(固件)程序。所以大多數(shù)人放棄了自己開發(fā)USB產(chǎn)品。為了將復(fù)雜的問題簡單化,西安達(dá)泰電子特別設(shè)計(jì)了USB2.0協(xié)議轉(zhuǎn)換模塊。這個(gè)模塊可以被看作是一個(gè)USB2.0協(xié)議的轉(zhuǎn)換器,將電腦的USB2.0接口轉(zhuǎn)換為一個(gè)透明的并行總線,就象單片機(jī)總線一樣。從而幾天之內(nèi)就可以完成USB2.0產(chǎn)品的設(shè)計(jì)。
標(biāo)簽: USB 協(xié)議 通訊協(xié)議
上傳時(shí)間: 2013-04-24
上傳用戶:nanjixehun
These 8-bit shift registers feature gated serial inputs andan asynchronous clear. A LOW logic le
上傳時(shí)間: 2013-06-12
上傳用戶:qq521
在現(xiàn)代電網(wǎng)中,隨著超高壓、大容量、遠(yuǎn)距離輸電線路的不斷增多,對(duì)電力系統(tǒng)的安全穩(wěn)定運(yùn)行提出了更高、更嚴(yán)格的要求。距離保護(hù)作為線路保護(hù)的基本組成部分,其工作特性對(duì)電力系統(tǒng)的安全穩(wěn)定運(yùn)行有著直接和重要的影響。為了適應(yīng)現(xiàn)代超高壓電網(wǎng)穩(wěn)定運(yùn)行的要求,微機(jī)保護(hù)裝置在硬件和軟件上都提出了越來越高的要求。 高速數(shù)字信號(hào)處理芯片(DSP)技術(shù)的發(fā)展,為開發(fā)一種速度快、處理能力強(qiáng)的微機(jī)保護(hù)系統(tǒng)奠定了基礎(chǔ)。在這樣的背景下,我們采用DSP芯片和ARM處理器,設(shè)計(jì)了一個(gè)并列式雙處理器微機(jī)保護(hù)系統(tǒng)。該系統(tǒng)采用一個(gè)DSP芯片負(fù)責(zé)控制數(shù)據(jù)采集、采樣數(shù)據(jù)處理,實(shí)現(xiàn)保護(hù)功能。ARM微處理器承擔(dān)人機(jī)接口管理,通過串行通信方式實(shí)現(xiàn)與DSP端口之間的數(shù)據(jù)通信,豐富的通訊接口,使得與上位機(jī)的通訊、下載程序定值靈活方便。新的微機(jī)保護(hù)裝置不斷推出,投入運(yùn)行的微機(jī)保護(hù)裝置不允許用來進(jìn)行試驗(yàn)、培訓(xùn),該裝置還可作為試驗(yàn)教學(xué)系統(tǒng),供學(xué)生學(xué)習(xí)認(rèn)識(shí)微機(jī)保護(hù)裝置的內(nèi)部結(jié)構(gòu),并可自行設(shè)計(jì)保護(hù)算法、編制程序,通過上位機(jī)下載到實(shí)驗(yàn)裝置,完成相應(yīng)保護(hù)功能的測試。 本文實(shí)現(xiàn)了微機(jī)保護(hù)方案的整體軟硬件設(shè)計(jì),內(nèi)容包括DSP2812微處理器芯片,ARM7微處理器LPC2220芯片,開關(guān)量輸入/輸出電路、數(shù)據(jù)采集電路、通訊和網(wǎng)絡(luò)接口電路、人機(jī)界面的顯示板電路,文中對(duì)各部分電路的功能、特點(diǎn)以及器件的選擇、引腳連接進(jìn)行了詳細(xì)介紹。系統(tǒng)采用模塊化設(shè)計(jì),采用雙CPU并行處理模式,針對(duì)基于LPC2220微處理器的監(jiān)控管理系統(tǒng),完成了最小系統(tǒng)設(shè)計(jì),詳細(xì)完成了啟動(dòng)電路的設(shè)計(jì)。 本文初步設(shè)計(jì)了人機(jī)操作界面,給出了軟件設(shè)計(jì)的流程圖,將實(shí)時(shí)操作系統(tǒng)μC/OS-Ⅱ與模塊化硬件設(shè)計(jì)相結(jié)合,共同構(gòu)成一個(gè)可以重復(fù)利用的軟硬件數(shù)字系統(tǒng)平臺(tái),除了可以最大限度地提高開發(fā)的效率、減少資源的浪費(fèi)外,還可以通過長期對(duì)于該平臺(tái)的研究,逐步優(yōu)化平臺(tái)軟硬件資源,提高其性能,并滿足日益復(fù)雜的應(yīng)用需求。
上傳時(shí)間: 2013-04-24
上傳用戶:superhand
蟲蟲下載站版權(quán)所有 京ICP備2021023401號(hào)-1