亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

并行運算

  • 結合離散時間系統最優控制問題,提出一種新的混合算法.該算法是在遺傳操作中嵌入模 擬退火算子,有效地結合了遺傳算法隱含并行與模擬退火算法全局尋優的特點

    結合離散時間系統最優控制問題,提出一種新的混合算法.該算法是在遺傳操作中嵌入模 擬退火算子,有效地結合了遺傳算法隱含并行與模擬退火算法全局尋優的特點

    標簽: 算法 離散時間 最優控制 操作

    上傳時間: 2017-09-28

    上傳用戶:weixiao99

  • 三維有限元網格并行生成

    三維有限元網格并行生成,基于節點的網格生成過程,源碼給出了,候選點集的確定過程和兩個數值算例,驗證了算法和程序的正確性

    標簽: 有限元 并行 網格

    上傳時間: 2013-12-17

    上傳用戶:kiklkook

  • 基于PDM 的注塑模并行設計系統研究

    基于PDM 的注塑模并行設計系統研究

    標簽: 并行 系統研究

    上傳時間: 2013-08-04

    上傳用戶:eeworm

  • 壓鑄模CAE分析及并行設計技術的工程應用

    壓鑄模CAE分析及并行設計技術的工程應用

    標簽: 并行 工程

    上傳時間: 2013-04-15

    上傳用戶:eeworm

  • 電工速查速算手冊

    電工速查速算手冊

    標簽: 電工 速查 速算

    上傳時間: 2013-06-14

    上傳用戶:eeworm

  • 實用電子電氣工程圖算手冊

    實用電子電氣工程圖算手冊

    標簽: 電子電氣 工程圖

    上傳時間: 2013-07-30

    上傳用戶:eeworm

  • 實用電子電氣工程圖算手冊-536頁-10.4M.pdf

    專輯類-實用電子技術專輯-385冊-3.609G 實用電子電氣工程圖算手冊-536頁-10.4M.pdf

    標簽: 10.4 536 電子電氣

    上傳時間: 2013-06-05

    上傳用戶:古谷仁美

  • 電工速查速算手冊-1220頁-9.2M.pdf

    專輯類-電工電力專輯-99冊-1.27G 電工速查速算手冊-1220頁-9.2M.pdf

    標簽: 1220 9.2 電工

    上傳時間: 2013-04-24

    上傳用戶:stvnash

  • 基于FPGA的ADC并行測試方法研究.rar

    高性能ADC產品的出現,給混合信號測試領域帶來前所未有的挑戰。并行ADC測試方案實現了多個ADC測試過程的并行化和實時化,減少了單個ADC的平均測試時間,從而降低ADC測試成本。 本文實現了基于FPGA的ADC并行測試方法。在閱讀相關文獻的基礎上,總結了常用ADC參數測試方法和測試流程。使用FPGA實現時域參數評估算法和頻域參數評估算法,并對2個ADC在不同樣本數條件下進行并行測試。 通過在FPGA內部實現ADC測試時域算法和頻域算法相結合的方法來搭建測試系統,完成音頻編解碼器WM8731L的控制模式接口、音頻數據接口、ADC測試時域算法和頻域算法的FPGA實現。整個測試系統使用Angilent 33220A任意信號發生器提供模擬激勵信號,共用一個FPGA內部實現的采樣時鐘控制模塊。并行測試系統將WM8731.L片內的兩個獨立ADC的串行輸出數據分流成左右兩通道,并對其進行串并轉換。然后對左右兩個通道分別配置一個FFT算法模塊和時域算法模塊,并行地實現了ADC參數的評估算法。 在樣本數分別為128和4096的實驗條件下,對WM8731L片內2個被測.ADC并行地進行參數評估,被測參數包括增益GAIN、偏移量OFFSET、信噪比SNR、信號與噪聲諧波失真比SINAD、總諧波失真THD等5個常用參數。實驗結果表明,通過在FPGA內配置2個獨立的參數計算模塊,可并行地實現對2個相同ADC的參數評估,減小單個ADC的平均測試時間。 FPGA片內實時評估算法的實現節省了測試樣本傳輸至自動測試機PC端的時間。而且只需將HDL代碼多次復制,就可實現多個被測ADC在同一時刻并行地被評估,配置靈活。基于FPGA的ADC并行測試方法易于實現,具有可行性,但由于噪聲的影響,測試精度有待進一步提高。該方法可用于自動測試機的混合信號選項卡或測試子系統。 關鍵詞:ADC測試;并行;參數評估;FPGA;FFT

    標簽: FPGA ADC 并行測試

    上傳時間: 2013-07-11

    上傳用戶:tdyoung

  • 基于FPGA的RS255,223編解碼器的高速并行實現.rar

    隨著信息時代的到來,用戶對數據保護和傳輸可靠性的要求也在不斷提高。由于信道衰落,信號經信道傳輸后,到達接收端不可避免地會受到干擾而出現信號失真。因此需要采用差錯控制技術來檢測和糾正由信道失真引起的信息傳輸錯誤。RS(Reed—Solomon)碼是差錯控制領域中一類重要的線性分組碼,由于它編解碼結構相對固定,性能強,不但可以糾正隨機差錯,而且對突發錯誤的糾錯能力也很強,被廣泛應用在數字通信、數據存儲系統中,以滿足對數據傳輸通道可靠性的要求。因此設計一款高性能的RS編解碼器不但具有很大的應用意義,而且具有相當大的經濟價值。 本文首先介紹了線形分組碼及其子碼循環碼、BCH碼的基礎理論知識,重點介紹了BCH碼的重要分支RS碼的常用編解碼算法。由于其算法在有限域上進行,接著介紹了有限域的有關理論。基于RS碼傳統的單倍結構,本文提出了一種八倍并行編碼及九倍并行解碼方案,并用Verilog HDL語言實現。其中編碼器基于傳統的線性反饋移位寄存器除法電路并進行八倍并行擴展,譯碼器關鍵方程求解模塊基于修正的歐幾里德算法設計了一種便于硬件實現的脈動關鍵方程求解結構,其他模塊均采用九倍并行實現。由于進行了超前運算、流水線及并行處理,使編解碼的數據吞吐量大為提高,同時延時更小。 本論文設計了C++仿真平臺,并與HDL代碼結果進行了對比驗證。Verilog HDL代碼經過modelsim仿真驗證,并在ALTERA STRATIX3 EP3SL15OF1152C2 FPGA上進行綜合驗證以及靜態時序分析,綜合軟件為QUATURSⅡ V8.0。驗證及測試表明,本設計在滿足編解碼基本功能的基礎上,能夠實現數據的高吞吐量和低延時傳輸,達到性能指標要求。本論文在基于FPGA的RS(255,223)編解碼器的高速并行實現方面的研究成果,具有通用性、可移植性,有一定的理論及經濟價值。

    標簽: FPGA 255 223

    上傳時間: 2013-04-24

    上傳用戶:思琦琦

主站蜘蛛池模板: 盖州市| 甘南县| 壤塘县| 盘山县| 敦化市| 通化市| 滕州市| 平阴县| 临猗县| 天长市| 安康市| 东乡族自治县| 新乡县| 曲松县| 广东省| 明溪县| 宣恩县| 乌拉特前旗| 西充县| 周宁县| 蒙城县| 阳曲县| 江西省| 汉沽区| 济宁市| 泊头市| 革吉县| 专栏| 沈丘县| 郁南县| 宜兴市| 汝城县| 鄄城县| 五峰| 改则县| 大足县| 瑞昌市| 政和县| 甘孜县| 宁津县| 惠州市|