亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

并轉(zhuǎn)(zhuǎn)串

  • 電渦流式電纜偏心檢測技術(shù)的研究.rar

    電纜偏心嚴(yán)重影響電纜的質(zhì)量,因此在電纜生產(chǎn)時(shí)必須要進(jìn)行偏心檢測。該文針對(duì)目前我國電纜偏心檢測技術(shù)落后的現(xiàn)狀,提出采用電渦流檢測方法來研制可以對(duì)電纜進(jìn)行在線實(shí)時(shí)偏心檢測的自動(dòng)化系統(tǒng),并對(duì)此項(xiàng)檢測技術(shù)進(jìn)行了詳細(xì)研究。 該文先從偏心傳感器、數(shù)據(jù)采集器和上位機(jī)系統(tǒng)三大部分對(duì)電渦流式電纜偏心檢測系統(tǒng)進(jìn)行了整體設(shè)計(jì)。完成了偏心傳感器探頭的設(shè)計(jì)并解決了偏心傳感器振蕩電路的電源供應(yīng)問題和信號(hào)從旋轉(zhuǎn)部件到靜止部件的傳輸問題。以TLC2543A/D轉(zhuǎn)換器和AT89C52單片機(jī)為核心器件設(shè)計(jì)了數(shù)據(jù)采集器,完成模擬信號(hào)到數(shù)字信號(hào)的轉(zhuǎn)換,并通過RS-232串行通訊把采樣數(shù)據(jù)傳輸給PC機(jī)。利用VisualBasic語言開發(fā)了軟件系統(tǒng),對(duì)接收的數(shù)據(jù)進(jìn)行了處理并對(duì)結(jié)果進(jìn)行了輸出顯示。 為了提高檢測系統(tǒng)的精度,系統(tǒng)中采用了模擬濾波器和數(shù)字濾波器。根據(jù)檢測系統(tǒng)中信號(hào)的特點(diǎn),分別確定了模擬濾波器和數(shù)字濾波器的性能指標(biāo),設(shè)計(jì)了抗混疊的3階巴特沃思模擬濾波器和5階橢圓型ⅡR低通數(shù)字濾波器,并采用適當(dāng)?shù)姆椒ㄟM(jìn)行了實(shí)現(xiàn)。在靜態(tài)的電纜偏心檢測實(shí)驗(yàn)系統(tǒng)中對(duì)濾波器的性能進(jìn)行了驗(yàn)證。 偏心傳感器是檢測系統(tǒng)中的關(guān)鍵部件,它的性能至關(guān)重要。該文通過構(gòu)造的靜態(tài)實(shí)驗(yàn)系統(tǒng)對(duì)偏心傳感器的性能進(jìn)行了研究,分析了被測電纜線芯直徑、檢測線圈的匝數(shù)和檢測探頭的尺寸對(duì)偏心傳感器性能的影響。

    標(biāo)簽: 電渦流 檢測技術(shù) 電纜

    上傳時(shí)間: 2013-06-19

    上傳用戶:yt1993410

  • 基于FPGA的ADC并行測試方法研究.rar

    高性能ADC產(chǎn)品的出現(xiàn),給混合信號(hào)測試領(lǐng)域帶來前所未有的挑戰(zhàn)。并行ADC測試方案實(shí)現(xiàn)了多個(gè)ADC測試過程的并行化和實(shí)時(shí)化,減少了單個(gè)ADC的平均測試時(shí)間,從而降低ADC測試成本。 本文實(shí)現(xiàn)了基于FPGA的ADC并行測試方法。在閱讀相關(guān)文獻(xiàn)的基礎(chǔ)上,總結(jié)了常用ADC參數(shù)測試方法和測試流程。使用FPGA實(shí)現(xiàn)時(shí)域參數(shù)評(píng)估算法和頻域參數(shù)評(píng)估算法,并對(duì)2個(gè)ADC在不同樣本數(shù)條件下進(jìn)行并行測試。 通過在FPGA內(nèi)部實(shí)現(xiàn)ADC測試時(shí)域算法和頻域算法相結(jié)合的方法來搭建測試系統(tǒng),完成音頻編解碼器WM8731L的控制模式接口、音頻數(shù)據(jù)接口、ADC測試時(shí)域算法和頻域算法的FPGA實(shí)現(xiàn)。整個(gè)測試系統(tǒng)使用Angilent 33220A任意信號(hào)發(fā)生器提供模擬激勵(lì)信號(hào),共用一個(gè)FPGA內(nèi)部實(shí)現(xiàn)的采樣時(shí)鐘控制模塊。并行測試系統(tǒng)將WM8731.L片內(nèi)的兩個(gè)獨(dú)立ADC的串行輸出數(shù)據(jù)分流成左右兩通道,并對(duì)其進(jìn)行串并轉(zhuǎn)換。然后對(duì)左右兩個(gè)通道分別配置一個(gè)FFT算法模塊和時(shí)域算法模塊,并行地實(shí)現(xiàn)了ADC參數(shù)的評(píng)估算法。 在樣本數(shù)分別為128和4096的實(shí)驗(yàn)條件下,對(duì)WM8731L片內(nèi)2個(gè)被測.ADC并行地進(jìn)行參數(shù)評(píng)估,被測參數(shù)包括增益GAIN、偏移量OFFSET、信噪比SNR、信號(hào)與噪聲諧波失真比SINAD、總諧波失真THD等5個(gè)常用參數(shù)。實(shí)驗(yàn)結(jié)果表明,通過在FPGA內(nèi)配置2個(gè)獨(dú)立的參數(shù)計(jì)算模塊,可并行地實(shí)現(xiàn)對(duì)2個(gè)相同ADC的參數(shù)評(píng)估,減小單個(gè)ADC的平均測試時(shí)間。 FPGA片內(nèi)實(shí)時(shí)評(píng)估算法的實(shí)現(xiàn)節(jié)省了測試樣本傳輸至自動(dòng)測試機(jī)PC端的時(shí)間。而且只需將HDL代碼多次復(fù)制,就可實(shí)現(xiàn)多個(gè)被測ADC在同一時(shí)刻并行地被評(píng)估,配置靈活。基于FPGA的ADC并行測試方法易于實(shí)現(xiàn),具有可行性,但由于噪聲的影響,測試精度有待進(jìn)一步提高。該方法可用于自動(dòng)測試機(jī)的混合信號(hào)選項(xiàng)卡或測試子系統(tǒng)。 關(guān)鍵詞:ADC測試;并行;參數(shù)評(píng)估;FPGA;FFT

    標(biāo)簽: FPGA ADC 并行測試

    上傳時(shí)間: 2013-07-11

    上傳用戶:tdyoung

  • 基于FPGA的電力系統(tǒng)諧波檢測裝置的研制.rar

    隨著社會(huì)的發(fā)展,人們對(duì)電力需求特別是電能質(zhì)量的要求越來越高。但由于非線性負(fù)荷大量使用,卻帶來了嚴(yán)重的電力諧波污染,給電力系統(tǒng)安全、穩(wěn)定、高效運(yùn)行帶來嚴(yán)重影響,給供用電設(shè)備造成危害。如何最大限度的減少諧波造成的危害,是目前電力系統(tǒng)領(lǐng)域極為關(guān)注的問題。諧波檢測是諧波研究中重要分支,是解決其它相關(guān)諧波問題的基礎(chǔ)。因此,對(duì)諧波的檢測和研究,具有重要的理論意義和實(shí)用價(jià)值。 目前使用的電力系統(tǒng)諧波檢測裝置,大多基于微處理器設(shè)計(jì)。微處理器是作為整個(gè)系統(tǒng)的核心,它的性能高低直接決定了產(chǎn)品性能的好壞。而這種微處理器為主體構(gòu)成的應(yīng)用系統(tǒng),存在效率低、資源利用率低、程序指針易受干擾等缺點(diǎn)。由于微電子技術(shù)的發(fā)展,特別是專用集成電路ASIC(ApplicationSpecificIntegratedCircuit)設(shè)計(jì)技術(shù)的發(fā)展,使得設(shè)計(jì)電力系統(tǒng)諧波檢測專用的集成電路成為可能,同時(shí)為諧波檢測裝置的硬件設(shè)計(jì)提供了一個(gè)新的發(fā)展途徑。本文目標(biāo)就是設(shè)計(jì)電力系統(tǒng)諧波檢測專用集成電路,從而可以實(shí)現(xiàn)對(duì)電力系統(tǒng)諧波的高精度檢測。采用專用集成電路進(jìn)行諧波檢測裝置的硬件設(shè)計(jì),具有體積小,速度快,可靠性高等優(yōu)點(diǎn),由于應(yīng)用范圍廣,需求量大,電力系統(tǒng)諧波檢測專用集成電路具有很好的應(yīng)用前景。 本文首先介紹了國內(nèi)外現(xiàn)行諧波檢測標(biāo)準(zhǔn),調(diào)研了電力系統(tǒng)諧波檢測的發(fā)展趨勢;隨后根據(jù)裝置的功能需求,特別是依據(jù)其中諧波檢測國標(biāo)參數(shù)的測量算法,為系統(tǒng)選定了基于FPGA的SOPC設(shè)計(jì)方案。 本文分析了電力系統(tǒng)諧波檢測專用集成電路的功能模型,對(duì)專用集成電路進(jìn)行了模塊劃分。定義了各模塊的功能,并研究了模塊間的連接方式,給出了諧波檢測專用集成電路的并行結(jié)構(gòu)。設(shè)計(jì)了基于FPGA的諧波檢測專用集成電路設(shè)計(jì)和驗(yàn)證的硬件平臺(tái)。配合專用集成電路的電子設(shè)計(jì)自動(dòng)化(EDA)工具構(gòu)建了智能監(jiān)控單元專用集成電路的開發(fā)環(huán)境。 在進(jìn)行FPGA具體設(shè)計(jì)時(shí),根據(jù)待實(shí)現(xiàn)功能的不同特點(diǎn),分為用戶邏輯區(qū)域和Nios處理器模塊兩個(gè)部分。用戶邏輯區(qū)域控制A/D轉(zhuǎn)換器進(jìn)行模擬信號(hào)的采樣,并對(duì)采樣得到的數(shù)字量進(jìn)行諧波分析等運(yùn)算。然后將結(jié)果存入片內(nèi)的雙口RAM中,等待Nios處理器的訪問。Nios處理器對(duì)數(shù)據(jù)處理模塊的結(jié)果進(jìn)一步處理,得到其各自對(duì)應(yīng)的最終值,并將結(jié)果通過串行通信接口發(fā)送給上位機(jī)。 最后,對(duì)設(shè)計(jì)實(shí)體進(jìn)行了整體的編譯、綜合與優(yōu)化工作,并通過邏輯分析儀對(duì)設(shè)計(jì)進(jìn)行了驗(yàn)證。在實(shí)驗(yàn)室條件下,對(duì)監(jiān)測指標(biāo)的運(yùn)算結(jié)果進(jìn)行了實(shí)驗(yàn)測量,實(shí)驗(yàn)結(jié)果表明該監(jiān)測裝置滿足了電力系統(tǒng)諧波檢測的總體要求。

    標(biāo)簽: FPGA 電力系統(tǒng) 諧波檢測

    上傳時(shí)間: 2013-04-24

    上傳用戶:yw14205

  • 基于ARM的嵌入式Linuz操作系統(tǒng)的移植

    隨著電子產(chǎn)品的飛速發(fā)展,嵌入式系統(tǒng)已經(jīng)在這個(gè)社會(huì)上無處不在。操作系統(tǒng)作為嵌入式產(chǎn)品的靈魂,一定要依據(jù)產(chǎn)品的需要安裝合適的操作系統(tǒng),以便于可以更好的編寫應(yīng)用程序。 本研究將Linux操作系統(tǒng)移植到QQ2440開發(fā)板。操作系統(tǒng)移植的目的是為了能夠更好的利用開發(fā)板開發(fā)應(yīng)用程序,本文將Linux2.6版本內(nèi)核移植到QQ2440開發(fā)板,使開發(fā)板可以用于工業(yè)過程控制。文章介紹了嵌入式系統(tǒng)的特點(diǎn)、ARM體系結(jié)構(gòu)、嵌入式Linux操作系統(tǒng)。重點(diǎn)描述了Linux操作系統(tǒng)的移植,論文在Linux操作系統(tǒng)移植研究中,首先,進(jìn)行了移植環(huán)境的設(shè)計(jì)和搭建,建立交叉編譯環(huán)境,配置網(wǎng)絡(luò)文件系統(tǒng)NFS。然后,對(duì)Linux2.6版本內(nèi)核和vivi進(jìn)行配置和編譯并以yaffs文件系統(tǒng)為例,介紹了yaffs根文件系統(tǒng)映象的制作。最后,介紹了一種解決內(nèi)核實(shí)時(shí)化的方法。在論文的最后,給出了嵌入式Linux驅(qū)動(dòng)程序的概念與結(jié)構(gòu)以及開發(fā)流程,并進(jìn)行了UART2串口以及LCD顯示屏驅(qū)動(dòng)的開發(fā)。全文詳細(xì)的描述了嵌入式Linux操作系統(tǒng)移植的流程,在基于QQ2440開發(fā)板上給出了bootloader、內(nèi)核以及文件系統(tǒng)移植的實(shí)現(xiàn)方法。并給出了解決Linux內(nèi)核實(shí)時(shí)化的一種算法并進(jìn)行了驅(qū)動(dòng)程序的開發(fā)。

    標(biāo)簽: Linuz ARM 嵌入式 操作系統(tǒng)

    上傳時(shí)間: 2013-06-04

    上傳用戶:LouieWu

  • 基于FPGA的ADC并行測試方法研究

    高性能ADC產(chǎn)品的出現(xiàn),給混合信號(hào)測試領(lǐng)域帶來前所未有的挑戰(zhàn)。并行ADC測試方案實(shí)現(xiàn)了多個(gè)ADC測試過程的并行化和實(shí)時(shí)化,減少了單個(gè)ADC的平均測試時(shí)間,從而降低ADC測試成本。本文實(shí)現(xiàn)了基于FPGA的ADC并行測試方法。在閱讀相關(guān)文獻(xiàn)的基礎(chǔ)上,總結(jié)了常用ADC參數(shù)測試方法和測試流程。使用FPGA實(shí)現(xiàn)時(shí)域參數(shù)評(píng)估算法和頻域參數(shù)評(píng)估算法,并對(duì)2個(gè)ADC在不同樣本數(shù)條件下進(jìn)行并行測試。    本研究通過在FPGA內(nèi)部實(shí)現(xiàn)ADC測試時(shí)域算法和頻域算法相結(jié)合的方法來搭建測試系統(tǒng),完成了音頻編解碼器WM8731L的控制模式接口、音頻數(shù)據(jù)接口、ADC測試時(shí)域算法和頻域算法的FPGA實(shí)現(xiàn)。整個(gè)測試系統(tǒng)使用Angilent33220A任意信號(hào)發(fā)生器提供模擬激勵(lì)信號(hào),共用一個(gè)FPGA內(nèi)部實(shí)現(xiàn)的采樣時(shí)鐘控制模塊。并行測試系統(tǒng)將WM8731.L片內(nèi)的兩個(gè)獨(dú)立ADC的串行輸出數(shù)據(jù)分流成左右兩通道,并對(duì)其進(jìn)行串并轉(zhuǎn)換。然后對(duì)左右兩個(gè)通道分別配置一個(gè)FFT算法模塊和時(shí)域算法模塊,并行地實(shí)現(xiàn)了ADC參數(shù)的評(píng)估算法。在樣本數(shù)分別為128和4096的實(shí)驗(yàn)條件下,對(duì)WM8731L片內(nèi)2個(gè)被測.ADC并行地進(jìn)行參數(shù)評(píng)估,被測參數(shù)包括增益GAIN、偏移量OFFSET、信噪比SNR、信號(hào)與噪聲諧波失真比SINAD、總諧波失真THD等5個(gè)常用參數(shù)。實(shí)驗(yàn)結(jié)果表明,通過在FPGA內(nèi)配置2個(gè)獨(dú)立的參數(shù)計(jì)算模塊,可并行地實(shí)現(xiàn)對(duì)2個(gè)相同ADC的參數(shù)評(píng)估,減小單個(gè)ADC的平均測試時(shí)間。FPGA片內(nèi)實(shí)時(shí)評(píng)估算法的實(shí)現(xiàn)節(jié)省了測試樣本傳輸至自動(dòng)測試機(jī)PC端的時(shí)間。而且只需將HDL代碼多次復(fù)制,就可實(shí)現(xiàn)多個(gè)被測ADC在同一時(shí)刻并行地被評(píng)估,配置靈活?;贔PGA的ADC并行測試方法易于實(shí)現(xiàn),具有可行性,但由于噪聲的影響,測試精度有待進(jìn)一步提高。該方法可用于自動(dòng)測試機(jī)的混合信號(hào)選項(xiàng)卡或測試子系統(tǒng)。

    標(biāo)簽: FPGA ADC 并行測試 方法研究

    上傳時(shí)間: 2013-06-07

    上傳用戶:gps6888

  • SmartARM2400系列開發(fā)板全套資料

    · SmartARM2400是廣州致遠(yuǎn)電子有限公司精心設(shè)計(jì)的一款集教學(xué)、競賽、工控開發(fā)于一身的開發(fā)套件,套件以NXP公司的LPC2478為核心,該芯片具有EMC(外部總線接口),可支持核心板上集成的32M SDRAM和2MB NOR Flash,并提供4路串口、1路IrDA接口、1路10/100M以太網(wǎng)接口、2個(gè)CAN-bus接口、1路I2S接口、1路USB OTG接口、1路USB Hos

    標(biāo)簽: SmartARM 2400 開發(fā)板

    上傳時(shí)間: 2013-06-22

    上傳用戶:zhengxueliang

  • SmartARM2400系列開發(fā)板全套資料

    · SmartARM2400是廣州致遠(yuǎn)電子有限公司精心設(shè)計(jì)的一款集教學(xué)、競賽、工控開發(fā)于一身的開發(fā)套件,套件以NXP公司的LPC2478為核心,該芯片具有EMC(外部總線接口),可支持核心板上集成的32M SDRAM和2MB NOR Flash,并提供4路串口、1路IrDA接口、1路10/100M以太網(wǎng)接口、2個(gè)CAN-bus接口、1路I2S接口、1路USB OTG接口、1路USB Hos

    標(biāo)簽: SmartARM 2400 開發(fā)板

    上傳時(shí)間: 2013-07-27

    上傳用戶:evil

  • 安卓手機(jī)的藍(lán)牙遙控軟件源碼

    這是一個(gè)Eclipse工程,編譯后可以輸出APK文件,安裝在手機(jī)上。該軟件可以調(diào)用手機(jī)的藍(lán)牙模塊,并使用藍(lán)牙串口協(xié)議與外部設(shè)備通訊!

    標(biāo)簽: 安卓手機(jī) 藍(lán)牙遙控 源碼 軟件

    上傳時(shí)間: 2013-07-30

    上傳用戶:1079836864

  • Keil 51和Proteus仿真LED

    Keil 51和Proteus仿真LED,串口實(shí)例\r\n\r\n6個(gè)共陰極LED,還可仿真串口通訊,自己項(xiàng)目中的代碼,吐血共享\r\n\r\n使用方法:\r\n1、用proteus打開ddb_stc51.DSN\r\n2、用keil打開ddb_stc51目錄下的ddb_stc51.Uv2工程\r\n3、在keil中運(yùn)行調(diào)試即可在proteus中查看調(diào)試結(jié)果,\r\n 串口仿真結(jié)果要用虛擬串口互聯(lián)查看結(jié)果。\r\n

    標(biāo)簽: Proteus Keil LED 仿真

    上傳時(shí)間: 2013-09-24

    上傳用戶:sardinescn

  • 大容量蓄電池組的連接方式

    摘 要:依據(jù)可靠性理論中系統(tǒng)平均無故障時(shí)間及系統(tǒng)可靠度評(píng)估的相關(guān)內(nèi)容,對(duì)大容量蓄電池組的不同組合方式進(jìn)行了可靠性評(píng)估。通過實(shí)驗(yàn)證明,并串聯(lián)系統(tǒng)的可靠性要優(yōu)于串并系統(tǒng)和串并組合系統(tǒng)的可靠性,該結(jié)論對(duì)動(dòng)力工程設(shè)計(jì)及電力系統(tǒng)中的直流系統(tǒng)改造具有指導(dǎo)意義。

    標(biāo)簽: 大容量 蓄電池組 連接方式

    上傳時(shí)間: 2013-11-08

    上傳用戶:努力努力再努力

主站蜘蛛池模板: 衡东县| 修文县| 吴堡县| 全南县| 宁化县| 沈丘县| 江门市| 皮山县| 读书| 屏东市| 承德市| 商丘市| 浏阳市| 鹰潭市| 炉霍县| 洛浦县| 都兰县| 灵宝市| 桂东县| 青浦区| 永嘉县| 原平市| 光山县| 静海县| 三门县| 丁青县| 仙居县| 扎鲁特旗| 浦江县| 泽州县| 承德市| 大同市| 静安区| 曲松县| 淄博市| 河南省| 怀集县| 中西区| 五峰| 曲松县| 大庆市|