亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

并轉串

  • :CPLD 可編程技術具有功能集成度高、設計靈活、開發周期短、成本低等特 點。介紹基于ATMEL 公司的CPLD 芯片ATF1508AS 設計的串并轉換和高速 USB 及其在高速高精度數據采集系統

    :CPLD 可編程技術具有功能集成度高、設計靈活、開發周期短、成本低等特 點。介紹基于ATMEL 公司的CPLD 芯片ATF1508AS 設計的串并轉換和高速 USB 及其在高速高精度數據采集系統中的應用

    標簽: CPLD ATMEL 1508 ATF

    上傳時間: 2017-09-18

    上傳用戶:SimonQQ

  • 并串轉換器:將并行輸入的信號以串行方式輸出

    并串轉換器:將并行輸入的信號以串行方式輸出,這里要注意需先對時鐘進行分頻,用得到的低頻信號控制時序,有利于觀察結果(可以通過L燈觀察結果)

    標簽: 轉換器 并行 信號 串行方式

    上傳時間: 2013-12-21

    上傳用戶:jiahao131

  • 并/串轉換器即并行輸入、串行輸出轉換器

    并/串轉換器即并行輸入、串行輸出轉換器,例如一個8bit輸入的并/串轉換器,輸出時鐘頻率是輸入時鐘頻率的8倍,輸入端一個時鐘到來,8個輸入端口同時輸入數據;輸出端以8倍的速度將并行輸入的8bit串行輸出,至于從高位輸出還是從低位輸出,可以再程序中指定。

    標簽: 轉換器 并行 串行 輸入

    上傳時間: 2014-01-21

    上傳用戶:2467478207

  • 使用并口的AVR單片機串行ISP

    0589、使用并口的AVR單片機串行ISP

    標簽:

    上傳時間: 2014-04-09

    上傳用戶:abner

  • 電腦串口及并口連接線大全

    電腦串口及并口連接線 在電腦的使用中往往會遇到各種各樣的連接線。這些連接線外觀上好像都差不多,但內部結構完全不同并且不能混用。

    標簽: 電腦 串口 并口 連接線

    上傳時間: 2019-01-27

    上傳用戶:yeluopiaofei

  • 用verilog語言編寫UART串口 并附有測試文件

    用verilog語言編寫UART串口,并附有測試文件

    標簽: verilog uart 串口

    上傳時間: 2022-02-03

    上傳用戶:

  • FPGA與AD7606之間用并口通信 八個通道采集到的電壓用串口打印出來

    FPGA與AD7606之間用并口通信 八個通道采集到的電壓用串口打印出來

    標簽: fpga ad7606 通信

    上傳時間: 2022-06-26

    上傳用戶:20125101110

  • 串口溫度數據采集并實時顯示.rar

    串口控件使用說明 本程序使用VC6.0的通用串口控件MSCOMM32.OCX來對發送到串口的數據進行采集處理。主要使用方法 串口設置:m_Comm.SetSettings(“波特率,校驗方式,數據位數,停止位數”) 取串口數據:m_Comm.GetInput() 你只首先要確定一個mscomm32.ocx控件在system目錄下并且該控件已經被windows注冊,本程序才能正常運行。

    標簽: 串口 溫度數據采集

    上傳時間: 2013-04-24

    上傳用戶:aappkkee

  • 基于FPGA的高速串行接口模塊仿真設計.rar

    現代社會信息量爆炸式增長,由于網絡、多媒體等新技術的發展,用戶對帶寬和速度的需求快速增加。并行傳輸技術由于時鐘抖動和偏移,以及PCB布線的困難,使得傳輸速率的進一步提升面臨設計的極限;而高速串行通信技術憑借其帶寬大、抗干擾性強和接口簡單等優勢,正迅速取代傳統的并行技術,成為業界的主流。 本論文針對目前比較流行并且有很大發展潛力的兩種高速串行接口電路——高速鏈路口和Rocket I/O進行研究,并以Xilinx公司最新款的Virtex-5 FPGA為研究平臺進行仿真設計。本論文的主要工作是以某低成本相控陣雷達信號處理機為設計平臺,在其中的一塊信號處理板上,進行了基于LVDS(Low VoltageDifferential Signal)技術的高速LinkPort(鏈路口)設計和基于CML(Current ModeLogic)技術的Rocket I/O高速串行接口設計。首先在FPGA的軟件中進行程序設計和功能、時序的仿真,當仿真驗證通過之后,重點是在硬件平臺上進行調試。硬件調試驗證的方法是將DSP TS201的鏈路口功能與在FPGA中的模擬高速鏈路口相連接,進行數據的互相傳送,接收和發送的數據相同,證明了高速鏈路口設計的正確性。并且在硬件調試時對Rocket IO GTP收發器進行回環設計,經過回環之后接收到的數據與發送的數據相同,證明了Rocket I/O高速串行接口設計的正確性。

    標簽: FPGA 高速串行 接口模塊

    上傳時間: 2013-04-24

    上傳用戶:戀天使569

  • 基于FPGA的SCI串行通信接口的研究與實現.rar

    國家863項目“飛行控制計算機系統FC通信卡研制”的任務是研究設計符合CPCI總線標準的FC通信卡。本課題是這個項目的進一步引伸,用于設計SCI串行通信接口,以實現環上多計算機系統間的高速串行通信。 本文以此項目為背景,對基于FPGA的SCI串行通信接口進行研究與實現。論文先概述SCI協議,接著對SCI串行通信接口的兩個模塊:SCI節點模型模塊和CPCI總線接口模塊的功能和實現進行了詳細的論述。 SCI節模型包含Aurora收發模塊、中斷進程、旁路FIFO、接受和發送存儲器、地址解碼、MUX。在SCI節點模型的實現上,利用FPGA內嵌的RocketIO高速串行收發器實現主機之間的高速串行通信,并利用Aurora IP核實現了Aurora鏈路層協議;設計一個同步FIFO實現旁路FIFO;利用FPGA上的塊RAM實現發送和接收存儲器;中斷進程、地址解碼和多路復合分別在控制邏輯中實現。 CPCI總線接口包括PCI核、PCI核的配置模塊以及用戶邏輯三個部分。本課題中,采用FPGA+PCI軟核的方法來實現CPCI總線接口。PCI核作為PCI總線與用戶邏輯之間的橋梁:PCI核的配置模塊負責對PCI核進行配置,得到用戶需要的PCI核;用戶邏輯模塊負責實現整個通信接口具體的內部邏輯功能;并引入中斷機制來提高SCI通信接口與主機之間數據交換的速率。 設計選用硬件描述語言VerilogHDL和VHDL,在開發工具Xilinx ISE7.1中完成整個系統的設計、綜合、布局布線,利用Modelsim進行功能及時序仿真,使用DriverWorks為SCI串行通信接口編寫WinXP下的驅動程序,用VC++6.0編寫相應的測試應用程序。最后,將FPGA設計下載到FC通信卡中運行,并利用ISE內嵌的ChipScope Pro虛擬邏輯分析儀對設計進行驗證,運行結果正常。 文章最后分析傳輸性能上的原因,指出工作中的不足之處和需要進一步完善的地方。

    標簽: FPGA SCI 串行通信接口

    上傳時間: 2013-04-24

    上傳用戶:竺羽翎2222

主站蜘蛛池模板: 济宁市| 宜兰县| 六枝特区| 简阳市| 石楼县| 海口市| 梧州市| 林甸县| 南靖县| 桑日县| 漳州市| 许昌市| 梁河县| 仁化县| 仲巴县| 五常市| 博客| 西宁市| 牟定县| 嵩明县| 公安县| 郓城县| 龙海市| 巴里| 镇原县| 金坛市| 延长县| 瓦房店市| 同心县| 开封县| 城口县| 宽城| 临汾市| 维西| 宽甸| 阿拉善左旗| 余姚市| 伊宁市| 永福县| 牙克石市| 江北区|